Merge tag 'pci-v3.18-changes' of git://git.kernel.org/pub/scm/linux/kernel/git/helgaa...
[cascardo/linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
7         select ARCH_HAVE_CUSTOM_GPIO_H
8         select ARCH_MIGHT_HAVE_PC_PARPORT
9         select ARCH_SUPPORTS_ATOMIC_RMW
10         select ARCH_USE_BUILTIN_BSWAP
11         select ARCH_USE_CMPXCHG_LOCKREF
12         select ARCH_WANT_IPC_PARSE_VERSION
13         select BUILDTIME_EXTABLE_SORT if MMU
14         select CLONE_BACKWARDS
15         select CPU_PM if (SUSPEND || CPU_IDLE)
16         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
17         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
18         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
19         select GENERIC_IDLE_POLL_SETUP
20         select GENERIC_IRQ_PROBE
21         select GENERIC_IRQ_SHOW
22         select GENERIC_PCI_IOMAP
23         select GENERIC_SCHED_CLOCK
24         select GENERIC_SMP_IDLE_THREAD
25         select GENERIC_STRNCPY_FROM_USER
26         select GENERIC_STRNLEN_USER
27         select HANDLE_DOMAIN_IRQ
28         select HARDIRQS_SW_RESEND
29         select HAVE_ARCH_AUDITSYSCALL if (AEABI && !OABI_COMPAT)
30         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
31         select HAVE_ARCH_KGDB
32         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
33         select HAVE_ARCH_TRACEHOOK
34         select HAVE_BPF_JIT
35         select HAVE_CC_STACKPROTECTOR
36         select HAVE_CONTEXT_TRACKING
37         select HAVE_C_RECORDMCOUNT
38         select HAVE_DEBUG_KMEMLEAK
39         select HAVE_DMA_API_DEBUG
40         select HAVE_DMA_ATTRS
41         select HAVE_DMA_CONTIGUOUS if MMU
42         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
43         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
44         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
45         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
46         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
47         select HAVE_GENERIC_DMA_COHERENT
48         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
49         select HAVE_IDE if PCI || ISA || PCMCIA
50         select HAVE_IRQ_TIME_ACCOUNTING
51         select HAVE_KERNEL_GZIP
52         select HAVE_KERNEL_LZ4
53         select HAVE_KERNEL_LZMA
54         select HAVE_KERNEL_LZO
55         select HAVE_KERNEL_XZ
56         select HAVE_KPROBES if !XIP_KERNEL
57         select HAVE_KRETPROBES if (HAVE_KPROBES)
58         select HAVE_MEMBLOCK
59         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
60         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
61         select HAVE_PERF_EVENTS
62         select HAVE_PERF_REGS
63         select HAVE_PERF_USER_STACK_DUMP
64         select HAVE_REGS_AND_STACK_ACCESS_API
65         select HAVE_SYSCALL_TRACEPOINTS
66         select HAVE_UID16
67         select HAVE_VIRT_CPU_ACCOUNTING_GEN
68         select IRQ_FORCED_THREADING
69         select MODULES_USE_ELF_REL
70         select NO_BOOTMEM
71         select OLD_SIGACTION
72         select OLD_SIGSUSPEND3
73         select PERF_USE_VMALLOC
74         select RTC_LIB
75         select SYS_SUPPORTS_APM_EMULATION
76         # Above selects are sorted alphabetically; please add new ones
77         # according to that.  Thanks.
78         help
79           The ARM series is a line of low-power-consumption RISC chip designs
80           licensed by ARM Ltd and targeted at embedded applications and
81           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
82           manufactured, but legacy ARM-based PC hardware remains popular in
83           Europe.  There is an ARM Linux project with a web page at
84           <http://www.arm.linux.org.uk/>.
85
86 config ARM_HAS_SG_CHAIN
87         select ARCH_HAS_SG_CHAIN
88         bool
89
90 config NEED_SG_DMA_LENGTH
91         bool
92
93 config ARM_DMA_USE_IOMMU
94         bool
95         select ARM_HAS_SG_CHAIN
96         select NEED_SG_DMA_LENGTH
97
98 if ARM_DMA_USE_IOMMU
99
100 config ARM_DMA_IOMMU_ALIGNMENT
101         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
102         range 4 9
103         default 8
104         help
105           DMA mapping framework by default aligns all buffers to the smallest
106           PAGE_SIZE order which is greater than or equal to the requested buffer
107           size. This works well for buffers up to a few hundreds kilobytes, but
108           for larger buffers it just a waste of address space. Drivers which has
109           relatively small addressing window (like 64Mib) might run out of
110           virtual space with just a few allocations.
111
112           With this parameter you can specify the maximum PAGE_SIZE order for
113           DMA IOMMU buffers. Larger buffers will be aligned only to this
114           specified order. The order is expressed as a power of two multiplied
115           by the PAGE_SIZE.
116
117 endif
118
119 config MIGHT_HAVE_PCI
120         bool
121
122 config SYS_SUPPORTS_APM_EMULATION
123         bool
124
125 config HAVE_TCM
126         bool
127         select GENERIC_ALLOCATOR
128
129 config HAVE_PROC_CPU
130         bool
131
132 config NO_IOPORT_MAP
133         bool
134
135 config EISA
136         bool
137         ---help---
138           The Extended Industry Standard Architecture (EISA) bus was
139           developed as an open alternative to the IBM MicroChannel bus.
140
141           The EISA bus provided some of the features of the IBM MicroChannel
142           bus while maintaining backward compatibility with cards made for
143           the older ISA bus.  The EISA bus saw limited use between 1988 and
144           1995 when it was made obsolete by the PCI bus.
145
146           Say Y here if you are building a kernel for an EISA-based machine.
147
148           Otherwise, say N.
149
150 config SBUS
151         bool
152
153 config STACKTRACE_SUPPORT
154         bool
155         default y
156
157 config HAVE_LATENCYTOP_SUPPORT
158         bool
159         depends on !SMP
160         default y
161
162 config LOCKDEP_SUPPORT
163         bool
164         default y
165
166 config TRACE_IRQFLAGS_SUPPORT
167         bool
168         default y
169
170 config RWSEM_XCHGADD_ALGORITHM
171         bool
172         default y
173
174 config ARCH_HAS_ILOG2_U32
175         bool
176
177 config ARCH_HAS_ILOG2_U64
178         bool
179
180 config ARCH_HAS_BANDGAP
181         bool
182
183 config GENERIC_HWEIGHT
184         bool
185         default y
186
187 config GENERIC_CALIBRATE_DELAY
188         bool
189         default y
190
191 config ARCH_MAY_HAVE_PC_FDC
192         bool
193
194 config ZONE_DMA
195         bool
196
197 config NEED_DMA_MAP_STATE
198        def_bool y
199
200 config ARCH_SUPPORTS_UPROBES
201         def_bool y
202
203 config ARCH_HAS_DMA_SET_COHERENT_MASK
204         bool
205
206 config GENERIC_ISA_DMA
207         bool
208
209 config FIQ
210         bool
211
212 config NEED_RET_TO_USER
213         bool
214
215 config ARCH_MTD_XIP
216         bool
217
218 config VECTORS_BASE
219         hex
220         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
221         default DRAM_BASE if REMAP_VECTORS_TO_RAM
222         default 0x00000000
223         help
224           The base address of exception vectors.  This must be two pages
225           in size.
226
227 config ARM_PATCH_PHYS_VIRT
228         bool "Patch physical to virtual translations at runtime" if EMBEDDED
229         default y
230         depends on !XIP_KERNEL && MMU
231         depends on !ARCH_REALVIEW || !SPARSEMEM
232         help
233           Patch phys-to-virt and virt-to-phys translation functions at
234           boot and module load time according to the position of the
235           kernel in system memory.
236
237           This can only be used with non-XIP MMU kernels where the base
238           of physical memory is at a 16MB boundary.
239
240           Only disable this option if you know that you do not require
241           this feature (eg, building a kernel for a single machine) and
242           you need to shrink the kernel to the minimal size.
243
244 config NEED_MACH_IO_H
245         bool
246         help
247           Select this when mach/io.h is required to provide special
248           definitions for this platform.  The need for mach/io.h should
249           be avoided when possible.
250
251 config NEED_MACH_MEMORY_H
252         bool
253         help
254           Select this when mach/memory.h is required to provide special
255           definitions for this platform.  The need for mach/memory.h should
256           be avoided when possible.
257
258 config PHYS_OFFSET
259         hex "Physical address of main memory" if MMU
260         depends on !ARM_PATCH_PHYS_VIRT
261         default DRAM_BASE if !MMU
262         default 0x00000000 if ARCH_EBSA110 || \
263                         EP93XX_SDCE3_SYNC_PHYS_OFFSET || \
264                         ARCH_FOOTBRIDGE || \
265                         ARCH_INTEGRATOR || \
266                         ARCH_IOP13XX || \
267                         ARCH_KS8695 || \
268                         (ARCH_REALVIEW && !REALVIEW_HIGH_PHYS_OFFSET)
269         default 0x10000000 if ARCH_OMAP1 || ARCH_RPC
270         default 0x20000000 if ARCH_S5PV210
271         default 0x70000000 if REALVIEW_HIGH_PHYS_OFFSET
272         default 0xc0000000 if EP93XX_SDCE0_PHYS_OFFSET || ARCH_SA1100
273         default 0xd0000000 if EP93XX_SDCE1_PHYS_OFFSET
274         default 0xe0000000 if EP93XX_SDCE2_PHYS_OFFSET
275         default 0xf0000000 if EP93XX_SDCE3_ASYNC_PHYS_OFFSET
276         help
277           Please provide the physical address corresponding to the
278           location of main memory in your system.
279
280 config GENERIC_BUG
281         def_bool y
282         depends on BUG
283
284 source "init/Kconfig"
285
286 source "kernel/Kconfig.freezer"
287
288 menu "System Type"
289
290 config MMU
291         bool "MMU-based Paged Memory Management Support"
292         default y
293         help
294           Select if you want MMU-based virtualised addressing space
295           support by paged memory management. If unsure, say 'Y'.
296
297 #
298 # The "ARM system type" choice list is ordered alphabetically by option
299 # text.  Please add new entries in the option alphabetic order.
300 #
301 choice
302         prompt "ARM system type"
303         default ARCH_VERSATILE if !MMU
304         default ARCH_MULTIPLATFORM if MMU
305
306 config ARCH_MULTIPLATFORM
307         bool "Allow multiple platforms to be selected"
308         depends on MMU
309         select ARCH_WANT_OPTIONAL_GPIOLIB
310         select ARM_HAS_SG_CHAIN
311         select ARM_PATCH_PHYS_VIRT
312         select AUTO_ZRELADDR
313         select CLKSRC_OF
314         select COMMON_CLK
315         select GENERIC_CLOCKEVENTS
316         select MIGHT_HAVE_PCI
317         select MULTI_IRQ_HANDLER
318         select SPARSE_IRQ
319         select USE_OF
320
321 config ARCH_INTEGRATOR
322         bool "ARM Ltd. Integrator family"
323         select ARM_AMBA
324         select ARM_PATCH_PHYS_VIRT if MMU
325         select AUTO_ZRELADDR
326         select COMMON_CLK
327         select COMMON_CLK_VERSATILE
328         select GENERIC_CLOCKEVENTS
329         select HAVE_TCM
330         select ICST
331         select MULTI_IRQ_HANDLER
332         select PLAT_VERSATILE
333         select SPARSE_IRQ
334         select USE_OF
335         select VERSATILE_FPGA_IRQ
336         help
337           Support for ARM's Integrator platform.
338
339 config ARCH_REALVIEW
340         bool "ARM Ltd. RealView family"
341         select ARCH_WANT_OPTIONAL_GPIOLIB
342         select ARM_AMBA
343         select ARM_TIMER_SP804
344         select COMMON_CLK
345         select COMMON_CLK_VERSATILE
346         select GENERIC_CLOCKEVENTS
347         select GPIO_PL061 if GPIOLIB
348         select ICST
349         select NEED_MACH_MEMORY_H
350         select PLAT_VERSATILE
351         help
352           This enables support for ARM Ltd RealView boards.
353
354 config ARCH_VERSATILE
355         bool "ARM Ltd. Versatile family"
356         select ARCH_WANT_OPTIONAL_GPIOLIB
357         select ARM_AMBA
358         select ARM_TIMER_SP804
359         select ARM_VIC
360         select CLKDEV_LOOKUP
361         select GENERIC_CLOCKEVENTS
362         select HAVE_MACH_CLKDEV
363         select ICST
364         select PLAT_VERSATILE
365         select PLAT_VERSATILE_CLOCK
366         select VERSATILE_FPGA_IRQ
367         help
368           This enables support for ARM Ltd Versatile board.
369
370 config ARCH_AT91
371         bool "Atmel AT91"
372         select ARCH_REQUIRE_GPIOLIB
373         select CLKDEV_LOOKUP
374         select IRQ_DOMAIN
375         select NEED_MACH_IO_H if PCCARD
376         select PINCTRL
377         select PINCTRL_AT91 if USE_OF
378         help
379           This enables support for systems based on Atmel
380           AT91RM9200 and AT91SAM9* processors.
381
382 config ARCH_CLPS711X
383         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
384         select ARCH_REQUIRE_GPIOLIB
385         select AUTO_ZRELADDR
386         select CLKSRC_MMIO
387         select COMMON_CLK
388         select CPU_ARM720T
389         select GENERIC_CLOCKEVENTS
390         select MFD_SYSCON
391         select SOC_BUS
392         help
393           Support for Cirrus Logic 711x/721x/731x based boards.
394
395 config ARCH_GEMINI
396         bool "Cortina Systems Gemini"
397         select ARCH_REQUIRE_GPIOLIB
398         select CLKSRC_MMIO
399         select CPU_FA526
400         select GENERIC_CLOCKEVENTS
401         help
402           Support for the Cortina Systems Gemini family SoCs
403
404 config ARCH_EBSA110
405         bool "EBSA-110"
406         select ARCH_USES_GETTIMEOFFSET
407         select CPU_SA110
408         select ISA
409         select NEED_MACH_IO_H
410         select NEED_MACH_MEMORY_H
411         select NO_IOPORT_MAP
412         help
413           This is an evaluation board for the StrongARM processor available
414           from Digital. It has limited hardware on-board, including an
415           Ethernet interface, two PCMCIA sockets, two serial ports and a
416           parallel port.
417
418 config ARCH_EFM32
419         bool "Energy Micro efm32"
420         depends on !MMU
421         select ARCH_REQUIRE_GPIOLIB
422         select ARM_NVIC
423         select AUTO_ZRELADDR
424         select CLKSRC_OF
425         select COMMON_CLK
426         select CPU_V7M
427         select GENERIC_CLOCKEVENTS
428         select NO_DMA
429         select NO_IOPORT_MAP
430         select SPARSE_IRQ
431         select USE_OF
432         help
433           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
434           processors.
435
436 config ARCH_EP93XX
437         bool "EP93xx-based"
438         select ARCH_HAS_HOLES_MEMORYMODEL
439         select ARCH_REQUIRE_GPIOLIB
440         select ARCH_USES_GETTIMEOFFSET
441         select ARM_AMBA
442         select ARM_VIC
443         select CLKDEV_LOOKUP
444         select CPU_ARM920T
445         help
446           This enables support for the Cirrus EP93xx series of CPUs.
447
448 config ARCH_FOOTBRIDGE
449         bool "FootBridge"
450         select CPU_SA110
451         select FOOTBRIDGE
452         select GENERIC_CLOCKEVENTS
453         select HAVE_IDE
454         select NEED_MACH_IO_H if !MMU
455         select NEED_MACH_MEMORY_H
456         help
457           Support for systems based on the DC21285 companion chip
458           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
459
460 config ARCH_NETX
461         bool "Hilscher NetX based"
462         select ARM_VIC
463         select CLKSRC_MMIO
464         select CPU_ARM926T
465         select GENERIC_CLOCKEVENTS
466         help
467           This enables support for systems based on the Hilscher NetX Soc
468
469 config ARCH_IOP13XX
470         bool "IOP13xx-based"
471         depends on MMU
472         select CPU_XSC3
473         select NEED_MACH_MEMORY_H
474         select NEED_RET_TO_USER
475         select PCI
476         select PLAT_IOP
477         select VMSPLIT_1G
478         select SPARSE_IRQ
479         help
480           Support for Intel's IOP13XX (XScale) family of processors.
481
482 config ARCH_IOP32X
483         bool "IOP32x-based"
484         depends on MMU
485         select ARCH_REQUIRE_GPIOLIB
486         select CPU_XSCALE
487         select GPIO_IOP
488         select NEED_RET_TO_USER
489         select PCI
490         select PLAT_IOP
491         help
492           Support for Intel's 80219 and IOP32X (XScale) family of
493           processors.
494
495 config ARCH_IOP33X
496         bool "IOP33x-based"
497         depends on MMU
498         select ARCH_REQUIRE_GPIOLIB
499         select CPU_XSCALE
500         select GPIO_IOP
501         select NEED_RET_TO_USER
502         select PCI
503         select PLAT_IOP
504         help
505           Support for Intel's IOP33X (XScale) family of processors.
506
507 config ARCH_IXP4XX
508         bool "IXP4xx-based"
509         depends on MMU
510         select ARCH_HAS_DMA_SET_COHERENT_MASK
511         select ARCH_REQUIRE_GPIOLIB
512         select ARCH_SUPPORTS_BIG_ENDIAN
513         select CLKSRC_MMIO
514         select CPU_XSCALE
515         select DMABOUNCE if PCI
516         select GENERIC_CLOCKEVENTS
517         select MIGHT_HAVE_PCI
518         select NEED_MACH_IO_H
519         select USB_EHCI_BIG_ENDIAN_DESC
520         select USB_EHCI_BIG_ENDIAN_MMIO
521         help
522           Support for Intel's IXP4XX (XScale) family of processors.
523
524 config ARCH_DOVE
525         bool "Marvell Dove"
526         select ARCH_REQUIRE_GPIOLIB
527         select CPU_PJ4
528         select GENERIC_CLOCKEVENTS
529         select MIGHT_HAVE_PCI
530         select MVEBU_MBUS
531         select PINCTRL
532         select PINCTRL_DOVE
533         select PLAT_ORION_LEGACY
534         help
535           Support for the Marvell Dove SoC 88AP510
536
537 config ARCH_MV78XX0
538         bool "Marvell MV78xx0"
539         select ARCH_REQUIRE_GPIOLIB
540         select CPU_FEROCEON
541         select GENERIC_CLOCKEVENTS
542         select MVEBU_MBUS
543         select PCI
544         select PLAT_ORION_LEGACY
545         help
546           Support for the following Marvell MV78xx0 series SoCs:
547           MV781x0, MV782x0.
548
549 config ARCH_ORION5X
550         bool "Marvell Orion"
551         depends on MMU
552         select ARCH_REQUIRE_GPIOLIB
553         select CPU_FEROCEON
554         select GENERIC_CLOCKEVENTS
555         select MVEBU_MBUS
556         select PCI
557         select PLAT_ORION_LEGACY
558         help
559           Support for the following Marvell Orion 5x series SoCs:
560           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
561           Orion-2 (5281), Orion-1-90 (6183).
562
563 config ARCH_MMP
564         bool "Marvell PXA168/910/MMP2"
565         depends on MMU
566         select ARCH_REQUIRE_GPIOLIB
567         select CLKDEV_LOOKUP
568         select GENERIC_ALLOCATOR
569         select GENERIC_CLOCKEVENTS
570         select GPIO_PXA
571         select IRQ_DOMAIN
572         select MULTI_IRQ_HANDLER
573         select PINCTRL
574         select PLAT_PXA
575         select SPARSE_IRQ
576         help
577           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
578
579 config ARCH_KS8695
580         bool "Micrel/Kendin KS8695"
581         select ARCH_REQUIRE_GPIOLIB
582         select CLKSRC_MMIO
583         select CPU_ARM922T
584         select GENERIC_CLOCKEVENTS
585         select NEED_MACH_MEMORY_H
586         help
587           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
588           System-on-Chip devices.
589
590 config ARCH_W90X900
591         bool "Nuvoton W90X900 CPU"
592         select ARCH_REQUIRE_GPIOLIB
593         select CLKDEV_LOOKUP
594         select CLKSRC_MMIO
595         select CPU_ARM926T
596         select GENERIC_CLOCKEVENTS
597         help
598           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
599           At present, the w90x900 has been renamed nuc900, regarding
600           the ARM series product line, you can login the following
601           link address to know more.
602
603           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
604                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
605
606 config ARCH_LPC32XX
607         bool "NXP LPC32XX"
608         select ARCH_REQUIRE_GPIOLIB
609         select ARM_AMBA
610         select CLKDEV_LOOKUP
611         select CLKSRC_MMIO
612         select CPU_ARM926T
613         select GENERIC_CLOCKEVENTS
614         select HAVE_IDE
615         select USE_OF
616         help
617           Support for the NXP LPC32XX family of processors
618
619 config ARCH_PXA
620         bool "PXA2xx/PXA3xx-based"
621         depends on MMU
622         select ARCH_MTD_XIP
623         select ARCH_REQUIRE_GPIOLIB
624         select ARM_CPU_SUSPEND if PM
625         select AUTO_ZRELADDR
626         select CLKDEV_LOOKUP
627         select CLKSRC_MMIO
628         select CLKSRC_OF
629         select GENERIC_CLOCKEVENTS
630         select GPIO_PXA
631         select HAVE_IDE
632         select MULTI_IRQ_HANDLER
633         select PLAT_PXA
634         select SPARSE_IRQ
635         help
636           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
637
638 config ARCH_MSM
639         bool "Qualcomm MSM (non-multiplatform)"
640         select ARCH_REQUIRE_GPIOLIB
641         select COMMON_CLK
642         select GENERIC_CLOCKEVENTS
643         help
644           Support for Qualcomm MSM/QSD based systems.  This runs on the
645           apps processor of the MSM/QSD and depends on a shared memory
646           interface to the modem processor which runs the baseband
647           stack and controls some vital subsystems
648           (clock and power control, etc).
649
650 config ARCH_SHMOBILE_LEGACY
651         bool "Renesas ARM SoCs (non-multiplatform)"
652         select ARCH_SHMOBILE
653         select ARM_PATCH_PHYS_VIRT if MMU
654         select CLKDEV_LOOKUP
655         select CPU_V7
656         select GENERIC_CLOCKEVENTS
657         select HAVE_ARM_SCU if SMP
658         select HAVE_ARM_TWD if SMP
659         select HAVE_MACH_CLKDEV
660         select HAVE_SMP
661         select MIGHT_HAVE_CACHE_L2X0
662         select MULTI_IRQ_HANDLER
663         select NO_IOPORT_MAP
664         select PINCTRL
665         select PM_GENERIC_DOMAINS if PM
666         select SH_CLK_CPG
667         select SPARSE_IRQ
668         help
669           Support for Renesas ARM SoC platforms using a non-multiplatform
670           kernel. This includes the SH-Mobile, R-Mobile, EMMA-Mobile, R-Car
671           and RZ families.
672
673 config ARCH_RPC
674         bool "RiscPC"
675         select ARCH_ACORN
676         select ARCH_MAY_HAVE_PC_FDC
677         select ARCH_SPARSEMEM_ENABLE
678         select ARCH_USES_GETTIMEOFFSET
679         select CPU_SA110
680         select FIQ
681         select HAVE_IDE
682         select HAVE_PATA_PLATFORM
683         select ISA_DMA_API
684         select NEED_MACH_IO_H
685         select NEED_MACH_MEMORY_H
686         select NO_IOPORT_MAP
687         select VIRT_TO_BUS
688         help
689           On the Acorn Risc-PC, Linux can support the internal IDE disk and
690           CD-ROM interface, serial and parallel port, and the floppy drive.
691
692 config ARCH_SA1100
693         bool "SA1100-based"
694         select ARCH_MTD_XIP
695         select ARCH_REQUIRE_GPIOLIB
696         select ARCH_SPARSEMEM_ENABLE
697         select CLKDEV_LOOKUP
698         select CLKSRC_MMIO
699         select CPU_FREQ
700         select CPU_SA1100
701         select GENERIC_CLOCKEVENTS
702         select HAVE_IDE
703         select ISA
704         select NEED_MACH_MEMORY_H
705         select SPARSE_IRQ
706         help
707           Support for StrongARM 11x0 based boards.
708
709 config ARCH_S3C24XX
710         bool "Samsung S3C24XX SoCs"
711         select ARCH_REQUIRE_GPIOLIB
712         select ATAGS
713         select CLKDEV_LOOKUP
714         select CLKSRC_SAMSUNG_PWM
715         select GENERIC_CLOCKEVENTS
716         select GPIO_SAMSUNG
717         select HAVE_S3C2410_I2C if I2C
718         select HAVE_S3C2410_WATCHDOG if WATCHDOG
719         select HAVE_S3C_RTC if RTC_CLASS
720         select MULTI_IRQ_HANDLER
721         select NEED_MACH_IO_H
722         select SAMSUNG_ATAGS
723         help
724           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
725           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
726           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
727           Samsung SMDK2410 development board (and derivatives).
728
729 config ARCH_S3C64XX
730         bool "Samsung S3C64XX"
731         select ARCH_REQUIRE_GPIOLIB
732         select ARM_AMBA
733         select ARM_VIC
734         select ATAGS
735         select CLKDEV_LOOKUP
736         select CLKSRC_SAMSUNG_PWM
737         select COMMON_CLK_SAMSUNG
738         select CPU_V6K
739         select GENERIC_CLOCKEVENTS
740         select GPIO_SAMSUNG
741         select HAVE_S3C2410_I2C if I2C
742         select HAVE_S3C2410_WATCHDOG if WATCHDOG
743         select HAVE_TCM
744         select NO_IOPORT_MAP
745         select PLAT_SAMSUNG
746         select PM_GENERIC_DOMAINS if PM
747         select S3C_DEV_NAND
748         select S3C_GPIO_TRACK
749         select SAMSUNG_ATAGS
750         select SAMSUNG_WAKEMASK
751         select SAMSUNG_WDT_RESET
752         help
753           Samsung S3C64XX series based systems
754
755 config ARCH_DAVINCI
756         bool "TI DaVinci"
757         select ARCH_HAS_HOLES_MEMORYMODEL
758         select ARCH_REQUIRE_GPIOLIB
759         select CLKDEV_LOOKUP
760         select GENERIC_ALLOCATOR
761         select GENERIC_CLOCKEVENTS
762         select GENERIC_IRQ_CHIP
763         select HAVE_IDE
764         select TI_PRIV_EDMA
765         select USE_OF
766         select ZONE_DMA
767         help
768           Support for TI's DaVinci platform.
769
770 config ARCH_OMAP1
771         bool "TI OMAP1"
772         depends on MMU
773         select ARCH_HAS_HOLES_MEMORYMODEL
774         select ARCH_OMAP
775         select ARCH_REQUIRE_GPIOLIB
776         select CLKDEV_LOOKUP
777         select CLKSRC_MMIO
778         select GENERIC_CLOCKEVENTS
779         select GENERIC_IRQ_CHIP
780         select HAVE_IDE
781         select IRQ_DOMAIN
782         select NEED_MACH_IO_H if PCCARD
783         select NEED_MACH_MEMORY_H
784         help
785           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
786
787 endchoice
788
789 menu "Multiple platform selection"
790         depends on ARCH_MULTIPLATFORM
791
792 comment "CPU Core family selection"
793
794 config ARCH_MULTI_V4
795         bool "ARMv4 based platforms (FA526)"
796         depends on !ARCH_MULTI_V6_V7
797         select ARCH_MULTI_V4_V5
798         select CPU_FA526
799
800 config ARCH_MULTI_V4T
801         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
802         depends on !ARCH_MULTI_V6_V7
803         select ARCH_MULTI_V4_V5
804         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
805                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
806                 CPU_ARM925T || CPU_ARM940T)
807
808 config ARCH_MULTI_V5
809         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
810         depends on !ARCH_MULTI_V6_V7
811         select ARCH_MULTI_V4_V5
812         select CPU_ARM926T if !(CPU_ARM946E || CPU_ARM1020 || \
813                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
814                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
815
816 config ARCH_MULTI_V4_V5
817         bool
818
819 config ARCH_MULTI_V6
820         bool "ARMv6 based platforms (ARM11)"
821         select ARCH_MULTI_V6_V7
822         select CPU_V6K
823
824 config ARCH_MULTI_V7
825         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
826         default y
827         select ARCH_MULTI_V6_V7
828         select CPU_V7
829         select HAVE_SMP
830
831 config ARCH_MULTI_V6_V7
832         bool
833         select MIGHT_HAVE_CACHE_L2X0
834
835 config ARCH_MULTI_CPU_AUTO
836         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
837         select ARCH_MULTI_V5
838
839 endmenu
840
841 config ARCH_VIRT
842         bool "Dummy Virtual Machine" if ARCH_MULTI_V7
843         select ARM_AMBA
844         select ARM_GIC
845         select ARM_PSCI
846         select HAVE_ARM_ARCH_TIMER
847
848 #
849 # This is sorted alphabetically by mach-* pathname.  However, plat-*
850 # Kconfigs may be included either alphabetically (according to the
851 # plat- suffix) or along side the corresponding mach-* source.
852 #
853 source "arch/arm/mach-mvebu/Kconfig"
854
855 source "arch/arm/mach-at91/Kconfig"
856
857 source "arch/arm/mach-axxia/Kconfig"
858
859 source "arch/arm/mach-bcm/Kconfig"
860
861 source "arch/arm/mach-berlin/Kconfig"
862
863 source "arch/arm/mach-clps711x/Kconfig"
864
865 source "arch/arm/mach-cns3xxx/Kconfig"
866
867 source "arch/arm/mach-davinci/Kconfig"
868
869 source "arch/arm/mach-dove/Kconfig"
870
871 source "arch/arm/mach-ep93xx/Kconfig"
872
873 source "arch/arm/mach-footbridge/Kconfig"
874
875 source "arch/arm/mach-gemini/Kconfig"
876
877 source "arch/arm/mach-highbank/Kconfig"
878
879 source "arch/arm/mach-hisi/Kconfig"
880
881 source "arch/arm/mach-integrator/Kconfig"
882
883 source "arch/arm/mach-iop32x/Kconfig"
884
885 source "arch/arm/mach-iop33x/Kconfig"
886
887 source "arch/arm/mach-iop13xx/Kconfig"
888
889 source "arch/arm/mach-ixp4xx/Kconfig"
890
891 source "arch/arm/mach-keystone/Kconfig"
892
893 source "arch/arm/mach-ks8695/Kconfig"
894
895 source "arch/arm/mach-meson/Kconfig"
896
897 source "arch/arm/mach-msm/Kconfig"
898
899 source "arch/arm/mach-moxart/Kconfig"
900
901 source "arch/arm/mach-mv78xx0/Kconfig"
902
903 source "arch/arm/mach-imx/Kconfig"
904
905 source "arch/arm/mach-mediatek/Kconfig"
906
907 source "arch/arm/mach-mxs/Kconfig"
908
909 source "arch/arm/mach-netx/Kconfig"
910
911 source "arch/arm/mach-nomadik/Kconfig"
912
913 source "arch/arm/mach-nspire/Kconfig"
914
915 source "arch/arm/plat-omap/Kconfig"
916
917 source "arch/arm/mach-omap1/Kconfig"
918
919 source "arch/arm/mach-omap2/Kconfig"
920
921 source "arch/arm/mach-orion5x/Kconfig"
922
923 source "arch/arm/mach-picoxcell/Kconfig"
924
925 source "arch/arm/mach-pxa/Kconfig"
926 source "arch/arm/plat-pxa/Kconfig"
927
928 source "arch/arm/mach-mmp/Kconfig"
929
930 source "arch/arm/mach-qcom/Kconfig"
931
932 source "arch/arm/mach-realview/Kconfig"
933
934 source "arch/arm/mach-rockchip/Kconfig"
935
936 source "arch/arm/mach-sa1100/Kconfig"
937
938 source "arch/arm/mach-socfpga/Kconfig"
939
940 source "arch/arm/mach-spear/Kconfig"
941
942 source "arch/arm/mach-sti/Kconfig"
943
944 source "arch/arm/mach-s3c24xx/Kconfig"
945
946 source "arch/arm/mach-s3c64xx/Kconfig"
947
948 source "arch/arm/mach-s5pv210/Kconfig"
949
950 source "arch/arm/mach-exynos/Kconfig"
951 source "arch/arm/plat-samsung/Kconfig"
952
953 source "arch/arm/mach-shmobile/Kconfig"
954
955 source "arch/arm/mach-sunxi/Kconfig"
956
957 source "arch/arm/mach-prima2/Kconfig"
958
959 source "arch/arm/mach-tegra/Kconfig"
960
961 source "arch/arm/mach-u300/Kconfig"
962
963 source "arch/arm/mach-ux500/Kconfig"
964
965 source "arch/arm/mach-versatile/Kconfig"
966
967 source "arch/arm/mach-vexpress/Kconfig"
968 source "arch/arm/plat-versatile/Kconfig"
969
970 source "arch/arm/mach-vt8500/Kconfig"
971
972 source "arch/arm/mach-w90x900/Kconfig"
973
974 source "arch/arm/mach-zynq/Kconfig"
975
976 # Definitions to make life easier
977 config ARCH_ACORN
978         bool
979
980 config PLAT_IOP
981         bool
982         select GENERIC_CLOCKEVENTS
983
984 config PLAT_ORION
985         bool
986         select CLKSRC_MMIO
987         select COMMON_CLK
988         select GENERIC_IRQ_CHIP
989         select IRQ_DOMAIN
990
991 config PLAT_ORION_LEGACY
992         bool
993         select PLAT_ORION
994
995 config PLAT_PXA
996         bool
997
998 config PLAT_VERSATILE
999         bool
1000
1001 config ARM_TIMER_SP804
1002         bool
1003         select CLKSRC_MMIO
1004         select CLKSRC_OF if OF
1005
1006 source "arch/arm/firmware/Kconfig"
1007
1008 source arch/arm/mm/Kconfig
1009
1010 config IWMMXT
1011         bool "Enable iWMMXt support"
1012         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4 || CPU_PJ4B
1013         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4 || CPU_PJ4B
1014         help
1015           Enable support for iWMMXt context switching at run time if
1016           running on a CPU that supports it.
1017
1018 config MULTI_IRQ_HANDLER
1019         bool
1020         help
1021           Allow each machine to specify it's own IRQ handler at run time.
1022
1023 if !MMU
1024 source "arch/arm/Kconfig-nommu"
1025 endif
1026
1027 config PJ4B_ERRATA_4742
1028         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1029         depends on CPU_PJ4B && MACH_ARMADA_370
1030         default y
1031         help
1032           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1033           Event (WFE) IDLE states, a specific timing sensitivity exists between
1034           the retiring WFI/WFE instructions and the newly issued subsequent
1035           instructions.  This sensitivity can result in a CPU hang scenario.
1036           Workaround:
1037           The software must insert either a Data Synchronization Barrier (DSB)
1038           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1039           instruction
1040
1041 config ARM_ERRATA_326103
1042         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1043         depends on CPU_V6
1044         help
1045           Executing a SWP instruction to read-only memory does not set bit 11
1046           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1047           treat the access as a read, preventing a COW from occurring and
1048           causing the faulting task to livelock.
1049
1050 config ARM_ERRATA_411920
1051         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1052         depends on CPU_V6 || CPU_V6K
1053         help
1054           Invalidation of the Instruction Cache operation can
1055           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1056           It does not affect the MPCore. This option enables the ARM Ltd.
1057           recommended workaround.
1058
1059 config ARM_ERRATA_430973
1060         bool "ARM errata: Stale prediction on replaced interworking branch"
1061         depends on CPU_V7
1062         help
1063           This option enables the workaround for the 430973 Cortex-A8
1064           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1065           interworking branch is replaced with another code sequence at the
1066           same virtual address, whether due to self-modifying code or virtual
1067           to physical address re-mapping, Cortex-A8 does not recover from the
1068           stale interworking branch prediction. This results in Cortex-A8
1069           executing the new code sequence in the incorrect ARM or Thumb state.
1070           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1071           and also flushes the branch target cache at every context switch.
1072           Note that setting specific bits in the ACTLR register may not be
1073           available in non-secure mode.
1074
1075 config ARM_ERRATA_458693
1076         bool "ARM errata: Processor deadlock when a false hazard is created"
1077         depends on CPU_V7
1078         depends on !ARCH_MULTIPLATFORM
1079         help
1080           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1081           erratum. For very specific sequences of memory operations, it is
1082           possible for a hazard condition intended for a cache line to instead
1083           be incorrectly associated with a different cache line. This false
1084           hazard might then cause a processor deadlock. The workaround enables
1085           the L1 caching of the NEON accesses and disables the PLD instruction
1086           in the ACTLR register. Note that setting specific bits in the ACTLR
1087           register may not be available in non-secure mode.
1088
1089 config ARM_ERRATA_460075
1090         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1091         depends on CPU_V7
1092         depends on !ARCH_MULTIPLATFORM
1093         help
1094           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1095           erratum. Any asynchronous access to the L2 cache may encounter a
1096           situation in which recent store transactions to the L2 cache are lost
1097           and overwritten with stale memory contents from external memory. The
1098           workaround disables the write-allocate mode for the L2 cache via the
1099           ACTLR register. Note that setting specific bits in the ACTLR register
1100           may not be available in non-secure mode.
1101
1102 config ARM_ERRATA_742230
1103         bool "ARM errata: DMB operation may be faulty"
1104         depends on CPU_V7 && SMP
1105         depends on !ARCH_MULTIPLATFORM
1106         help
1107           This option enables the workaround for the 742230 Cortex-A9
1108           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1109           between two write operations may not ensure the correct visibility
1110           ordering of the two writes. This workaround sets a specific bit in
1111           the diagnostic register of the Cortex-A9 which causes the DMB
1112           instruction to behave as a DSB, ensuring the correct behaviour of
1113           the two writes.
1114
1115 config ARM_ERRATA_742231
1116         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1117         depends on CPU_V7 && SMP
1118         depends on !ARCH_MULTIPLATFORM
1119         help
1120           This option enables the workaround for the 742231 Cortex-A9
1121           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1122           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1123           accessing some data located in the same cache line, may get corrupted
1124           data due to bad handling of the address hazard when the line gets
1125           replaced from one of the CPUs at the same time as another CPU is
1126           accessing it. This workaround sets specific bits in the diagnostic
1127           register of the Cortex-A9 which reduces the linefill issuing
1128           capabilities of the processor.
1129
1130 config ARM_ERRATA_643719
1131         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1132         depends on CPU_V7 && SMP
1133         help
1134           This option enables the workaround for the 643719 Cortex-A9 (prior to
1135           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1136           register returns zero when it should return one. The workaround
1137           corrects this value, ensuring cache maintenance operations which use
1138           it behave as intended and avoiding data corruption.
1139
1140 config ARM_ERRATA_720789
1141         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1142         depends on CPU_V7
1143         help
1144           This option enables the workaround for the 720789 Cortex-A9 (prior to
1145           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1146           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1147           As a consequence of this erratum, some TLB entries which should be
1148           invalidated are not, resulting in an incoherency in the system page
1149           tables. The workaround changes the TLB flushing routines to invalidate
1150           entries regardless of the ASID.
1151
1152 config ARM_ERRATA_743622
1153         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1154         depends on CPU_V7
1155         depends on !ARCH_MULTIPLATFORM
1156         help
1157           This option enables the workaround for the 743622 Cortex-A9
1158           (r2p*) erratum. Under very rare conditions, a faulty
1159           optimisation in the Cortex-A9 Store Buffer may lead to data
1160           corruption. This workaround sets a specific bit in the diagnostic
1161           register of the Cortex-A9 which disables the Store Buffer
1162           optimisation, preventing the defect from occurring. This has no
1163           visible impact on the overall performance or power consumption of the
1164           processor.
1165
1166 config ARM_ERRATA_751472
1167         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1168         depends on CPU_V7
1169         depends on !ARCH_MULTIPLATFORM
1170         help
1171           This option enables the workaround for the 751472 Cortex-A9 (prior
1172           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1173           completion of a following broadcasted operation if the second
1174           operation is received by a CPU before the ICIALLUIS has completed,
1175           potentially leading to corrupted entries in the cache or TLB.
1176
1177 config ARM_ERRATA_754322
1178         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1179         depends on CPU_V7
1180         help
1181           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1182           r3p*) erratum. A speculative memory access may cause a page table walk
1183           which starts prior to an ASID switch but completes afterwards. This
1184           can populate the micro-TLB with a stale entry which may be hit with
1185           the new ASID. This workaround places two dsb instructions in the mm
1186           switching code so that no page table walks can cross the ASID switch.
1187
1188 config ARM_ERRATA_754327
1189         bool "ARM errata: no automatic Store Buffer drain"
1190         depends on CPU_V7 && SMP
1191         help
1192           This option enables the workaround for the 754327 Cortex-A9 (prior to
1193           r2p0) erratum. The Store Buffer does not have any automatic draining
1194           mechanism and therefore a livelock may occur if an external agent
1195           continuously polls a memory location waiting to observe an update.
1196           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1197           written polling loops from denying visibility of updates to memory.
1198
1199 config ARM_ERRATA_364296
1200         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1201         depends on CPU_V6
1202         help
1203           This options enables the workaround for the 364296 ARM1136
1204           r0p2 erratum (possible cache data corruption with
1205           hit-under-miss enabled). It sets the undocumented bit 31 in
1206           the auxiliary control register and the FI bit in the control
1207           register, thus disabling hit-under-miss without putting the
1208           processor into full low interrupt latency mode. ARM11MPCore
1209           is not affected.
1210
1211 config ARM_ERRATA_764369
1212         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1213         depends on CPU_V7 && SMP
1214         help
1215           This option enables the workaround for erratum 764369
1216           affecting Cortex-A9 MPCore with two or more processors (all
1217           current revisions). Under certain timing circumstances, a data
1218           cache line maintenance operation by MVA targeting an Inner
1219           Shareable memory region may fail to proceed up to either the
1220           Point of Coherency or to the Point of Unification of the
1221           system. This workaround adds a DSB instruction before the
1222           relevant cache maintenance functions and sets a specific bit
1223           in the diagnostic control register of the SCU.
1224
1225 config ARM_ERRATA_775420
1226        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1227        depends on CPU_V7
1228        help
1229          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1230          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1231          operation aborts with MMU exception, it might cause the processor
1232          to deadlock. This workaround puts DSB before executing ISB if
1233          an abort may occur on cache maintenance.
1234
1235 config ARM_ERRATA_798181
1236         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1237         depends on CPU_V7 && SMP
1238         help
1239           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1240           adequately shooting down all use of the old entries. This
1241           option enables the Linux kernel workaround for this erratum
1242           which sends an IPI to the CPUs that are running the same ASID
1243           as the one being invalidated.
1244
1245 config ARM_ERRATA_773022
1246         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1247         depends on CPU_V7
1248         help
1249           This option enables the workaround for the 773022 Cortex-A15
1250           (up to r0p4) erratum. In certain rare sequences of code, the
1251           loop buffer may deliver incorrect instructions. This
1252           workaround disables the loop buffer to avoid the erratum.
1253
1254 endmenu
1255
1256 source "arch/arm/common/Kconfig"
1257
1258 menu "Bus support"
1259
1260 config ARM_AMBA
1261         bool
1262
1263 config ISA
1264         bool
1265         help
1266           Find out whether you have ISA slots on your motherboard.  ISA is the
1267           name of a bus system, i.e. the way the CPU talks to the other stuff
1268           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1269           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1270           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1271
1272 # Select ISA DMA controller support
1273 config ISA_DMA
1274         bool
1275         select ISA_DMA_API
1276
1277 # Select ISA DMA interface
1278 config ISA_DMA_API
1279         bool
1280
1281 config PCI
1282         bool "PCI support" if MIGHT_HAVE_PCI
1283         help
1284           Find out whether you have a PCI motherboard. PCI is the name of a
1285           bus system, i.e. the way the CPU talks to the other stuff inside
1286           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1287           VESA. If you have PCI, say Y, otherwise N.
1288
1289 config PCI_DOMAINS
1290         bool
1291         depends on PCI
1292
1293 config PCI_NANOENGINE
1294         bool "BSE nanoEngine PCI support"
1295         depends on SA1100_NANOENGINE
1296         help
1297           Enable PCI on the BSE nanoEngine board.
1298
1299 config PCI_SYSCALL
1300         def_bool PCI
1301
1302 config PCI_HOST_ITE8152
1303         bool
1304         depends on PCI && MACH_ARMCORE
1305         default y
1306         select DMABOUNCE
1307
1308 source "drivers/pci/Kconfig"
1309 source "drivers/pci/pcie/Kconfig"
1310
1311 source "drivers/pcmcia/Kconfig"
1312
1313 endmenu
1314
1315 menu "Kernel Features"
1316
1317 config HAVE_SMP
1318         bool
1319         help
1320           This option should be selected by machines which have an SMP-
1321           capable CPU.
1322
1323           The only effect of this option is to make the SMP-related
1324           options available to the user for configuration.
1325
1326 config SMP
1327         bool "Symmetric Multi-Processing"
1328         depends on CPU_V6K || CPU_V7
1329         depends on GENERIC_CLOCKEVENTS
1330         depends on HAVE_SMP
1331         depends on MMU || ARM_MPU
1332         help
1333           This enables support for systems with more than one CPU. If you have
1334           a system with only one CPU, say N. If you have a system with more
1335           than one CPU, say Y.
1336
1337           If you say N here, the kernel will run on uni- and multiprocessor
1338           machines, but will use only one CPU of a multiprocessor machine. If
1339           you say Y here, the kernel will run on many, but not all,
1340           uniprocessor machines. On a uniprocessor machine, the kernel
1341           will run faster if you say N here.
1342
1343           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1344           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1345           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1346
1347           If you don't know what to do here, say N.
1348
1349 config SMP_ON_UP
1350         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1351         depends on SMP && !XIP_KERNEL && MMU
1352         default y
1353         help
1354           SMP kernels contain instructions which fail on non-SMP processors.
1355           Enabling this option allows the kernel to modify itself to make
1356           these instructions safe.  Disabling it allows about 1K of space
1357           savings.
1358
1359           If you don't know what to do here, say Y.
1360
1361 config ARM_CPU_TOPOLOGY
1362         bool "Support cpu topology definition"
1363         depends on SMP && CPU_V7
1364         default y
1365         help
1366           Support ARM cpu topology definition. The MPIDR register defines
1367           affinity between processors which is then used to describe the cpu
1368           topology of an ARM System.
1369
1370 config SCHED_MC
1371         bool "Multi-core scheduler support"
1372         depends on ARM_CPU_TOPOLOGY
1373         help
1374           Multi-core scheduler support improves the CPU scheduler's decision
1375           making when dealing with multi-core CPU chips at a cost of slightly
1376           increased overhead in some places. If unsure say N here.
1377
1378 config SCHED_SMT
1379         bool "SMT scheduler support"
1380         depends on ARM_CPU_TOPOLOGY
1381         help
1382           Improves the CPU scheduler's decision making when dealing with
1383           MultiThreading at a cost of slightly increased overhead in some
1384           places. If unsure say N here.
1385
1386 config HAVE_ARM_SCU
1387         bool
1388         help
1389           This option enables support for the ARM system coherency unit
1390
1391 config HAVE_ARM_ARCH_TIMER
1392         bool "Architected timer support"
1393         depends on CPU_V7
1394         select ARM_ARCH_TIMER
1395         select GENERIC_CLOCKEVENTS
1396         help
1397           This option enables support for the ARM architected timer
1398
1399 config HAVE_ARM_TWD
1400         bool
1401         depends on SMP
1402         select CLKSRC_OF if OF
1403         help
1404           This options enables support for the ARM timer and watchdog unit
1405
1406 config MCPM
1407         bool "Multi-Cluster Power Management"
1408         depends on CPU_V7 && SMP
1409         help
1410           This option provides the common power management infrastructure
1411           for (multi-)cluster based systems, such as big.LITTLE based
1412           systems.
1413
1414 config MCPM_QUAD_CLUSTER
1415         bool
1416         depends on MCPM
1417         help
1418           To avoid wasting resources unnecessarily, MCPM only supports up
1419           to 2 clusters by default.
1420           Platforms with 3 or 4 clusters that use MCPM must select this
1421           option to allow the additional clusters to be managed.
1422
1423 config BIG_LITTLE
1424         bool "big.LITTLE support (Experimental)"
1425         depends on CPU_V7 && SMP
1426         select MCPM
1427         help
1428           This option enables support selections for the big.LITTLE
1429           system architecture.
1430
1431 config BL_SWITCHER
1432         bool "big.LITTLE switcher support"
1433         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU
1434         select ARM_CPU_SUSPEND
1435         select CPU_PM
1436         help
1437           The big.LITTLE "switcher" provides the core functionality to
1438           transparently handle transition between a cluster of A15's
1439           and a cluster of A7's in a big.LITTLE system.
1440
1441 config BL_SWITCHER_DUMMY_IF
1442         tristate "Simple big.LITTLE switcher user interface"
1443         depends on BL_SWITCHER && DEBUG_KERNEL
1444         help
1445           This is a simple and dummy char dev interface to control
1446           the big.LITTLE switcher core code.  It is meant for
1447           debugging purposes only.
1448
1449 choice
1450         prompt "Memory split"
1451         depends on MMU
1452         default VMSPLIT_3G
1453         help
1454           Select the desired split between kernel and user memory.
1455
1456           If you are not absolutely sure what you are doing, leave this
1457           option alone!
1458
1459         config VMSPLIT_3G
1460                 bool "3G/1G user/kernel split"
1461         config VMSPLIT_2G
1462                 bool "2G/2G user/kernel split"
1463         config VMSPLIT_1G
1464                 bool "1G/3G user/kernel split"
1465 endchoice
1466
1467 config PAGE_OFFSET
1468         hex
1469         default PHYS_OFFSET if !MMU
1470         default 0x40000000 if VMSPLIT_1G
1471         default 0x80000000 if VMSPLIT_2G
1472         default 0xC0000000
1473
1474 config NR_CPUS
1475         int "Maximum number of CPUs (2-32)"
1476         range 2 32
1477         depends on SMP
1478         default "4"
1479
1480 config HOTPLUG_CPU
1481         bool "Support for hot-pluggable CPUs"
1482         depends on SMP
1483         help
1484           Say Y here to experiment with turning CPUs off and on.  CPUs
1485           can be controlled through /sys/devices/system/cpu.
1486
1487 config ARM_PSCI
1488         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1489         depends on CPU_V7
1490         help
1491           Say Y here if you want Linux to communicate with system firmware
1492           implementing the PSCI specification for CPU-centric power
1493           management operations described in ARM document number ARM DEN
1494           0022A ("Power State Coordination Interface System Software on
1495           ARM processors").
1496
1497 # The GPIO number here must be sorted by descending number. In case of
1498 # a multiplatform kernel, we just want the highest value required by the
1499 # selected platforms.
1500 config ARCH_NR_GPIO
1501         int
1502         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1503         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || \
1504                 SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX || ARCH_S5PV210
1505         default 416 if ARCH_SUNXI
1506         default 392 if ARCH_U8500
1507         default 352 if ARCH_VT8500
1508         default 288 if ARCH_ROCKCHIP
1509         default 264 if MACH_H4700
1510         default 0
1511         help
1512           Maximum number of GPIOs in the system.
1513
1514           If unsure, leave the default value.
1515
1516 source kernel/Kconfig.preempt
1517
1518 config HZ_FIXED
1519         int
1520         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || \
1521                 ARCH_S5PV210 || ARCH_EXYNOS4
1522         default AT91_TIMER_HZ if ARCH_AT91
1523         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE_LEGACY
1524         default 0
1525
1526 choice
1527         depends on HZ_FIXED = 0
1528         prompt "Timer frequency"
1529
1530 config HZ_100
1531         bool "100 Hz"
1532
1533 config HZ_200
1534         bool "200 Hz"
1535
1536 config HZ_250
1537         bool "250 Hz"
1538
1539 config HZ_300
1540         bool "300 Hz"
1541
1542 config HZ_500
1543         bool "500 Hz"
1544
1545 config HZ_1000
1546         bool "1000 Hz"
1547
1548 endchoice
1549
1550 config HZ
1551         int
1552         default HZ_FIXED if HZ_FIXED != 0
1553         default 100 if HZ_100
1554         default 200 if HZ_200
1555         default 250 if HZ_250
1556         default 300 if HZ_300
1557         default 500 if HZ_500
1558         default 1000
1559
1560 config SCHED_HRTICK
1561         def_bool HIGH_RES_TIMERS
1562
1563 config THUMB2_KERNEL
1564         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1565         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1566         default y if CPU_THUMBONLY
1567         select AEABI
1568         select ARM_ASM_UNIFIED
1569         select ARM_UNWIND
1570         help
1571           By enabling this option, the kernel will be compiled in
1572           Thumb-2 mode. A compiler/assembler that understand the unified
1573           ARM-Thumb syntax is needed.
1574
1575           If unsure, say N.
1576
1577 config THUMB2_AVOID_R_ARM_THM_JUMP11
1578         bool "Work around buggy Thumb-2 short branch relocations in gas"
1579         depends on THUMB2_KERNEL && MODULES
1580         default y
1581         help
1582           Various binutils versions can resolve Thumb-2 branches to
1583           locally-defined, preemptible global symbols as short-range "b.n"
1584           branch instructions.
1585
1586           This is a problem, because there's no guarantee the final
1587           destination of the symbol, or any candidate locations for a
1588           trampoline, are within range of the branch.  For this reason, the
1589           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1590           relocation in modules at all, and it makes little sense to add
1591           support.
1592
1593           The symptom is that the kernel fails with an "unsupported
1594           relocation" error when loading some modules.
1595
1596           Until fixed tools are available, passing
1597           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1598           code which hits this problem, at the cost of a bit of extra runtime
1599           stack usage in some cases.
1600
1601           The problem is described in more detail at:
1602               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1603
1604           Only Thumb-2 kernels are affected.
1605
1606           Unless you are sure your tools don't have this problem, say Y.
1607
1608 config ARM_ASM_UNIFIED
1609         bool
1610
1611 config AEABI
1612         bool "Use the ARM EABI to compile the kernel"
1613         help
1614           This option allows for the kernel to be compiled using the latest
1615           ARM ABI (aka EABI).  This is only useful if you are using a user
1616           space environment that is also compiled with EABI.
1617
1618           Since there are major incompatibilities between the legacy ABI and
1619           EABI, especially with regard to structure member alignment, this
1620           option also changes the kernel syscall calling convention to
1621           disambiguate both ABIs and allow for backward compatibility support
1622           (selected with CONFIG_OABI_COMPAT).
1623
1624           To use this you need GCC version 4.0.0 or later.
1625
1626 config OABI_COMPAT
1627         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1628         depends on AEABI && !THUMB2_KERNEL
1629         help
1630           This option preserves the old syscall interface along with the
1631           new (ARM EABI) one. It also provides a compatibility layer to
1632           intercept syscalls that have structure arguments which layout
1633           in memory differs between the legacy ABI and the new ARM EABI
1634           (only for non "thumb" binaries). This option adds a tiny
1635           overhead to all syscalls and produces a slightly larger kernel.
1636
1637           The seccomp filter system will not be available when this is
1638           selected, since there is no way yet to sensibly distinguish
1639           between calling conventions during filtering.
1640
1641           If you know you'll be using only pure EABI user space then you
1642           can say N here. If this option is not selected and you attempt
1643           to execute a legacy ABI binary then the result will be
1644           UNPREDICTABLE (in fact it can be predicted that it won't work
1645           at all). If in doubt say N.
1646
1647 config ARCH_HAS_HOLES_MEMORYMODEL
1648         bool
1649
1650 config ARCH_SPARSEMEM_ENABLE
1651         bool
1652
1653 config ARCH_SPARSEMEM_DEFAULT
1654         def_bool ARCH_SPARSEMEM_ENABLE
1655
1656 config ARCH_SELECT_MEMORY_MODEL
1657         def_bool ARCH_SPARSEMEM_ENABLE
1658
1659 config HAVE_ARCH_PFN_VALID
1660         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1661
1662 config HIGHMEM
1663         bool "High Memory Support"
1664         depends on MMU
1665         help
1666           The address space of ARM processors is only 4 Gigabytes large
1667           and it has to accommodate user address space, kernel address
1668           space as well as some memory mapped IO. That means that, if you
1669           have a large amount of physical memory and/or IO, not all of the
1670           memory can be "permanently mapped" by the kernel. The physical
1671           memory that is not permanently mapped is called "high memory".
1672
1673           Depending on the selected kernel/user memory split, minimum
1674           vmalloc space and actual amount of RAM, you may not need this
1675           option which should result in a slightly faster kernel.
1676
1677           If unsure, say n.
1678
1679 config HIGHPTE
1680         bool "Allocate 2nd-level pagetables from highmem"
1681         depends on HIGHMEM
1682
1683 config HW_PERF_EVENTS
1684         bool "Enable hardware performance counter support for perf events"
1685         depends on PERF_EVENTS
1686         default y
1687         help
1688           Enable hardware performance counter support for perf events. If
1689           disabled, perf events will use software events only.
1690
1691 config SYS_SUPPORTS_HUGETLBFS
1692        def_bool y
1693        depends on ARM_LPAE
1694
1695 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1696        def_bool y
1697        depends on ARM_LPAE
1698
1699 config ARCH_WANT_GENERAL_HUGETLB
1700         def_bool y
1701
1702 source "mm/Kconfig"
1703
1704 config FORCE_MAX_ZONEORDER
1705         int "Maximum zone order" if ARCH_SHMOBILE_LEGACY
1706         range 11 64 if ARCH_SHMOBILE_LEGACY
1707         default "12" if SOC_AM33XX
1708         default "9" if SA1111 || ARCH_EFM32
1709         default "11"
1710         help
1711           The kernel memory allocator divides physically contiguous memory
1712           blocks into "zones", where each zone is a power of two number of
1713           pages.  This option selects the largest power of two that the kernel
1714           keeps in the memory allocator.  If you need to allocate very large
1715           blocks of physically contiguous memory, then you may need to
1716           increase this value.
1717
1718           This config option is actually maximum order plus one. For example,
1719           a value of 11 means that the largest free memory block is 2^10 pages.
1720
1721 config ALIGNMENT_TRAP
1722         bool
1723         depends on CPU_CP15_MMU
1724         default y if !ARCH_EBSA110
1725         select HAVE_PROC_CPU if PROC_FS
1726         help
1727           ARM processors cannot fetch/store information which is not
1728           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1729           address divisible by 4. On 32-bit ARM processors, these non-aligned
1730           fetch/store instructions will be emulated in software if you say
1731           here, which has a severe performance impact. This is necessary for
1732           correct operation of some network protocols. With an IP-only
1733           configuration it is safe to say N, otherwise say Y.
1734
1735 config UACCESS_WITH_MEMCPY
1736         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1737         depends on MMU
1738         default y if CPU_FEROCEON
1739         help
1740           Implement faster copy_to_user and clear_user methods for CPU
1741           cores where a 8-word STM instruction give significantly higher
1742           memory write throughput than a sequence of individual 32bit stores.
1743
1744           A possible side effect is a slight increase in scheduling latency
1745           between threads sharing the same address space if they invoke
1746           such copy operations with large buffers.
1747
1748           However, if the CPU data cache is using a write-allocate mode,
1749           this option is unlikely to provide any performance gain.
1750
1751 config SECCOMP
1752         bool
1753         prompt "Enable seccomp to safely compute untrusted bytecode"
1754         ---help---
1755           This kernel feature is useful for number crunching applications
1756           that may need to compute untrusted bytecode during their
1757           execution. By using pipes or other transports made available to
1758           the process as file descriptors supporting the read/write
1759           syscalls, it's possible to isolate those applications in
1760           their own address space using seccomp. Once seccomp is
1761           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1762           and the task is only allowed to execute a few safe syscalls
1763           defined by each seccomp mode.
1764
1765 config SWIOTLB
1766         def_bool y
1767
1768 config IOMMU_HELPER
1769         def_bool SWIOTLB
1770
1771 config XEN_DOM0
1772         def_bool y
1773         depends on XEN
1774
1775 config XEN
1776         bool "Xen guest support on ARM (EXPERIMENTAL)"
1777         depends on ARM && AEABI && OF
1778         depends on CPU_V7 && !CPU_V6
1779         depends on !GENERIC_ATOMIC64
1780         depends on MMU
1781         select ARCH_DMA_ADDR_T_64BIT
1782         select ARM_PSCI
1783         select SWIOTLB_XEN
1784         help
1785           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1786
1787 endmenu
1788
1789 menu "Boot options"
1790
1791 config USE_OF
1792         bool "Flattened Device Tree support"
1793         select IRQ_DOMAIN
1794         select OF
1795         select OF_EARLY_FLATTREE
1796         select OF_RESERVED_MEM
1797         help
1798           Include support for flattened device tree machine descriptions.
1799
1800 config ATAGS
1801         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1802         default y
1803         help
1804           This is the traditional way of passing data to the kernel at boot
1805           time. If you are solely relying on the flattened device tree (or
1806           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1807           to remove ATAGS support from your kernel binary.  If unsure,
1808           leave this to y.
1809
1810 config DEPRECATED_PARAM_STRUCT
1811         bool "Provide old way to pass kernel parameters"
1812         depends on ATAGS
1813         help
1814           This was deprecated in 2001 and announced to live on for 5 years.
1815           Some old boot loaders still use this way.
1816
1817 # Compressed boot loader in ROM.  Yes, we really want to ask about
1818 # TEXT and BSS so we preserve their values in the config files.
1819 config ZBOOT_ROM_TEXT
1820         hex "Compressed ROM boot loader base address"
1821         default "0"
1822         help
1823           The physical address at which the ROM-able zImage is to be
1824           placed in the target.  Platforms which normally make use of
1825           ROM-able zImage formats normally set this to a suitable
1826           value in their defconfig file.
1827
1828           If ZBOOT_ROM is not enabled, this has no effect.
1829
1830 config ZBOOT_ROM_BSS
1831         hex "Compressed ROM boot loader BSS address"
1832         default "0"
1833         help
1834           The base address of an area of read/write memory in the target
1835           for the ROM-able zImage which must be available while the
1836           decompressor is running. It must be large enough to hold the
1837           entire decompressed kernel plus an additional 128 KiB.
1838           Platforms which normally make use of ROM-able zImage formats
1839           normally set this to a suitable value in their defconfig file.
1840
1841           If ZBOOT_ROM is not enabled, this has no effect.
1842
1843 config ZBOOT_ROM
1844         bool "Compressed boot loader in ROM/flash"
1845         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1846         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1847         help
1848           Say Y here if you intend to execute your compressed kernel image
1849           (zImage) directly from ROM or flash.  If unsure, say N.
1850
1851 choice
1852         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1853         depends on ZBOOT_ROM && ARCH_SH7372
1854         default ZBOOT_ROM_NONE
1855         help
1856           Include experimental SD/MMC loading code in the ROM-able zImage.
1857           With this enabled it is possible to write the ROM-able zImage
1858           kernel image to an MMC or SD card and boot the kernel straight
1859           from the reset vector. At reset the processor Mask ROM will load
1860           the first part of the ROM-able zImage which in turn loads the
1861           rest the kernel image to RAM.
1862
1863 config ZBOOT_ROM_NONE
1864         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1865         help
1866           Do not load image from SD or MMC
1867
1868 config ZBOOT_ROM_MMCIF
1869         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1870         help
1871           Load image from MMCIF hardware block.
1872
1873 config ZBOOT_ROM_SH_MOBILE_SDHI
1874         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1875         help
1876           Load image from SDHI hardware block
1877
1878 endchoice
1879
1880 config ARM_APPENDED_DTB
1881         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1882         depends on OF
1883         help
1884           With this option, the boot code will look for a device tree binary
1885           (DTB) appended to zImage
1886           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1887
1888           This is meant as a backward compatibility convenience for those
1889           systems with a bootloader that can't be upgraded to accommodate
1890           the documented boot protocol using a device tree.
1891
1892           Beware that there is very little in terms of protection against
1893           this option being confused by leftover garbage in memory that might
1894           look like a DTB header after a reboot if no actual DTB is appended
1895           to zImage.  Do not leave this option active in a production kernel
1896           if you don't intend to always append a DTB.  Proper passing of the
1897           location into r2 of a bootloader provided DTB is always preferable
1898           to this option.
1899
1900 config ARM_ATAG_DTB_COMPAT
1901         bool "Supplement the appended DTB with traditional ATAG information"
1902         depends on ARM_APPENDED_DTB
1903         help
1904           Some old bootloaders can't be updated to a DTB capable one, yet
1905           they provide ATAGs with memory configuration, the ramdisk address,
1906           the kernel cmdline string, etc.  Such information is dynamically
1907           provided by the bootloader and can't always be stored in a static
1908           DTB.  To allow a device tree enabled kernel to be used with such
1909           bootloaders, this option allows zImage to extract the information
1910           from the ATAG list and store it at run time into the appended DTB.
1911
1912 choice
1913         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1914         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1915
1916 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1917         bool "Use bootloader kernel arguments if available"
1918         help
1919           Uses the command-line options passed by the boot loader instead of
1920           the device tree bootargs property. If the boot loader doesn't provide
1921           any, the device tree bootargs property will be used.
1922
1923 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1924         bool "Extend with bootloader kernel arguments"
1925         help
1926           The command-line arguments provided by the boot loader will be
1927           appended to the the device tree bootargs property.
1928
1929 endchoice
1930
1931 config CMDLINE
1932         string "Default kernel command string"
1933         default ""
1934         help
1935           On some architectures (EBSA110 and CATS), there is currently no way
1936           for the boot loader to pass arguments to the kernel. For these
1937           architectures, you should supply some command-line options at build
1938           time by entering them here. As a minimum, you should specify the
1939           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1940
1941 choice
1942         prompt "Kernel command line type" if CMDLINE != ""
1943         default CMDLINE_FROM_BOOTLOADER
1944         depends on ATAGS
1945
1946 config CMDLINE_FROM_BOOTLOADER
1947         bool "Use bootloader kernel arguments if available"
1948         help
1949           Uses the command-line options passed by the boot loader. If
1950           the boot loader doesn't provide any, the default kernel command
1951           string provided in CMDLINE will be used.
1952
1953 config CMDLINE_EXTEND
1954         bool "Extend bootloader kernel arguments"
1955         help
1956           The command-line arguments provided by the boot loader will be
1957           appended to the default kernel command string.
1958
1959 config CMDLINE_FORCE
1960         bool "Always use the default kernel command string"
1961         help
1962           Always use the default kernel command string, even if the boot
1963           loader passes other arguments to the kernel.
1964           This is useful if you cannot or don't want to change the
1965           command-line options your boot loader passes to the kernel.
1966 endchoice
1967
1968 config XIP_KERNEL
1969         bool "Kernel Execute-In-Place from ROM"
1970         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
1971         help
1972           Execute-In-Place allows the kernel to run from non-volatile storage
1973           directly addressable by the CPU, such as NOR flash. This saves RAM
1974           space since the text section of the kernel is not loaded from flash
1975           to RAM.  Read-write sections, such as the data section and stack,
1976           are still copied to RAM.  The XIP kernel is not compressed since
1977           it has to run directly from flash, so it will take more space to
1978           store it.  The flash address used to link the kernel object files,
1979           and for storing it, is configuration dependent. Therefore, if you
1980           say Y here, you must know the proper physical address where to
1981           store the kernel image depending on your own flash memory usage.
1982
1983           Also note that the make target becomes "make xipImage" rather than
1984           "make zImage" or "make Image".  The final kernel binary to put in
1985           ROM memory will be arch/arm/boot/xipImage.
1986
1987           If unsure, say N.
1988
1989 config XIP_PHYS_ADDR
1990         hex "XIP Kernel Physical Location"
1991         depends on XIP_KERNEL
1992         default "0x00080000"
1993         help
1994           This is the physical address in your flash memory the kernel will
1995           be linked for and stored to.  This address is dependent on your
1996           own flash usage.
1997
1998 config KEXEC
1999         bool "Kexec system call (EXPERIMENTAL)"
2000         depends on (!SMP || PM_SLEEP_SMP)
2001         help
2002           kexec is a system call that implements the ability to shutdown your
2003           current kernel, and to start another kernel.  It is like a reboot
2004           but it is independent of the system firmware.   And like a reboot
2005           you can start any kernel with it, not just Linux.
2006
2007           It is an ongoing process to be certain the hardware in a machine
2008           is properly shutdown, so do not be surprised if this code does not
2009           initially work for you.
2010
2011 config ATAGS_PROC
2012         bool "Export atags in procfs"
2013         depends on ATAGS && KEXEC
2014         default y
2015         help
2016           Should the atags used to boot the kernel be exported in an "atags"
2017           file in procfs. Useful with kexec.
2018
2019 config CRASH_DUMP
2020         bool "Build kdump crash kernel (EXPERIMENTAL)"
2021         help
2022           Generate crash dump after being started by kexec. This should
2023           be normally only set in special crash dump kernels which are
2024           loaded in the main kernel with kexec-tools into a specially
2025           reserved region and then later executed after a crash by
2026           kdump/kexec. The crash dump kernel must be compiled to a
2027           memory address not used by the main kernel
2028
2029           For more details see Documentation/kdump/kdump.txt
2030
2031 config AUTO_ZRELADDR
2032         bool "Auto calculation of the decompressed kernel image address"
2033         help
2034           ZRELADDR is the physical address where the decompressed kernel
2035           image will be placed. If AUTO_ZRELADDR is selected, the address
2036           will be determined at run-time by masking the current IP with
2037           0xf8000000. This assumes the zImage being placed in the first 128MB
2038           from start of memory.
2039
2040 endmenu
2041
2042 menu "CPU Power Management"
2043
2044 source "drivers/cpufreq/Kconfig"
2045
2046 source "drivers/cpuidle/Kconfig"
2047
2048 endmenu
2049
2050 menu "Floating point emulation"
2051
2052 comment "At least one emulation must be selected"
2053
2054 config FPE_NWFPE
2055         bool "NWFPE math emulation"
2056         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2057         ---help---
2058           Say Y to include the NWFPE floating point emulator in the kernel.
2059           This is necessary to run most binaries. Linux does not currently
2060           support floating point hardware so you need to say Y here even if
2061           your machine has an FPA or floating point co-processor podule.
2062
2063           You may say N here if you are going to load the Acorn FPEmulator
2064           early in the bootup.
2065
2066 config FPE_NWFPE_XP
2067         bool "Support extended precision"
2068         depends on FPE_NWFPE
2069         help
2070           Say Y to include 80-bit support in the kernel floating-point
2071           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2072           Note that gcc does not generate 80-bit operations by default,
2073           so in most cases this option only enlarges the size of the
2074           floating point emulator without any good reason.
2075
2076           You almost surely want to say N here.
2077
2078 config FPE_FASTFPE
2079         bool "FastFPE math emulation (EXPERIMENTAL)"
2080         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2081         ---help---
2082           Say Y here to include the FAST floating point emulator in the kernel.
2083           This is an experimental much faster emulator which now also has full
2084           precision for the mantissa.  It does not support any exceptions.
2085           It is very simple, and approximately 3-6 times faster than NWFPE.
2086
2087           It should be sufficient for most programs.  It may be not suitable
2088           for scientific calculations, but you have to check this for yourself.
2089           If you do not feel you need a faster FP emulation you should better
2090           choose NWFPE.
2091
2092 config VFP
2093         bool "VFP-format floating point maths"
2094         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2095         help
2096           Say Y to include VFP support code in the kernel. This is needed
2097           if your hardware includes a VFP unit.
2098
2099           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2100           release notes and additional status information.
2101
2102           Say N if your target does not have VFP hardware.
2103
2104 config VFPv3
2105         bool
2106         depends on VFP
2107         default y if CPU_V7
2108
2109 config NEON
2110         bool "Advanced SIMD (NEON) Extension support"
2111         depends on VFPv3 && CPU_V7
2112         help
2113           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2114           Extension.
2115
2116 config KERNEL_MODE_NEON
2117         bool "Support for NEON in kernel mode"
2118         depends on NEON && AEABI
2119         help
2120           Say Y to include support for NEON in kernel mode.
2121
2122 endmenu
2123
2124 menu "Userspace binary formats"
2125
2126 source "fs/Kconfig.binfmt"
2127
2128 config ARTHUR
2129         tristate "RISC OS personality"
2130         depends on !AEABI
2131         help
2132           Say Y here to include the kernel code necessary if you want to run
2133           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2134           experimental; if this sounds frightening, say N and sleep in peace.
2135           You can also say M here to compile this support as a module (which
2136           will be called arthur).
2137
2138 endmenu
2139
2140 menu "Power management options"
2141
2142 source "kernel/power/Kconfig"
2143
2144 config ARCH_SUSPEND_POSSIBLE
2145         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2146                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_V7M || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2147         def_bool y
2148
2149 config ARM_CPU_SUSPEND
2150         def_bool PM_SLEEP
2151
2152 config ARCH_HIBERNATION_POSSIBLE
2153         bool
2154         depends on MMU
2155         default y if ARCH_SUSPEND_POSSIBLE
2156
2157 endmenu
2158
2159 source "net/Kconfig"
2160
2161 source "drivers/Kconfig"
2162
2163 source "fs/Kconfig"
2164
2165 source "arch/arm/Kconfig.debug"
2166
2167 source "security/Kconfig"
2168
2169 source "crypto/Kconfig"
2170
2171 source "lib/Kconfig"
2172
2173 source "arch/arm/kvm/Kconfig"