arm64: KVM: Kill HYP_PAGE_OFFSET
[cascardo/linux.git] / arch / arm64 / include / asm / kvm_mmu.h
1 /*
2  * Copyright (C) 2012,2013 - ARM Ltd
3  * Author: Marc Zyngier <marc.zyngier@arm.com>
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License version 2 as
7  * published by the Free Software Foundation.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License
15  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
16  */
17
18 #ifndef __ARM64_KVM_MMU_H__
19 #define __ARM64_KVM_MMU_H__
20
21 #include <asm/page.h>
22 #include <asm/memory.h>
23 #include <asm/cpufeature.h>
24
25 /*
26  * As ARMv8.0 only has the TTBR0_EL2 register, we cannot express
27  * "negative" addresses. This makes it impossible to directly share
28  * mappings with the kernel.
29  *
30  * Instead, give the HYP mode its own VA region at a fixed offset from
31  * the kernel by just masking the top bits (which are all ones for a
32  * kernel address). We need to find out how many bits to mask.
33  *
34  * We want to build a set of page tables that cover both parts of the
35  * idmap (the trampoline page used to initialize EL2), and our normal
36  * runtime VA space, at the same time.
37  *
38  * Given that the kernel uses VA_BITS for its entire address space,
39  * and that half of that space (VA_BITS - 1) is used for the linear
40  * mapping, we can also limit the EL2 space to (VA_BITS - 1).
41  *
42  * The main question is "Within the VA_BITS space, does EL2 use the
43  * top or the bottom half of that space to shadow the kernel's linear
44  * mapping?". As we need to idmap the trampoline page, this is
45  * determined by the range in which this page lives.
46  *
47  * If the page is in the bottom half, we have to use the top half. If
48  * the page is in the top half, we have to use the bottom half:
49  *
50  * T = __virt_to_phys(__hyp_idmap_text_start)
51  * if (T & BIT(VA_BITS - 1))
52  *      HYP_VA_MIN = 0  //idmap in upper half
53  * else
54  *      HYP_VA_MIN = 1 << (VA_BITS - 1)
55  * HYP_VA_MAX = HYP_VA_MIN + (1 << (VA_BITS - 1)) - 1
56  *
57  * This of course assumes that the trampoline page exists within the
58  * VA_BITS range. If it doesn't, then it means we're in the odd case
59  * where the kernel idmap (as well as HYP) uses more levels than the
60  * kernel runtime page tables (as seen when the kernel is configured
61  * for 4k pages, 39bits VA, and yet memory lives just above that
62  * limit, forcing the idmap to use 4 levels of page tables while the
63  * kernel itself only uses 3). In this particular case, it doesn't
64  * matter which side of VA_BITS we use, as we're guaranteed not to
65  * conflict with anything.
66  *
67  * When using VHE, there are no separate hyp mappings and all KVM
68  * functionality is already mapped as part of the main kernel
69  * mappings, and none of this applies in that case.
70  */
71 #define HYP_PAGE_OFFSET_SHIFT   VA_BITS
72 #define HYP_PAGE_OFFSET_MASK    ((UL(1) << HYP_PAGE_OFFSET_SHIFT) - 1)
73
74 /*
75  * Our virtual mapping for the idmap-ed MMU-enable code. Must be
76  * shared across all the page-tables. Conveniently, we use the last
77  * possible page, where no kernel mapping will ever exist.
78  */
79 #define TRAMPOLINE_VA           (HYP_PAGE_OFFSET_MASK & PAGE_MASK)
80
81 #ifdef __ASSEMBLY__
82
83 #include <asm/alternative.h>
84 #include <asm/cpufeature.h>
85
86 /*
87  * Convert a kernel VA into a HYP VA.
88  * reg: VA to be converted.
89  */
90 .macro kern_hyp_va      reg
91 alternative_if_not ARM64_HAS_VIRT_HOST_EXTN     
92         and     \reg, \reg, #HYP_PAGE_OFFSET_MASK
93 alternative_else
94         nop
95 alternative_endif
96 .endm
97
98 #else
99
100 #include <asm/pgalloc.h>
101 #include <asm/cachetype.h>
102 #include <asm/cacheflush.h>
103 #include <asm/mmu_context.h>
104 #include <asm/pgtable.h>
105
106 #define KERN_TO_HYP(kva)        ((unsigned long)kva & HYP_PAGE_OFFSET_MASK)
107
108 /*
109  * We currently only support a 40bit IPA.
110  */
111 #define KVM_PHYS_SHIFT  (40)
112 #define KVM_PHYS_SIZE   (1UL << KVM_PHYS_SHIFT)
113 #define KVM_PHYS_MASK   (KVM_PHYS_SIZE - 1UL)
114
115 #include <asm/stage2_pgtable.h>
116
117 int create_hyp_mappings(void *from, void *to, pgprot_t prot);
118 int create_hyp_io_mappings(void *from, void *to, phys_addr_t);
119 void free_boot_hyp_pgd(void);
120 void free_hyp_pgds(void);
121
122 void stage2_unmap_vm(struct kvm *kvm);
123 int kvm_alloc_stage2_pgd(struct kvm *kvm);
124 void kvm_free_stage2_pgd(struct kvm *kvm);
125 int kvm_phys_addr_ioremap(struct kvm *kvm, phys_addr_t guest_ipa,
126                           phys_addr_t pa, unsigned long size, bool writable);
127
128 int kvm_handle_guest_abort(struct kvm_vcpu *vcpu, struct kvm_run *run);
129
130 void kvm_mmu_free_memory_caches(struct kvm_vcpu *vcpu);
131
132 phys_addr_t kvm_mmu_get_httbr(void);
133 phys_addr_t kvm_mmu_get_boot_httbr(void);
134 phys_addr_t kvm_get_idmap_vector(void);
135 phys_addr_t kvm_get_idmap_start(void);
136 int kvm_mmu_init(void);
137 void kvm_clear_hyp_idmap(void);
138
139 #define kvm_set_pte(ptep, pte)          set_pte(ptep, pte)
140 #define kvm_set_pmd(pmdp, pmd)          set_pmd(pmdp, pmd)
141
142 static inline void kvm_clean_pgd(pgd_t *pgd) {}
143 static inline void kvm_clean_pmd(pmd_t *pmd) {}
144 static inline void kvm_clean_pmd_entry(pmd_t *pmd) {}
145 static inline void kvm_clean_pte(pte_t *pte) {}
146 static inline void kvm_clean_pte_entry(pte_t *pte) {}
147
148 static inline pte_t kvm_s2pte_mkwrite(pte_t pte)
149 {
150         pte_val(pte) |= PTE_S2_RDWR;
151         return pte;
152 }
153
154 static inline pmd_t kvm_s2pmd_mkwrite(pmd_t pmd)
155 {
156         pmd_val(pmd) |= PMD_S2_RDWR;
157         return pmd;
158 }
159
160 static inline void kvm_set_s2pte_readonly(pte_t *pte)
161 {
162         pteval_t pteval;
163         unsigned long tmp;
164
165         asm volatile("//        kvm_set_s2pte_readonly\n"
166         "       prfm    pstl1strm, %2\n"
167         "1:     ldxr    %0, %2\n"
168         "       and     %0, %0, %3              // clear PTE_S2_RDWR\n"
169         "       orr     %0, %0, %4              // set PTE_S2_RDONLY\n"
170         "       stxr    %w1, %0, %2\n"
171         "       cbnz    %w1, 1b\n"
172         : "=&r" (pteval), "=&r" (tmp), "+Q" (pte_val(*pte))
173         : "L" (~PTE_S2_RDWR), "L" (PTE_S2_RDONLY));
174 }
175
176 static inline bool kvm_s2pte_readonly(pte_t *pte)
177 {
178         return (pte_val(*pte) & PTE_S2_RDWR) == PTE_S2_RDONLY;
179 }
180
181 static inline void kvm_set_s2pmd_readonly(pmd_t *pmd)
182 {
183         kvm_set_s2pte_readonly((pte_t *)pmd);
184 }
185
186 static inline bool kvm_s2pmd_readonly(pmd_t *pmd)
187 {
188         return kvm_s2pte_readonly((pte_t *)pmd);
189 }
190
191 static inline bool kvm_page_empty(void *ptr)
192 {
193         struct page *ptr_page = virt_to_page(ptr);
194         return page_count(ptr_page) == 1;
195 }
196
197 #define hyp_pte_table_empty(ptep) kvm_page_empty(ptep)
198
199 #ifdef __PAGETABLE_PMD_FOLDED
200 #define hyp_pmd_table_empty(pmdp) (0)
201 #else
202 #define hyp_pmd_table_empty(pmdp) kvm_page_empty(pmdp)
203 #endif
204
205 #ifdef __PAGETABLE_PUD_FOLDED
206 #define hyp_pud_table_empty(pudp) (0)
207 #else
208 #define hyp_pud_table_empty(pudp) kvm_page_empty(pudp)
209 #endif
210
211 struct kvm;
212
213 #define kvm_flush_dcache_to_poc(a,l)    __flush_dcache_area((a), (l))
214
215 static inline bool vcpu_has_cache_enabled(struct kvm_vcpu *vcpu)
216 {
217         return (vcpu_sys_reg(vcpu, SCTLR_EL1) & 0b101) == 0b101;
218 }
219
220 static inline void __coherent_cache_guest_page(struct kvm_vcpu *vcpu,
221                                                kvm_pfn_t pfn,
222                                                unsigned long size,
223                                                bool ipa_uncached)
224 {
225         void *va = page_address(pfn_to_page(pfn));
226
227         if (!vcpu_has_cache_enabled(vcpu) || ipa_uncached)
228                 kvm_flush_dcache_to_poc(va, size);
229
230         if (!icache_is_aliasing()) {            /* PIPT */
231                 flush_icache_range((unsigned long)va,
232                                    (unsigned long)va + size);
233         } else if (!icache_is_aivivt()) {       /* non ASID-tagged VIVT */
234                 /* any kind of VIPT cache */
235                 __flush_icache_all();
236         }
237 }
238
239 static inline void __kvm_flush_dcache_pte(pte_t pte)
240 {
241         struct page *page = pte_page(pte);
242         kvm_flush_dcache_to_poc(page_address(page), PAGE_SIZE);
243 }
244
245 static inline void __kvm_flush_dcache_pmd(pmd_t pmd)
246 {
247         struct page *page = pmd_page(pmd);
248         kvm_flush_dcache_to_poc(page_address(page), PMD_SIZE);
249 }
250
251 static inline void __kvm_flush_dcache_pud(pud_t pud)
252 {
253         struct page *page = pud_page(pud);
254         kvm_flush_dcache_to_poc(page_address(page), PUD_SIZE);
255 }
256
257 #define kvm_virt_to_phys(x)             __virt_to_phys((unsigned long)(x))
258
259 void kvm_set_way_flush(struct kvm_vcpu *vcpu);
260 void kvm_toggle_cache(struct kvm_vcpu *vcpu, bool was_enabled);
261
262 static inline bool __kvm_cpu_uses_extended_idmap(void)
263 {
264         return __cpu_uses_extended_idmap();
265 }
266
267 static inline void __kvm_extend_hypmap(pgd_t *boot_hyp_pgd,
268                                        pgd_t *hyp_pgd,
269                                        pgd_t *merged_hyp_pgd,
270                                        unsigned long hyp_idmap_start)
271 {
272         int idmap_idx;
273
274         /*
275          * Use the first entry to access the HYP mappings. It is
276          * guaranteed to be free, otherwise we wouldn't use an
277          * extended idmap.
278          */
279         VM_BUG_ON(pgd_val(merged_hyp_pgd[0]));
280         merged_hyp_pgd[0] = __pgd(__pa(hyp_pgd) | PMD_TYPE_TABLE);
281
282         /*
283          * Create another extended level entry that points to the boot HYP map,
284          * which contains an ID mapping of the HYP init code. We essentially
285          * merge the boot and runtime HYP maps by doing so, but they don't
286          * overlap anyway, so this is fine.
287          */
288         idmap_idx = hyp_idmap_start >> VA_BITS;
289         VM_BUG_ON(pgd_val(merged_hyp_pgd[idmap_idx]));
290         merged_hyp_pgd[idmap_idx] = __pgd(__pa(boot_hyp_pgd) | PMD_TYPE_TABLE);
291 }
292
293 static inline unsigned int kvm_get_vmid_bits(void)
294 {
295         int reg = read_system_reg(SYS_ID_AA64MMFR1_EL1);
296
297         return (cpuid_feature_extract_unsigned_field(reg, ID_AA64MMFR1_VMIDBITS_SHIFT) == 2) ? 16 : 8;
298 }
299
300 #endif /* __ASSEMBLY__ */
301 #endif /* __ARM64_KVM_MMU_H__ */