MIPS: Adjust set_pte() SMP fix to handle R10000_LLSC_WAR
[cascardo/linux.git] / arch / mips / include / asm / pgtable.h
1 /*
2  * This file is subject to the terms and conditions of the GNU General Public
3  * License.  See the file "COPYING" in the main directory of this archive
4  * for more details.
5  *
6  * Copyright (C) 2003 Ralf Baechle
7  */
8 #ifndef _ASM_PGTABLE_H
9 #define _ASM_PGTABLE_H
10
11 #include <linux/mm_types.h>
12 #include <linux/mmzone.h>
13 #ifdef CONFIG_32BIT
14 #include <asm/pgtable-32.h>
15 #endif
16 #ifdef CONFIG_64BIT
17 #include <asm/pgtable-64.h>
18 #endif
19
20 #include <asm/io.h>
21 #include <asm/pgtable-bits.h>
22
23 struct mm_struct;
24 struct vm_area_struct;
25
26 #define PAGE_NONE       __pgprot(_PAGE_PRESENT | _CACHE_CACHABLE_NONCOHERENT)
27 #define PAGE_SHARED     __pgprot(_PAGE_PRESENT | _PAGE_WRITE | _PAGE_READ | \
28                                  _page_cachable_default)
29 #define PAGE_COPY       __pgprot(_PAGE_PRESENT | _PAGE_READ | _PAGE_NO_EXEC | \
30                                  _page_cachable_default)
31 #define PAGE_READONLY   __pgprot(_PAGE_PRESENT | _PAGE_READ | \
32                                  _page_cachable_default)
33 #define PAGE_KERNEL     __pgprot(_PAGE_PRESENT | __READABLE | __WRITEABLE | \
34                                  _PAGE_GLOBAL | _page_cachable_default)
35 #define PAGE_KERNEL_NC  __pgprot(_PAGE_PRESENT | __READABLE | __WRITEABLE | \
36                                  _PAGE_GLOBAL | _CACHE_CACHABLE_NONCOHERENT)
37 #define PAGE_USERIO     __pgprot(_PAGE_PRESENT | _PAGE_READ | _PAGE_WRITE | \
38                                  _page_cachable_default)
39 #define PAGE_KERNEL_UNCACHED __pgprot(_PAGE_PRESENT | __READABLE | \
40                         __WRITEABLE | _PAGE_GLOBAL | _CACHE_UNCACHED)
41
42 /*
43  * If _PAGE_NO_EXEC is not defined, we can't do page protection for
44  * execute, and consider it to be the same as read. Also, write
45  * permissions imply read permissions. This is the closest we can get
46  * by reasonable means..
47  */
48
49 /*
50  * Dummy values to fill the table in mmap.c
51  * The real values will be generated at runtime
52  */
53 #define __P000 __pgprot(0)
54 #define __P001 __pgprot(0)
55 #define __P010 __pgprot(0)
56 #define __P011 __pgprot(0)
57 #define __P100 __pgprot(0)
58 #define __P101 __pgprot(0)
59 #define __P110 __pgprot(0)
60 #define __P111 __pgprot(0)
61
62 #define __S000 __pgprot(0)
63 #define __S001 __pgprot(0)
64 #define __S010 __pgprot(0)
65 #define __S011 __pgprot(0)
66 #define __S100 __pgprot(0)
67 #define __S101 __pgprot(0)
68 #define __S110 __pgprot(0)
69 #define __S111 __pgprot(0)
70
71 extern unsigned long _page_cachable_default;
72
73 /*
74  * ZERO_PAGE is a global shared page that is always zero; used
75  * for zero-mapped memory areas etc..
76  */
77
78 extern unsigned long empty_zero_page;
79 extern unsigned long zero_page_mask;
80
81 #define ZERO_PAGE(vaddr) \
82         (virt_to_page((void *)(empty_zero_page + (((unsigned long)(vaddr)) & zero_page_mask))))
83 #define __HAVE_COLOR_ZERO_PAGE
84
85 extern void paging_init(void);
86
87 /*
88  * Conversion functions: convert a page and protection to a page entry,
89  * and a page entry and page directory to the page they refer to.
90  */
91 #define pmd_phys(pmd)           virt_to_phys((void *)pmd_val(pmd))
92
93 #define __pmd_page(pmd)         (pfn_to_page(pmd_phys(pmd) >> PAGE_SHIFT))
94 #ifndef CONFIG_TRANSPARENT_HUGEPAGE
95 #define pmd_page(pmd)           __pmd_page(pmd)
96 #endif /* CONFIG_TRANSPARENT_HUGEPAGE  */
97
98 #define pmd_page_vaddr(pmd)     pmd_val(pmd)
99
100 #define htw_stop()                                                      \
101 do {                                                                    \
102         unsigned long flags;                                            \
103                                                                         \
104         if (cpu_has_htw) {                                              \
105                 local_irq_save(flags);                                  \
106                 if(!raw_current_cpu_data.htw_seq++) {                   \
107                         write_c0_pwctl(read_c0_pwctl() &                \
108                                        ~(1 << MIPS_PWCTL_PWEN_SHIFT));  \
109                         back_to_back_c0_hazard();                       \
110                 }                                                       \
111                 local_irq_restore(flags);                               \
112         }                                                               \
113 } while(0)
114
115 #define htw_start()                                                     \
116 do {                                                                    \
117         unsigned long flags;                                            \
118                                                                         \
119         if (cpu_has_htw) {                                              \
120                 local_irq_save(flags);                                  \
121                 if (!--raw_current_cpu_data.htw_seq) {                  \
122                         write_c0_pwctl(read_c0_pwctl() |                \
123                                        (1 << MIPS_PWCTL_PWEN_SHIFT));   \
124                         back_to_back_c0_hazard();                       \
125                 }                                                       \
126                 local_irq_restore(flags);                               \
127         }                                                               \
128 } while(0)
129
130 #if defined(CONFIG_PHYS_ADDR_T_64BIT) && defined(CONFIG_CPU_MIPS32)
131
132 #define pte_none(pte)           (!(((pte).pte_high) & ~_PAGE_GLOBAL))
133 #define pte_present(pte)        ((pte).pte_low & _PAGE_PRESENT)
134
135 static inline void set_pte(pte_t *ptep, pte_t pte)
136 {
137         ptep->pte_high = pte.pte_high;
138         smp_wmb();
139         ptep->pte_low = pte.pte_low;
140
141         if (pte.pte_high & _PAGE_GLOBAL) {
142                 pte_t *buddy = ptep_buddy(ptep);
143                 /*
144                  * Make sure the buddy is global too (if it's !none,
145                  * it better already be global)
146                  */
147                 if (pte_none(*buddy))
148                         buddy->pte_high |= _PAGE_GLOBAL;
149         }
150 }
151 #define set_pte_at(mm, addr, ptep, pteval) set_pte(ptep, pteval)
152
153 static inline void pte_clear(struct mm_struct *mm, unsigned long addr, pte_t *ptep)
154 {
155         pte_t null = __pte(0);
156
157         htw_stop();
158         /* Preserve global status for the pair */
159         if (ptep_buddy(ptep)->pte_high & _PAGE_GLOBAL)
160                 null.pte_high = _PAGE_GLOBAL;
161
162         set_pte_at(mm, addr, ptep, null);
163         htw_start();
164 }
165 #else
166
167 #define pte_none(pte)           (!(pte_val(pte) & ~_PAGE_GLOBAL))
168 #define pte_present(pte)        (pte_val(pte) & _PAGE_PRESENT)
169
170 /*
171  * Certain architectures need to do special things when pte's
172  * within a page table are directly modified.  Thus, the following
173  * hook is made available.
174  */
175 static inline void set_pte(pte_t *ptep, pte_t pteval)
176 {
177         *ptep = pteval;
178 #if !defined(CONFIG_CPU_R3000) && !defined(CONFIG_CPU_TX39XX)
179         if (pte_val(pteval) & _PAGE_GLOBAL) {
180                 pte_t *buddy = ptep_buddy(ptep);
181                 /*
182                  * Make sure the buddy is global too (if it's !none,
183                  * it better already be global)
184                  */
185 #ifdef CONFIG_SMP
186                 /*
187                  * For SMP, multiple CPUs can race, so we need to do
188                  * this atomically.
189                  */
190                 unsigned long page_global = _PAGE_GLOBAL;
191                 unsigned long tmp;
192
193                 if (kernel_uses_llsc && R10000_LLSC_WAR) {
194                         __asm__ __volatile__ (
195                         "       .set    arch=r4000                      \n"
196                         "       .set    push                            \n"
197                         "       .set    noreorder                       \n"
198                         "1:"    __LL    "%[tmp], %[buddy]               \n"
199                         "       bnez    %[tmp], 2f                      \n"
200                         "        or     %[tmp], %[tmp], %[global]       \n"
201                                 __SC    "%[tmp], %[buddy]               \n"
202                         "       beqzl   %[tmp], 1b                      \n"
203                         "       nop                                     \n"
204                         "2:                                             \n"
205                         "       .set    pop                             \n"
206                         "       .set    mips0                           \n"
207                         : [buddy] "+m" (buddy->pte), [tmp] "=&r" (tmp)
208                         : [global] "r" (page_global));
209                 } else if (kernel_uses_llsc) {
210                         __asm__ __volatile__ (
211                         "       .set    "MIPS_ISA_ARCH_LEVEL"           \n"
212                         "       .set    push                            \n"
213                         "       .set    noreorder                       \n"
214                         "1:"    __LL    "%[tmp], %[buddy]               \n"
215                         "       bnez    %[tmp], 2f                      \n"
216                         "        or     %[tmp], %[tmp], %[global]       \n"
217                                 __SC    "%[tmp], %[buddy]               \n"
218                         "       beqz    %[tmp], 1b                      \n"
219                         "       nop                                     \n"
220                         "2:                                             \n"
221                         "       .set    pop                             \n"
222                         "       .set    mips0                           \n"
223                         : [buddy] "+m" (buddy->pte), [tmp] "=&r" (tmp)
224                         : [global] "r" (page_global));
225                 }
226 #else /* !CONFIG_SMP */
227                 if (pte_none(*buddy))
228                         pte_val(*buddy) = pte_val(*buddy) | _PAGE_GLOBAL;
229 #endif /* CONFIG_SMP */
230         }
231 #endif
232 }
233 #define set_pte_at(mm, addr, ptep, pteval) set_pte(ptep, pteval)
234
235 static inline void pte_clear(struct mm_struct *mm, unsigned long addr, pte_t *ptep)
236 {
237         htw_stop();
238 #if !defined(CONFIG_CPU_R3000) && !defined(CONFIG_CPU_TX39XX)
239         /* Preserve global status for the pair */
240         if (pte_val(*ptep_buddy(ptep)) & _PAGE_GLOBAL)
241                 set_pte_at(mm, addr, ptep, __pte(_PAGE_GLOBAL));
242         else
243 #endif
244                 set_pte_at(mm, addr, ptep, __pte(0));
245         htw_start();
246 }
247 #endif
248
249 /*
250  * (pmds are folded into puds so this doesn't get actually called,
251  * but the define is needed for a generic inline function.)
252  */
253 #define set_pmd(pmdptr, pmdval) do { *(pmdptr) = (pmdval); } while(0)
254
255 #ifndef __PAGETABLE_PMD_FOLDED
256 /*
257  * (puds are folded into pgds so this doesn't get actually called,
258  * but the define is needed for a generic inline function.)
259  */
260 #define set_pud(pudptr, pudval) do { *(pudptr) = (pudval); } while(0)
261 #endif
262
263 #define PGD_T_LOG2      (__builtin_ffs(sizeof(pgd_t)) - 1)
264 #define PMD_T_LOG2      (__builtin_ffs(sizeof(pmd_t)) - 1)
265 #define PTE_T_LOG2      (__builtin_ffs(sizeof(pte_t)) - 1)
266
267 /*
268  * We used to declare this array with size but gcc 3.3 and older are not able
269  * to find that this expression is a constant, so the size is dropped.
270  */
271 extern pgd_t swapper_pg_dir[];
272
273 /*
274  * The following only work if pte_present() is true.
275  * Undefined behaviour if not..
276  */
277 #if defined(CONFIG_PHYS_ADDR_T_64BIT) && defined(CONFIG_CPU_MIPS32)
278 static inline int pte_write(pte_t pte)  { return pte.pte_low & _PAGE_WRITE; }
279 static inline int pte_dirty(pte_t pte)  { return pte.pte_low & _PAGE_MODIFIED; }
280 static inline int pte_young(pte_t pte)  { return pte.pte_low & _PAGE_ACCESSED; }
281
282 static inline pte_t pte_wrprotect(pte_t pte)
283 {
284         pte.pte_low  &= ~_PAGE_WRITE;
285         pte.pte_high &= ~_PAGE_SILENT_WRITE;
286         return pte;
287 }
288
289 static inline pte_t pte_mkclean(pte_t pte)
290 {
291         pte.pte_low  &= ~_PAGE_MODIFIED;
292         pte.pte_high &= ~_PAGE_SILENT_WRITE;
293         return pte;
294 }
295
296 static inline pte_t pte_mkold(pte_t pte)
297 {
298         pte.pte_low  &= ~_PAGE_ACCESSED;
299         pte.pte_high &= ~_PAGE_SILENT_READ;
300         return pte;
301 }
302
303 static inline pte_t pte_mkwrite(pte_t pte)
304 {
305         pte.pte_low |= _PAGE_WRITE;
306         if (pte.pte_low & _PAGE_MODIFIED)
307                 pte.pte_high |= _PAGE_SILENT_WRITE;
308         return pte;
309 }
310
311 static inline pte_t pte_mkdirty(pte_t pte)
312 {
313         pte.pte_low |= _PAGE_MODIFIED;
314         if (pte.pte_low & _PAGE_WRITE)
315                 pte.pte_high |= _PAGE_SILENT_WRITE;
316         return pte;
317 }
318
319 static inline pte_t pte_mkyoung(pte_t pte)
320 {
321         pte.pte_low |= _PAGE_ACCESSED;
322         if (pte.pte_low & _PAGE_READ)
323                 pte.pte_high |= _PAGE_SILENT_READ;
324         return pte;
325 }
326 #else
327 static inline int pte_write(pte_t pte)  { return pte_val(pte) & _PAGE_WRITE; }
328 static inline int pte_dirty(pte_t pte)  { return pte_val(pte) & _PAGE_MODIFIED; }
329 static inline int pte_young(pte_t pte)  { return pte_val(pte) & _PAGE_ACCESSED; }
330
331 static inline pte_t pte_wrprotect(pte_t pte)
332 {
333         pte_val(pte) &= ~(_PAGE_WRITE | _PAGE_SILENT_WRITE);
334         return pte;
335 }
336
337 static inline pte_t pte_mkclean(pte_t pte)
338 {
339         pte_val(pte) &= ~(_PAGE_MODIFIED | _PAGE_SILENT_WRITE);
340         return pte;
341 }
342
343 static inline pte_t pte_mkold(pte_t pte)
344 {
345         pte_val(pte) &= ~(_PAGE_ACCESSED | _PAGE_SILENT_READ);
346         return pte;
347 }
348
349 static inline pte_t pte_mkwrite(pte_t pte)
350 {
351         pte_val(pte) |= _PAGE_WRITE;
352         if (pte_val(pte) & _PAGE_MODIFIED)
353                 pte_val(pte) |= _PAGE_SILENT_WRITE;
354         return pte;
355 }
356
357 static inline pte_t pte_mkdirty(pte_t pte)
358 {
359         pte_val(pte) |= _PAGE_MODIFIED;
360         if (pte_val(pte) & _PAGE_WRITE)
361                 pte_val(pte) |= _PAGE_SILENT_WRITE;
362         return pte;
363 }
364
365 static inline pte_t pte_mkyoung(pte_t pte)
366 {
367         pte_val(pte) |= _PAGE_ACCESSED;
368 #if defined(CONFIG_CPU_MIPSR2) || defined(CONFIG_CPU_MIPSR6)
369         if (!(pte_val(pte) & _PAGE_NO_READ))
370                 pte_val(pte) |= _PAGE_SILENT_READ;
371         else
372 #endif
373         if (pte_val(pte) & _PAGE_READ)
374                 pte_val(pte) |= _PAGE_SILENT_READ;
375         return pte;
376 }
377
378 #ifdef CONFIG_MIPS_HUGE_TLB_SUPPORT
379 static inline int pte_huge(pte_t pte)   { return pte_val(pte) & _PAGE_HUGE; }
380
381 static inline pte_t pte_mkhuge(pte_t pte)
382 {
383         pte_val(pte) |= _PAGE_HUGE;
384         return pte;
385 }
386 #endif /* CONFIG_MIPS_HUGE_TLB_SUPPORT */
387 #endif
388 static inline int pte_special(pte_t pte)        { return 0; }
389 static inline pte_t pte_mkspecial(pte_t pte)    { return pte; }
390
391 /*
392  * Macro to make mark a page protection value as "uncacheable".  Note
393  * that "protection" is really a misnomer here as the protection value
394  * contains the memory attribute bits, dirty bits, and various other
395  * bits as well.
396  */
397 #define pgprot_noncached pgprot_noncached
398
399 static inline pgprot_t pgprot_noncached(pgprot_t _prot)
400 {
401         unsigned long prot = pgprot_val(_prot);
402
403         prot = (prot & ~_CACHE_MASK) | _CACHE_UNCACHED;
404
405         return __pgprot(prot);
406 }
407
408 #define pgprot_writecombine pgprot_writecombine
409
410 static inline pgprot_t pgprot_writecombine(pgprot_t _prot)
411 {
412         unsigned long prot = pgprot_val(_prot);
413
414         /* cpu_data[0].writecombine is already shifted by _CACHE_SHIFT */
415         prot = (prot & ~_CACHE_MASK) | cpu_data[0].writecombine;
416
417         return __pgprot(prot);
418 }
419
420 /*
421  * Conversion functions: convert a page and protection to a page entry,
422  * and a page entry and page directory to the page they refer to.
423  */
424 #define mk_pte(page, pgprot)    pfn_pte(page_to_pfn(page), (pgprot))
425
426 #if defined(CONFIG_PHYS_ADDR_T_64BIT) && defined(CONFIG_CPU_MIPS32)
427 static inline pte_t pte_modify(pte_t pte, pgprot_t newprot)
428 {
429         pte.pte_low  &= (_PAGE_MODIFIED | _PAGE_ACCESSED | _PFNX_MASK);
430         pte.pte_high &= (_PFN_MASK | _CACHE_MASK);
431         pte.pte_low  |= pgprot_val(newprot) & ~_PFNX_MASK;
432         pte.pte_high |= pgprot_val(newprot) & ~_PFN_MASK;
433         return pte;
434 }
435 #else
436 static inline pte_t pte_modify(pte_t pte, pgprot_t newprot)
437 {
438         return __pte((pte_val(pte) & _PAGE_CHG_MASK) | pgprot_val(newprot));
439 }
440 #endif
441
442
443 extern void __update_tlb(struct vm_area_struct *vma, unsigned long address,
444         pte_t pte);
445 extern void __update_cache(struct vm_area_struct *vma, unsigned long address,
446         pte_t pte);
447
448 static inline void update_mmu_cache(struct vm_area_struct *vma,
449         unsigned long address, pte_t *ptep)
450 {
451         pte_t pte = *ptep;
452         __update_tlb(vma, address, pte);
453         __update_cache(vma, address, pte);
454 }
455
456 static inline void update_mmu_cache_pmd(struct vm_area_struct *vma,
457         unsigned long address, pmd_t *pmdp)
458 {
459         pte_t pte = *(pte_t *)pmdp;
460
461         __update_tlb(vma, address, pte);
462 }
463
464 #define kern_addr_valid(addr)   (1)
465
466 #ifdef CONFIG_PHYS_ADDR_T_64BIT
467 extern int remap_pfn_range(struct vm_area_struct *vma, unsigned long from, unsigned long pfn, unsigned long size, pgprot_t prot);
468
469 static inline int io_remap_pfn_range(struct vm_area_struct *vma,
470                 unsigned long vaddr,
471                 unsigned long pfn,
472                 unsigned long size,
473                 pgprot_t prot)
474 {
475         phys_addr_t phys_addr_high = fixup_bigphys_addr(pfn << PAGE_SHIFT, size);
476         return remap_pfn_range(vma, vaddr, phys_addr_high >> PAGE_SHIFT, size, prot);
477 }
478 #define io_remap_pfn_range io_remap_pfn_range
479 #endif
480
481 #ifdef CONFIG_TRANSPARENT_HUGEPAGE
482
483 extern int has_transparent_hugepage(void);
484
485 static inline int pmd_trans_huge(pmd_t pmd)
486 {
487         return !!(pmd_val(pmd) & _PAGE_HUGE);
488 }
489
490 static inline pmd_t pmd_mkhuge(pmd_t pmd)
491 {
492         pmd_val(pmd) |= _PAGE_HUGE;
493
494         return pmd;
495 }
496
497 extern void set_pmd_at(struct mm_struct *mm, unsigned long addr,
498                        pmd_t *pmdp, pmd_t pmd);
499
500 #define __HAVE_ARCH_PMD_WRITE
501 static inline int pmd_write(pmd_t pmd)
502 {
503         return !!(pmd_val(pmd) & _PAGE_WRITE);
504 }
505
506 static inline pmd_t pmd_wrprotect(pmd_t pmd)
507 {
508         pmd_val(pmd) &= ~(_PAGE_WRITE | _PAGE_SILENT_WRITE);
509         return pmd;
510 }
511
512 static inline pmd_t pmd_mkwrite(pmd_t pmd)
513 {
514         pmd_val(pmd) |= _PAGE_WRITE;
515         if (pmd_val(pmd) & _PAGE_MODIFIED)
516                 pmd_val(pmd) |= _PAGE_SILENT_WRITE;
517
518         return pmd;
519 }
520
521 static inline int pmd_dirty(pmd_t pmd)
522 {
523         return !!(pmd_val(pmd) & _PAGE_MODIFIED);
524 }
525
526 static inline pmd_t pmd_mkclean(pmd_t pmd)
527 {
528         pmd_val(pmd) &= ~(_PAGE_MODIFIED | _PAGE_SILENT_WRITE);
529         return pmd;
530 }
531
532 static inline pmd_t pmd_mkdirty(pmd_t pmd)
533 {
534         pmd_val(pmd) |= _PAGE_MODIFIED;
535         if (pmd_val(pmd) & _PAGE_WRITE)
536                 pmd_val(pmd) |= _PAGE_SILENT_WRITE;
537
538         return pmd;
539 }
540
541 static inline int pmd_young(pmd_t pmd)
542 {
543         return !!(pmd_val(pmd) & _PAGE_ACCESSED);
544 }
545
546 static inline pmd_t pmd_mkold(pmd_t pmd)
547 {
548         pmd_val(pmd) &= ~(_PAGE_ACCESSED|_PAGE_SILENT_READ);
549
550         return pmd;
551 }
552
553 static inline pmd_t pmd_mkyoung(pmd_t pmd)
554 {
555         pmd_val(pmd) |= _PAGE_ACCESSED;
556
557 #if defined(CONFIG_CPU_MIPSR2) || defined(CONFIG_CPU_MIPSR6)
558         if (!(pmd_val(pmd) & _PAGE_NO_READ))
559                 pmd_val(pmd) |= _PAGE_SILENT_READ;
560         else
561 #endif
562         if (pmd_val(pmd) & _PAGE_READ)
563                 pmd_val(pmd) |= _PAGE_SILENT_READ;
564
565         return pmd;
566 }
567
568 /* Extern to avoid header file madness */
569 extern pmd_t mk_pmd(struct page *page, pgprot_t prot);
570
571 static inline unsigned long pmd_pfn(pmd_t pmd)
572 {
573         return pmd_val(pmd) >> _PFN_SHIFT;
574 }
575
576 static inline struct page *pmd_page(pmd_t pmd)
577 {
578         if (pmd_trans_huge(pmd))
579                 return pfn_to_page(pmd_pfn(pmd));
580
581         return pfn_to_page(pmd_phys(pmd) >> PAGE_SHIFT);
582 }
583
584 static inline pmd_t pmd_modify(pmd_t pmd, pgprot_t newprot)
585 {
586         pmd_val(pmd) = (pmd_val(pmd) & _PAGE_CHG_MASK) | pgprot_val(newprot);
587         return pmd;
588 }
589
590 static inline pmd_t pmd_mknotpresent(pmd_t pmd)
591 {
592         pmd_val(pmd) &= ~(_PAGE_PRESENT | _PAGE_VALID | _PAGE_DIRTY);
593
594         return pmd;
595 }
596
597 /*
598  * The generic version pmdp_huge_get_and_clear uses a version of pmd_clear() with a
599  * different prototype.
600  */
601 #define __HAVE_ARCH_PMDP_HUGE_GET_AND_CLEAR
602 static inline pmd_t pmdp_huge_get_and_clear(struct mm_struct *mm,
603                                             unsigned long address, pmd_t *pmdp)
604 {
605         pmd_t old = *pmdp;
606
607         pmd_clear(pmdp);
608
609         return old;
610 }
611
612 #endif /* CONFIG_TRANSPARENT_HUGEPAGE */
613
614 #include <asm-generic/pgtable.h>
615
616 /*
617  * uncached accelerated TLB map for video memory access
618  */
619 #ifdef CONFIG_CPU_SUPPORTS_UNCACHED_ACCELERATED
620 #define __HAVE_PHYS_MEM_ACCESS_PROT
621
622 struct file;
623 pgprot_t phys_mem_access_prot(struct file *file, unsigned long pfn,
624                 unsigned long size, pgprot_t vma_prot);
625 int phys_mem_access_prot_allowed(struct file *file, unsigned long pfn,
626                 unsigned long size, pgprot_t *vma_prot);
627 #endif
628
629 /*
630  * We provide our own get_unmapped area to cope with the virtual aliasing
631  * constraints placed on us by the cache architecture.
632  */
633 #define HAVE_ARCH_UNMAPPED_AREA
634 #define HAVE_ARCH_UNMAPPED_AREA_TOPDOWN
635
636 /*
637  * No page table caches to initialise
638  */
639 #define pgtable_cache_init()    do { } while (0)
640
641 #endif /* _ASM_PGTABLE_H */