Merge branch 'for-linus-4.8' of git://git.kernel.org/pub/scm/linux/kernel/git/mason...
[cascardo/linux.git] / arch / powerpc / sysdev / cpm_common.c
1 /*
2  * Common CPM code
3  *
4  * Author: Scott Wood <scottwood@freescale.com>
5  *
6  * Copyright 2007-2008,2010 Freescale Semiconductor, Inc.
7  *
8  * Some parts derived from commproc.c/cpm2_common.c, which is:
9  * Copyright (c) 1997 Dan error_act (dmalek@jlc.net)
10  * Copyright (c) 1999-2001 Dan Malek <dan@embeddedalley.com>
11  * Copyright (c) 2000 MontaVista Software, Inc (source@mvista.com)
12  * 2006 (c) MontaVista Software, Inc.
13  * Vitaly Bordug <vbordug@ru.mvista.com>
14  *
15  * This program is free software; you can redistribute it and/or modify
16  * it under the terms of version 2 of the GNU General Public License as
17  * published by the Free Software Foundation.
18  */
19
20 #include <linux/init.h>
21 #include <linux/of_device.h>
22 #include <linux/spinlock.h>
23 #include <linux/export.h>
24 #include <linux/of.h>
25 #include <linux/of_address.h>
26 #include <linux/slab.h>
27
28 #include <asm/udbg.h>
29 #include <asm/io.h>
30 #include <asm/cpm.h>
31 #include <asm/fixmap.h>
32 #include <soc/fsl/qe/qe.h>
33
34 #include <mm/mmu_decl.h>
35
36 #if defined(CONFIG_CPM2) || defined(CONFIG_8xx_GPIO)
37 #include <linux/of_gpio.h>
38 #endif
39
40 #ifdef CONFIG_PPC_EARLY_DEBUG_CPM
41 static u32 __iomem *cpm_udbg_txdesc;
42 static u8 __iomem *cpm_udbg_txbuf;
43
44 static void udbg_putc_cpm(char c)
45 {
46         if (c == '\n')
47                 udbg_putc_cpm('\r');
48
49         while (in_be32(&cpm_udbg_txdesc[0]) & 0x80000000)
50                 ;
51
52         out_8(cpm_udbg_txbuf, c);
53         out_be32(&cpm_udbg_txdesc[0], 0xa0000001);
54 }
55
56 void __init udbg_init_cpm(void)
57 {
58 #ifdef CONFIG_PPC_8xx
59         cpm_udbg_txdesc = (u32 __iomem __force *)
60                           (CONFIG_PPC_EARLY_DEBUG_CPM_ADDR - PHYS_IMMR_BASE +
61                            VIRT_IMMR_BASE);
62         cpm_udbg_txbuf = (u8 __iomem __force *)
63                          (in_be32(&cpm_udbg_txdesc[1]) - PHYS_IMMR_BASE +
64                           VIRT_IMMR_BASE);
65 #else
66         cpm_udbg_txdesc = (u32 __iomem __force *)
67                           CONFIG_PPC_EARLY_DEBUG_CPM_ADDR;
68         cpm_udbg_txbuf = (u8 __iomem __force *)in_be32(&cpm_udbg_txdesc[1]);
69 #endif
70
71         if (cpm_udbg_txdesc) {
72 #ifdef CONFIG_CPM2
73                 setbat(1, 0xf0000000, 0xf0000000, 1024*1024, PAGE_KERNEL_NCG);
74 #endif
75                 udbg_putc = udbg_putc_cpm;
76         }
77 }
78 #endif
79
80 #if defined(CONFIG_CPM2) || defined(CONFIG_8xx_GPIO)
81
82 struct cpm2_ioports {
83         u32 dir, par, sor, odr, dat;
84         u32 res[3];
85 };
86
87 struct cpm2_gpio32_chip {
88         struct of_mm_gpio_chip mm_gc;
89         spinlock_t lock;
90
91         /* shadowed data register to clear/set bits safely */
92         u32 cpdata;
93 };
94
95 static void cpm2_gpio32_save_regs(struct of_mm_gpio_chip *mm_gc)
96 {
97         struct cpm2_gpio32_chip *cpm2_gc = gpiochip_get_data(&mm_gc->gc);
98         struct cpm2_ioports __iomem *iop = mm_gc->regs;
99
100         cpm2_gc->cpdata = in_be32(&iop->dat);
101 }
102
103 static int cpm2_gpio32_get(struct gpio_chip *gc, unsigned int gpio)
104 {
105         struct of_mm_gpio_chip *mm_gc = to_of_mm_gpio_chip(gc);
106         struct cpm2_ioports __iomem *iop = mm_gc->regs;
107         u32 pin_mask;
108
109         pin_mask = 1 << (31 - gpio);
110
111         return !!(in_be32(&iop->dat) & pin_mask);
112 }
113
114 static void __cpm2_gpio32_set(struct of_mm_gpio_chip *mm_gc, u32 pin_mask,
115         int value)
116 {
117         struct cpm2_gpio32_chip *cpm2_gc = gpiochip_get_data(&mm_gc->gc);
118         struct cpm2_ioports __iomem *iop = mm_gc->regs;
119
120         if (value)
121                 cpm2_gc->cpdata |= pin_mask;
122         else
123                 cpm2_gc->cpdata &= ~pin_mask;
124
125         out_be32(&iop->dat, cpm2_gc->cpdata);
126 }
127
128 static void cpm2_gpio32_set(struct gpio_chip *gc, unsigned int gpio, int value)
129 {
130         struct of_mm_gpio_chip *mm_gc = to_of_mm_gpio_chip(gc);
131         struct cpm2_gpio32_chip *cpm2_gc = gpiochip_get_data(gc);
132         unsigned long flags;
133         u32 pin_mask = 1 << (31 - gpio);
134
135         spin_lock_irqsave(&cpm2_gc->lock, flags);
136
137         __cpm2_gpio32_set(mm_gc, pin_mask, value);
138
139         spin_unlock_irqrestore(&cpm2_gc->lock, flags);
140 }
141
142 static int cpm2_gpio32_dir_out(struct gpio_chip *gc, unsigned int gpio, int val)
143 {
144         struct of_mm_gpio_chip *mm_gc = to_of_mm_gpio_chip(gc);
145         struct cpm2_gpio32_chip *cpm2_gc = gpiochip_get_data(gc);
146         struct cpm2_ioports __iomem *iop = mm_gc->regs;
147         unsigned long flags;
148         u32 pin_mask = 1 << (31 - gpio);
149
150         spin_lock_irqsave(&cpm2_gc->lock, flags);
151
152         setbits32(&iop->dir, pin_mask);
153         __cpm2_gpio32_set(mm_gc, pin_mask, val);
154
155         spin_unlock_irqrestore(&cpm2_gc->lock, flags);
156
157         return 0;
158 }
159
160 static int cpm2_gpio32_dir_in(struct gpio_chip *gc, unsigned int gpio)
161 {
162         struct of_mm_gpio_chip *mm_gc = to_of_mm_gpio_chip(gc);
163         struct cpm2_gpio32_chip *cpm2_gc = gpiochip_get_data(gc);
164         struct cpm2_ioports __iomem *iop = mm_gc->regs;
165         unsigned long flags;
166         u32 pin_mask = 1 << (31 - gpio);
167
168         spin_lock_irqsave(&cpm2_gc->lock, flags);
169
170         clrbits32(&iop->dir, pin_mask);
171
172         spin_unlock_irqrestore(&cpm2_gc->lock, flags);
173
174         return 0;
175 }
176
177 int cpm2_gpiochip_add32(struct device_node *np)
178 {
179         struct cpm2_gpio32_chip *cpm2_gc;
180         struct of_mm_gpio_chip *mm_gc;
181         struct gpio_chip *gc;
182
183         cpm2_gc = kzalloc(sizeof(*cpm2_gc), GFP_KERNEL);
184         if (!cpm2_gc)
185                 return -ENOMEM;
186
187         spin_lock_init(&cpm2_gc->lock);
188
189         mm_gc = &cpm2_gc->mm_gc;
190         gc = &mm_gc->gc;
191
192         mm_gc->save_regs = cpm2_gpio32_save_regs;
193         gc->ngpio = 32;
194         gc->direction_input = cpm2_gpio32_dir_in;
195         gc->direction_output = cpm2_gpio32_dir_out;
196         gc->get = cpm2_gpio32_get;
197         gc->set = cpm2_gpio32_set;
198
199         return of_mm_gpiochip_add_data(np, mm_gc, cpm2_gc);
200 }
201 #endif /* CONFIG_CPM2 || CONFIG_8xx_GPIO */