Merge tag 'topic/core-stuff-2014-11-28' of git://anongit.freedesktop.org/drm-intel...
[cascardo/linux.git] / drivers / gpu / drm / drm_edid.c
1 /*
2  * Copyright (c) 2006 Luc Verhaegen (quirks list)
3  * Copyright (c) 2007-2008 Intel Corporation
4  *   Jesse Barnes <jesse.barnes@intel.com>
5  * Copyright 2010 Red Hat, Inc.
6  *
7  * DDC probing routines (drm_ddc_read & drm_do_probe_ddc_edid) originally from
8  * FB layer.
9  *   Copyright (C) 2006 Dennis Munsie <dmunsie@cecropia.com>
10  *
11  * Permission is hereby granted, free of charge, to any person obtaining a
12  * copy of this software and associated documentation files (the "Software"),
13  * to deal in the Software without restriction, including without limitation
14  * the rights to use, copy, modify, merge, publish, distribute, sub license,
15  * and/or sell copies of the Software, and to permit persons to whom the
16  * Software is furnished to do so, subject to the following conditions:
17  *
18  * The above copyright notice and this permission notice (including the
19  * next paragraph) shall be included in all copies or substantial portions
20  * of the Software.
21  *
22  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
23  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
24  * FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT. IN NO EVENT SHALL
25  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
26  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
27  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
28  * DEALINGS IN THE SOFTWARE.
29  */
30 #include <linux/kernel.h>
31 #include <linux/slab.h>
32 #include <linux/hdmi.h>
33 #include <linux/i2c.h>
34 #include <linux/module.h>
35 #include <drm/drmP.h>
36 #include <drm/drm_edid.h>
37
38 #define version_greater(edid, maj, min) \
39         (((edid)->version > (maj)) || \
40          ((edid)->version == (maj) && (edid)->revision > (min)))
41
42 #define EDID_EST_TIMINGS 16
43 #define EDID_STD_TIMINGS 8
44 #define EDID_DETAILED_TIMINGS 4
45
46 /*
47  * EDID blocks out in the wild have a variety of bugs, try to collect
48  * them here (note that userspace may work around broken monitors first,
49  * but fixes should make their way here so that the kernel "just works"
50  * on as many displays as possible).
51  */
52
53 /* First detailed mode wrong, use largest 60Hz mode */
54 #define EDID_QUIRK_PREFER_LARGE_60              (1 << 0)
55 /* Reported 135MHz pixel clock is too high, needs adjustment */
56 #define EDID_QUIRK_135_CLOCK_TOO_HIGH           (1 << 1)
57 /* Prefer the largest mode at 75 Hz */
58 #define EDID_QUIRK_PREFER_LARGE_75              (1 << 2)
59 /* Detail timing is in cm not mm */
60 #define EDID_QUIRK_DETAILED_IN_CM               (1 << 3)
61 /* Detailed timing descriptors have bogus size values, so just take the
62  * maximum size and use that.
63  */
64 #define EDID_QUIRK_DETAILED_USE_MAXIMUM_SIZE    (1 << 4)
65 /* Monitor forgot to set the first detailed is preferred bit. */
66 #define EDID_QUIRK_FIRST_DETAILED_PREFERRED     (1 << 5)
67 /* use +hsync +vsync for detailed mode */
68 #define EDID_QUIRK_DETAILED_SYNC_PP             (1 << 6)
69 /* Force reduced-blanking timings for detailed modes */
70 #define EDID_QUIRK_FORCE_REDUCED_BLANKING       (1 << 7)
71 /* Force 8bpc */
72 #define EDID_QUIRK_FORCE_8BPC                   (1 << 8)
73 /* Force 12bpc */
74 #define EDID_QUIRK_FORCE_12BPC                  (1 << 9)
75
76 struct detailed_mode_closure {
77         struct drm_connector *connector;
78         struct edid *edid;
79         bool preferred;
80         u32 quirks;
81         int modes;
82 };
83
84 #define LEVEL_DMT       0
85 #define LEVEL_GTF       1
86 #define LEVEL_GTF2      2
87 #define LEVEL_CVT       3
88
89 static struct edid_quirk {
90         char vendor[4];
91         int product_id;
92         u32 quirks;
93 } edid_quirk_list[] = {
94         /* Acer AL1706 */
95         { "ACR", 44358, EDID_QUIRK_PREFER_LARGE_60 },
96         /* Acer F51 */
97         { "API", 0x7602, EDID_QUIRK_PREFER_LARGE_60 },
98         /* Unknown Acer */
99         { "ACR", 2423, EDID_QUIRK_FIRST_DETAILED_PREFERRED },
100
101         /* Belinea 10 15 55 */
102         { "MAX", 1516, EDID_QUIRK_PREFER_LARGE_60 },
103         { "MAX", 0x77e, EDID_QUIRK_PREFER_LARGE_60 },
104
105         /* Envision Peripherals, Inc. EN-7100e */
106         { "EPI", 59264, EDID_QUIRK_135_CLOCK_TOO_HIGH },
107         /* Envision EN2028 */
108         { "EPI", 8232, EDID_QUIRK_PREFER_LARGE_60 },
109
110         /* Funai Electronics PM36B */
111         { "FCM", 13600, EDID_QUIRK_PREFER_LARGE_75 |
112           EDID_QUIRK_DETAILED_IN_CM },
113
114         /* LG Philips LCD LP154W01-A5 */
115         { "LPL", 0, EDID_QUIRK_DETAILED_USE_MAXIMUM_SIZE },
116         { "LPL", 0x2a00, EDID_QUIRK_DETAILED_USE_MAXIMUM_SIZE },
117
118         /* Philips 107p5 CRT */
119         { "PHL", 57364, EDID_QUIRK_FIRST_DETAILED_PREFERRED },
120
121         /* Proview AY765C */
122         { "PTS", 765, EDID_QUIRK_FIRST_DETAILED_PREFERRED },
123
124         /* Samsung SyncMaster 205BW.  Note: irony */
125         { "SAM", 541, EDID_QUIRK_DETAILED_SYNC_PP },
126         /* Samsung SyncMaster 22[5-6]BW */
127         { "SAM", 596, EDID_QUIRK_PREFER_LARGE_60 },
128         { "SAM", 638, EDID_QUIRK_PREFER_LARGE_60 },
129
130         /* Sony PVM-2541A does up to 12 bpc, but only reports max 8 bpc */
131         { "SNY", 0x2541, EDID_QUIRK_FORCE_12BPC },
132
133         /* ViewSonic VA2026w */
134         { "VSC", 5020, EDID_QUIRK_FORCE_REDUCED_BLANKING },
135
136         /* Medion MD 30217 PG */
137         { "MED", 0x7b8, EDID_QUIRK_PREFER_LARGE_75 },
138
139         /* Panel in Samsung NP700G7A-S01PL notebook reports 6bpc */
140         { "SEC", 0xd033, EDID_QUIRK_FORCE_8BPC },
141 };
142
143 /*
144  * Autogenerated from the DMT spec.
145  * This table is copied from xfree86/modes/xf86EdidModes.c.
146  */
147 static const struct drm_display_mode drm_dmt_modes[] = {
148         /* 640x350@85Hz */
149         { DRM_MODE("640x350", DRM_MODE_TYPE_DRIVER, 31500, 640, 672,
150                    736, 832, 0, 350, 382, 385, 445, 0,
151                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
152         /* 640x400@85Hz */
153         { DRM_MODE("640x400", DRM_MODE_TYPE_DRIVER, 31500, 640, 672,
154                    736, 832, 0, 400, 401, 404, 445, 0,
155                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
156         /* 720x400@85Hz */
157         { DRM_MODE("720x400", DRM_MODE_TYPE_DRIVER, 35500, 720, 756,
158                    828, 936, 0, 400, 401, 404, 446, 0,
159                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
160         /* 640x480@60Hz */
161         { DRM_MODE("640x480", DRM_MODE_TYPE_DRIVER, 25175, 640, 656,
162                    752, 800, 0, 480, 489, 492, 525, 0,
163                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) },
164         /* 640x480@72Hz */
165         { DRM_MODE("640x480", DRM_MODE_TYPE_DRIVER, 31500, 640, 664,
166                    704, 832, 0, 480, 489, 492, 520, 0,
167                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) },
168         /* 640x480@75Hz */
169         { DRM_MODE("640x480", DRM_MODE_TYPE_DRIVER, 31500, 640, 656,
170                    720, 840, 0, 480, 481, 484, 500, 0,
171                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) },
172         /* 640x480@85Hz */
173         { DRM_MODE("640x480", DRM_MODE_TYPE_DRIVER, 36000, 640, 696,
174                    752, 832, 0, 480, 481, 484, 509, 0,
175                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) },
176         /* 800x600@56Hz */
177         { DRM_MODE("800x600", DRM_MODE_TYPE_DRIVER, 36000, 800, 824,
178                    896, 1024, 0, 600, 601, 603, 625, 0,
179                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
180         /* 800x600@60Hz */
181         { DRM_MODE("800x600", DRM_MODE_TYPE_DRIVER, 40000, 800, 840,
182                    968, 1056, 0, 600, 601, 605, 628, 0,
183                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
184         /* 800x600@72Hz */
185         { DRM_MODE("800x600", DRM_MODE_TYPE_DRIVER, 50000, 800, 856,
186                    976, 1040, 0, 600, 637, 643, 666, 0,
187                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
188         /* 800x600@75Hz */
189         { DRM_MODE("800x600", DRM_MODE_TYPE_DRIVER, 49500, 800, 816,
190                    896, 1056, 0, 600, 601, 604, 625, 0,
191                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
192         /* 800x600@85Hz */
193         { DRM_MODE("800x600", DRM_MODE_TYPE_DRIVER, 56250, 800, 832,
194                    896, 1048, 0, 600, 601, 604, 631, 0,
195                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
196         /* 800x600@120Hz RB */
197         { DRM_MODE("800x600", DRM_MODE_TYPE_DRIVER, 73250, 800, 848,
198                    880, 960, 0, 600, 603, 607, 636, 0,
199                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
200         /* 848x480@60Hz */
201         { DRM_MODE("848x480", DRM_MODE_TYPE_DRIVER, 33750, 848, 864,
202                    976, 1088, 0, 480, 486, 494, 517, 0,
203                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
204         /* 1024x768@43Hz, interlace */
205         { DRM_MODE("1024x768i", DRM_MODE_TYPE_DRIVER, 44900, 1024, 1032,
206                    1208, 1264, 0, 768, 768, 772, 817, 0,
207                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC |
208                         DRM_MODE_FLAG_INTERLACE) },
209         /* 1024x768@60Hz */
210         { DRM_MODE("1024x768", DRM_MODE_TYPE_DRIVER, 65000, 1024, 1048,
211                    1184, 1344, 0, 768, 771, 777, 806, 0,
212                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) },
213         /* 1024x768@70Hz */
214         { DRM_MODE("1024x768", DRM_MODE_TYPE_DRIVER, 75000, 1024, 1048,
215                    1184, 1328, 0, 768, 771, 777, 806, 0,
216                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) },
217         /* 1024x768@75Hz */
218         { DRM_MODE("1024x768", DRM_MODE_TYPE_DRIVER, 78750, 1024, 1040,
219                    1136, 1312, 0, 768, 769, 772, 800, 0,
220                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
221         /* 1024x768@85Hz */
222         { DRM_MODE("1024x768", DRM_MODE_TYPE_DRIVER, 94500, 1024, 1072,
223                    1168, 1376, 0, 768, 769, 772, 808, 0,
224                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
225         /* 1024x768@120Hz RB */
226         { DRM_MODE("1024x768", DRM_MODE_TYPE_DRIVER, 115500, 1024, 1072,
227                    1104, 1184, 0, 768, 771, 775, 813, 0,
228                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
229         /* 1152x864@75Hz */
230         { DRM_MODE("1152x864", DRM_MODE_TYPE_DRIVER, 108000, 1152, 1216,
231                    1344, 1600, 0, 864, 865, 868, 900, 0,
232                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
233         /* 1280x768@60Hz RB */
234         { DRM_MODE("1280x768", DRM_MODE_TYPE_DRIVER, 68250, 1280, 1328,
235                    1360, 1440, 0, 768, 771, 778, 790, 0,
236                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
237         /* 1280x768@60Hz */
238         { DRM_MODE("1280x768", DRM_MODE_TYPE_DRIVER, 79500, 1280, 1344,
239                    1472, 1664, 0, 768, 771, 778, 798, 0,
240                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
241         /* 1280x768@75Hz */
242         { DRM_MODE("1280x768", DRM_MODE_TYPE_DRIVER, 102250, 1280, 1360,
243                    1488, 1696, 0, 768, 771, 778, 805, 0,
244                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
245         /* 1280x768@85Hz */
246         { DRM_MODE("1280x768", DRM_MODE_TYPE_DRIVER, 117500, 1280, 1360,
247                    1496, 1712, 0, 768, 771, 778, 809, 0,
248                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
249         /* 1280x768@120Hz RB */
250         { DRM_MODE("1280x768", DRM_MODE_TYPE_DRIVER, 140250, 1280, 1328,
251                    1360, 1440, 0, 768, 771, 778, 813, 0,
252                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
253         /* 1280x800@60Hz RB */
254         { DRM_MODE("1280x800", DRM_MODE_TYPE_DRIVER, 71000, 1280, 1328,
255                    1360, 1440, 0, 800, 803, 809, 823, 0,
256                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
257         /* 1280x800@60Hz */
258         { DRM_MODE("1280x800", DRM_MODE_TYPE_DRIVER, 83500, 1280, 1352,
259                    1480, 1680, 0, 800, 803, 809, 831, 0,
260                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
261         /* 1280x800@75Hz */
262         { DRM_MODE("1280x800", DRM_MODE_TYPE_DRIVER, 106500, 1280, 1360,
263                    1488, 1696, 0, 800, 803, 809, 838, 0,
264                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
265         /* 1280x800@85Hz */
266         { DRM_MODE("1280x800", DRM_MODE_TYPE_DRIVER, 122500, 1280, 1360,
267                    1496, 1712, 0, 800, 803, 809, 843, 0,
268                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
269         /* 1280x800@120Hz RB */
270         { DRM_MODE("1280x800", DRM_MODE_TYPE_DRIVER, 146250, 1280, 1328,
271                    1360, 1440, 0, 800, 803, 809, 847, 0,
272                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
273         /* 1280x960@60Hz */
274         { DRM_MODE("1280x960", DRM_MODE_TYPE_DRIVER, 108000, 1280, 1376,
275                    1488, 1800, 0, 960, 961, 964, 1000, 0,
276                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
277         /* 1280x960@85Hz */
278         { DRM_MODE("1280x960", DRM_MODE_TYPE_DRIVER, 148500, 1280, 1344,
279                    1504, 1728, 0, 960, 961, 964, 1011, 0,
280                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
281         /* 1280x960@120Hz RB */
282         { DRM_MODE("1280x960", DRM_MODE_TYPE_DRIVER, 175500, 1280, 1328,
283                    1360, 1440, 0, 960, 963, 967, 1017, 0,
284                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
285         /* 1280x1024@60Hz */
286         { DRM_MODE("1280x1024", DRM_MODE_TYPE_DRIVER, 108000, 1280, 1328,
287                    1440, 1688, 0, 1024, 1025, 1028, 1066, 0,
288                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
289         /* 1280x1024@75Hz */
290         { DRM_MODE("1280x1024", DRM_MODE_TYPE_DRIVER, 135000, 1280, 1296,
291                    1440, 1688, 0, 1024, 1025, 1028, 1066, 0,
292                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
293         /* 1280x1024@85Hz */
294         { DRM_MODE("1280x1024", DRM_MODE_TYPE_DRIVER, 157500, 1280, 1344,
295                    1504, 1728, 0, 1024, 1025, 1028, 1072, 0,
296                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
297         /* 1280x1024@120Hz RB */
298         { DRM_MODE("1280x1024", DRM_MODE_TYPE_DRIVER, 187250, 1280, 1328,
299                    1360, 1440, 0, 1024, 1027, 1034, 1084, 0,
300                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
301         /* 1360x768@60Hz */
302         { DRM_MODE("1360x768", DRM_MODE_TYPE_DRIVER, 85500, 1360, 1424,
303                    1536, 1792, 0, 768, 771, 777, 795, 0,
304                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
305         /* 1360x768@120Hz RB */
306         { DRM_MODE("1360x768", DRM_MODE_TYPE_DRIVER, 148250, 1360, 1408,
307                    1440, 1520, 0, 768, 771, 776, 813, 0,
308                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
309         /* 1400x1050@60Hz RB */
310         { DRM_MODE("1400x1050", DRM_MODE_TYPE_DRIVER, 101000, 1400, 1448,
311                    1480, 1560, 0, 1050, 1053, 1057, 1080, 0,
312                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
313         /* 1400x1050@60Hz */
314         { DRM_MODE("1400x1050", DRM_MODE_TYPE_DRIVER, 121750, 1400, 1488,
315                    1632, 1864, 0, 1050, 1053, 1057, 1089, 0,
316                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
317         /* 1400x1050@75Hz */
318         { DRM_MODE("1400x1050", DRM_MODE_TYPE_DRIVER, 156000, 1400, 1504,
319                    1648, 1896, 0, 1050, 1053, 1057, 1099, 0,
320                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
321         /* 1400x1050@85Hz */
322         { DRM_MODE("1400x1050", DRM_MODE_TYPE_DRIVER, 179500, 1400, 1504,
323                    1656, 1912, 0, 1050, 1053, 1057, 1105, 0,
324                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
325         /* 1400x1050@120Hz RB */
326         { DRM_MODE("1400x1050", DRM_MODE_TYPE_DRIVER, 208000, 1400, 1448,
327                    1480, 1560, 0, 1050, 1053, 1057, 1112, 0,
328                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
329         /* 1440x900@60Hz RB */
330         { DRM_MODE("1440x900", DRM_MODE_TYPE_DRIVER, 88750, 1440, 1488,
331                    1520, 1600, 0, 900, 903, 909, 926, 0,
332                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
333         /* 1440x900@60Hz */
334         { DRM_MODE("1440x900", DRM_MODE_TYPE_DRIVER, 106500, 1440, 1520,
335                    1672, 1904, 0, 900, 903, 909, 934, 0,
336                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
337         /* 1440x900@75Hz */
338         { DRM_MODE("1440x900", DRM_MODE_TYPE_DRIVER, 136750, 1440, 1536,
339                    1688, 1936, 0, 900, 903, 909, 942, 0,
340                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
341         /* 1440x900@85Hz */
342         { DRM_MODE("1440x900", DRM_MODE_TYPE_DRIVER, 157000, 1440, 1544,
343                    1696, 1952, 0, 900, 903, 909, 948, 0,
344                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
345         /* 1440x900@120Hz RB */
346         { DRM_MODE("1440x900", DRM_MODE_TYPE_DRIVER, 182750, 1440, 1488,
347                    1520, 1600, 0, 900, 903, 909, 953, 0,
348                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
349         /* 1600x1200@60Hz */
350         { DRM_MODE("1600x1200", DRM_MODE_TYPE_DRIVER, 162000, 1600, 1664,
351                    1856, 2160, 0, 1200, 1201, 1204, 1250, 0,
352                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
353         /* 1600x1200@65Hz */
354         { DRM_MODE("1600x1200", DRM_MODE_TYPE_DRIVER, 175500, 1600, 1664,
355                    1856, 2160, 0, 1200, 1201, 1204, 1250, 0,
356                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
357         /* 1600x1200@70Hz */
358         { DRM_MODE("1600x1200", DRM_MODE_TYPE_DRIVER, 189000, 1600, 1664,
359                    1856, 2160, 0, 1200, 1201, 1204, 1250, 0,
360                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
361         /* 1600x1200@75Hz */
362         { DRM_MODE("1600x1200", DRM_MODE_TYPE_DRIVER, 202500, 1600, 1664,
363                    1856, 2160, 0, 1200, 1201, 1204, 1250, 0,
364                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
365         /* 1600x1200@85Hz */
366         { DRM_MODE("1600x1200", DRM_MODE_TYPE_DRIVER, 229500, 1600, 1664,
367                    1856, 2160, 0, 1200, 1201, 1204, 1250, 0,
368                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) },
369         /* 1600x1200@120Hz RB */
370         { DRM_MODE("1600x1200", DRM_MODE_TYPE_DRIVER, 268250, 1600, 1648,
371                    1680, 1760, 0, 1200, 1203, 1207, 1271, 0,
372                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
373         /* 1680x1050@60Hz RB */
374         { DRM_MODE("1680x1050", DRM_MODE_TYPE_DRIVER, 119000, 1680, 1728,
375                    1760, 1840, 0, 1050, 1053, 1059, 1080, 0,
376                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
377         /* 1680x1050@60Hz */
378         { DRM_MODE("1680x1050", DRM_MODE_TYPE_DRIVER, 146250, 1680, 1784,
379                    1960, 2240, 0, 1050, 1053, 1059, 1089, 0,
380                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
381         /* 1680x1050@75Hz */
382         { DRM_MODE("1680x1050", DRM_MODE_TYPE_DRIVER, 187000, 1680, 1800,
383                    1976, 2272, 0, 1050, 1053, 1059, 1099, 0,
384                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
385         /* 1680x1050@85Hz */
386         { DRM_MODE("1680x1050", DRM_MODE_TYPE_DRIVER, 214750, 1680, 1808,
387                    1984, 2288, 0, 1050, 1053, 1059, 1105, 0,
388                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
389         /* 1680x1050@120Hz RB */
390         { DRM_MODE("1680x1050", DRM_MODE_TYPE_DRIVER, 245500, 1680, 1728,
391                    1760, 1840, 0, 1050, 1053, 1059, 1112, 0,
392                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
393         /* 1792x1344@60Hz */
394         { DRM_MODE("1792x1344", DRM_MODE_TYPE_DRIVER, 204750, 1792, 1920,
395                    2120, 2448, 0, 1344, 1345, 1348, 1394, 0,
396                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
397         /* 1792x1344@75Hz */
398         { DRM_MODE("1792x1344", DRM_MODE_TYPE_DRIVER, 261000, 1792, 1888,
399                    2104, 2456, 0, 1344, 1345, 1348, 1417, 0,
400                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
401         /* 1792x1344@120Hz RB */
402         { DRM_MODE("1792x1344", DRM_MODE_TYPE_DRIVER, 333250, 1792, 1840,
403                    1872, 1952, 0, 1344, 1347, 1351, 1423, 0,
404                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
405         /* 1856x1392@60Hz */
406         { DRM_MODE("1856x1392", DRM_MODE_TYPE_DRIVER, 218250, 1856, 1952,
407                    2176, 2528, 0, 1392, 1393, 1396, 1439, 0,
408                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
409         /* 1856x1392@75Hz */
410         { DRM_MODE("1856x1392", DRM_MODE_TYPE_DRIVER, 288000, 1856, 1984,
411                    2208, 2560, 0, 1392, 1395, 1399, 1500, 0,
412                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
413         /* 1856x1392@120Hz RB */
414         { DRM_MODE("1856x1392", DRM_MODE_TYPE_DRIVER, 356500, 1856, 1904,
415                    1936, 2016, 0, 1392, 1395, 1399, 1474, 0,
416                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
417         /* 1920x1200@60Hz RB */
418         { DRM_MODE("1920x1200", DRM_MODE_TYPE_DRIVER, 154000, 1920, 1968,
419                    2000, 2080, 0, 1200, 1203, 1209, 1235, 0,
420                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
421         /* 1920x1200@60Hz */
422         { DRM_MODE("1920x1200", DRM_MODE_TYPE_DRIVER, 193250, 1920, 2056,
423                    2256, 2592, 0, 1200, 1203, 1209, 1245, 0,
424                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
425         /* 1920x1200@75Hz */
426         { DRM_MODE("1920x1200", DRM_MODE_TYPE_DRIVER, 245250, 1920, 2056,
427                    2264, 2608, 0, 1200, 1203, 1209, 1255, 0,
428                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
429         /* 1920x1200@85Hz */
430         { DRM_MODE("1920x1200", DRM_MODE_TYPE_DRIVER, 281250, 1920, 2064,
431                    2272, 2624, 0, 1200, 1203, 1209, 1262, 0,
432                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
433         /* 1920x1200@120Hz RB */
434         { DRM_MODE("1920x1200", DRM_MODE_TYPE_DRIVER, 317000, 1920, 1968,
435                    2000, 2080, 0, 1200, 1203, 1209, 1271, 0,
436                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
437         /* 1920x1440@60Hz */
438         { DRM_MODE("1920x1440", DRM_MODE_TYPE_DRIVER, 234000, 1920, 2048,
439                    2256, 2600, 0, 1440, 1441, 1444, 1500, 0,
440                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
441         /* 1920x1440@75Hz */
442         { DRM_MODE("1920x1440", DRM_MODE_TYPE_DRIVER, 297000, 1920, 2064,
443                    2288, 2640, 0, 1440, 1441, 1444, 1500, 0,
444                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
445         /* 1920x1440@120Hz RB */
446         { DRM_MODE("1920x1440", DRM_MODE_TYPE_DRIVER, 380500, 1920, 1968,
447                    2000, 2080, 0, 1440, 1443, 1447, 1525, 0,
448                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
449         /* 2560x1600@60Hz RB */
450         { DRM_MODE("2560x1600", DRM_MODE_TYPE_DRIVER, 268500, 2560, 2608,
451                    2640, 2720, 0, 1600, 1603, 1609, 1646, 0,
452                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
453         /* 2560x1600@60Hz */
454         { DRM_MODE("2560x1600", DRM_MODE_TYPE_DRIVER, 348500, 2560, 2752,
455                    3032, 3504, 0, 1600, 1603, 1609, 1658, 0,
456                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
457         /* 2560x1600@75HZ */
458         { DRM_MODE("2560x1600", DRM_MODE_TYPE_DRIVER, 443250, 2560, 2768,
459                    3048, 3536, 0, 1600, 1603, 1609, 1672, 0,
460                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
461         /* 2560x1600@85HZ */
462         { DRM_MODE("2560x1600", DRM_MODE_TYPE_DRIVER, 505250, 2560, 2768,
463                    3048, 3536, 0, 1600, 1603, 1609, 1682, 0,
464                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) },
465         /* 2560x1600@120Hz RB */
466         { DRM_MODE("2560x1600", DRM_MODE_TYPE_DRIVER, 552750, 2560, 2608,
467                    2640, 2720, 0, 1600, 1603, 1609, 1694, 0,
468                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC) },
469 };
470
471 /*
472  * These more or less come from the DMT spec.  The 720x400 modes are
473  * inferred from historical 80x25 practice.  The 640x480@67 and 832x624@75
474  * modes are old-school Mac modes.  The EDID spec says the 1152x864@75 mode
475  * should be 1152x870, again for the Mac, but instead we use the x864 DMT
476  * mode.
477  *
478  * The DMT modes have been fact-checked; the rest are mild guesses.
479  */
480 static const struct drm_display_mode edid_est_modes[] = {
481         { DRM_MODE("800x600", DRM_MODE_TYPE_DRIVER, 40000, 800, 840,
482                    968, 1056, 0, 600, 601, 605, 628, 0,
483                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) }, /* 800x600@60Hz */
484         { DRM_MODE("800x600", DRM_MODE_TYPE_DRIVER, 36000, 800, 824,
485                    896, 1024, 0, 600, 601, 603,  625, 0,
486                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) }, /* 800x600@56Hz */
487         { DRM_MODE("640x480", DRM_MODE_TYPE_DRIVER, 31500, 640, 656,
488                    720, 840, 0, 480, 481, 484, 500, 0,
489                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) }, /* 640x480@75Hz */
490         { DRM_MODE("640x480", DRM_MODE_TYPE_DRIVER, 31500, 640, 664,
491                    704,  832, 0, 480, 489, 491, 520, 0,
492                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) }, /* 640x480@72Hz */
493         { DRM_MODE("640x480", DRM_MODE_TYPE_DRIVER, 30240, 640, 704,
494                    768,  864, 0, 480, 483, 486, 525, 0,
495                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) }, /* 640x480@67Hz */
496         { DRM_MODE("640x480", DRM_MODE_TYPE_DRIVER, 25200, 640, 656,
497                    752, 800, 0, 480, 490, 492, 525, 0,
498                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) }, /* 640x480@60Hz */
499         { DRM_MODE("720x400", DRM_MODE_TYPE_DRIVER, 35500, 720, 738,
500                    846, 900, 0, 400, 421, 423,  449, 0,
501                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) }, /* 720x400@88Hz */
502         { DRM_MODE("720x400", DRM_MODE_TYPE_DRIVER, 28320, 720, 738,
503                    846,  900, 0, 400, 412, 414, 449, 0,
504                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC) }, /* 720x400@70Hz */
505         { DRM_MODE("1280x1024", DRM_MODE_TYPE_DRIVER, 135000, 1280, 1296,
506                    1440, 1688, 0, 1024, 1025, 1028, 1066, 0,
507                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) }, /* 1280x1024@75Hz */
508         { DRM_MODE("1024x768", DRM_MODE_TYPE_DRIVER, 78800, 1024, 1040,
509                    1136, 1312, 0,  768, 769, 772, 800, 0,
510                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) }, /* 1024x768@75Hz */
511         { DRM_MODE("1024x768", DRM_MODE_TYPE_DRIVER, 75000, 1024, 1048,
512                    1184, 1328, 0,  768, 771, 777, 806, 0,
513                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) }, /* 1024x768@70Hz */
514         { DRM_MODE("1024x768", DRM_MODE_TYPE_DRIVER, 65000, 1024, 1048,
515                    1184, 1344, 0,  768, 771, 777, 806, 0,
516                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) }, /* 1024x768@60Hz */
517         { DRM_MODE("1024x768i", DRM_MODE_TYPE_DRIVER,44900, 1024, 1032,
518                    1208, 1264, 0, 768, 768, 776, 817, 0,
519                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC | DRM_MODE_FLAG_INTERLACE) }, /* 1024x768@43Hz */
520         { DRM_MODE("832x624", DRM_MODE_TYPE_DRIVER, 57284, 832, 864,
521                    928, 1152, 0, 624, 625, 628, 667, 0,
522                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC) }, /* 832x624@75Hz */
523         { DRM_MODE("800x600", DRM_MODE_TYPE_DRIVER, 49500, 800, 816,
524                    896, 1056, 0, 600, 601, 604,  625, 0,
525                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) }, /* 800x600@75Hz */
526         { DRM_MODE("800x600", DRM_MODE_TYPE_DRIVER, 50000, 800, 856,
527                    976, 1040, 0, 600, 637, 643, 666, 0,
528                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) }, /* 800x600@72Hz */
529         { DRM_MODE("1152x864", DRM_MODE_TYPE_DRIVER, 108000, 1152, 1216,
530                    1344, 1600, 0,  864, 865, 868, 900, 0,
531                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC) }, /* 1152x864@75Hz */
532 };
533
534 struct minimode {
535         short w;
536         short h;
537         short r;
538         short rb;
539 };
540
541 static const struct minimode est3_modes[] = {
542         /* byte 6 */
543         { 640, 350, 85, 0 },
544         { 640, 400, 85, 0 },
545         { 720, 400, 85, 0 },
546         { 640, 480, 85, 0 },
547         { 848, 480, 60, 0 },
548         { 800, 600, 85, 0 },
549         { 1024, 768, 85, 0 },
550         { 1152, 864, 75, 0 },
551         /* byte 7 */
552         { 1280, 768, 60, 1 },
553         { 1280, 768, 60, 0 },
554         { 1280, 768, 75, 0 },
555         { 1280, 768, 85, 0 },
556         { 1280, 960, 60, 0 },
557         { 1280, 960, 85, 0 },
558         { 1280, 1024, 60, 0 },
559         { 1280, 1024, 85, 0 },
560         /* byte 8 */
561         { 1360, 768, 60, 0 },
562         { 1440, 900, 60, 1 },
563         { 1440, 900, 60, 0 },
564         { 1440, 900, 75, 0 },
565         { 1440, 900, 85, 0 },
566         { 1400, 1050, 60, 1 },
567         { 1400, 1050, 60, 0 },
568         { 1400, 1050, 75, 0 },
569         /* byte 9 */
570         { 1400, 1050, 85, 0 },
571         { 1680, 1050, 60, 1 },
572         { 1680, 1050, 60, 0 },
573         { 1680, 1050, 75, 0 },
574         { 1680, 1050, 85, 0 },
575         { 1600, 1200, 60, 0 },
576         { 1600, 1200, 65, 0 },
577         { 1600, 1200, 70, 0 },
578         /* byte 10 */
579         { 1600, 1200, 75, 0 },
580         { 1600, 1200, 85, 0 },
581         { 1792, 1344, 60, 0 },
582         { 1792, 1344, 75, 0 },
583         { 1856, 1392, 60, 0 },
584         { 1856, 1392, 75, 0 },
585         { 1920, 1200, 60, 1 },
586         { 1920, 1200, 60, 0 },
587         /* byte 11 */
588         { 1920, 1200, 75, 0 },
589         { 1920, 1200, 85, 0 },
590         { 1920, 1440, 60, 0 },
591         { 1920, 1440, 75, 0 },
592 };
593
594 static const struct minimode extra_modes[] = {
595         { 1024, 576,  60, 0 },
596         { 1366, 768,  60, 0 },
597         { 1600, 900,  60, 0 },
598         { 1680, 945,  60, 0 },
599         { 1920, 1080, 60, 0 },
600         { 2048, 1152, 60, 0 },
601         { 2048, 1536, 60, 0 },
602 };
603
604 /*
605  * Probably taken from CEA-861 spec.
606  * This table is converted from xorg's hw/xfree86/modes/xf86EdidModes.c.
607  */
608 static const struct drm_display_mode edid_cea_modes[] = {
609         /* 1 - 640x480@60Hz */
610         { DRM_MODE("640x480", DRM_MODE_TYPE_DRIVER, 25175, 640, 656,
611                    752, 800, 0, 480, 490, 492, 525, 0,
612                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
613           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
614         /* 2 - 720x480@60Hz */
615         { DRM_MODE("720x480", DRM_MODE_TYPE_DRIVER, 27000, 720, 736,
616                    798, 858, 0, 480, 489, 495, 525, 0,
617                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
618           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
619         /* 3 - 720x480@60Hz */
620         { DRM_MODE("720x480", DRM_MODE_TYPE_DRIVER, 27000, 720, 736,
621                    798, 858, 0, 480, 489, 495, 525, 0,
622                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
623           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
624         /* 4 - 1280x720@60Hz */
625         { DRM_MODE("1280x720", DRM_MODE_TYPE_DRIVER, 74250, 1280, 1390,
626                    1430, 1650, 0, 720, 725, 730, 750, 0,
627                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
628           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
629         /* 5 - 1920x1080i@60Hz */
630         { DRM_MODE("1920x1080i", DRM_MODE_TYPE_DRIVER, 74250, 1920, 2008,
631                    2052, 2200, 0, 1080, 1084, 1094, 1125, 0,
632                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC |
633                         DRM_MODE_FLAG_INTERLACE),
634           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
635         /* 6 - 720(1440)x480i@60Hz */
636         { DRM_MODE("720x480i", DRM_MODE_TYPE_DRIVER, 13500, 720, 739,
637                    801, 858, 0, 480, 488, 494, 525, 0,
638                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
639                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
640           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
641         /* 7 - 720(1440)x480i@60Hz */
642         { DRM_MODE("720x480i", DRM_MODE_TYPE_DRIVER, 13500, 720, 739,
643                    801, 858, 0, 480, 488, 494, 525, 0,
644                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
645                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
646           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
647         /* 8 - 720(1440)x240@60Hz */
648         { DRM_MODE("720x240", DRM_MODE_TYPE_DRIVER, 13500, 720, 739,
649                    801, 858, 0, 240, 244, 247, 262, 0,
650                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
651                         DRM_MODE_FLAG_DBLCLK),
652           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
653         /* 9 - 720(1440)x240@60Hz */
654         { DRM_MODE("720x240", DRM_MODE_TYPE_DRIVER, 13500, 720, 739,
655                    801, 858, 0, 240, 244, 247, 262, 0,
656                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
657                         DRM_MODE_FLAG_DBLCLK),
658           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
659         /* 10 - 2880x480i@60Hz */
660         { DRM_MODE("2880x480i", DRM_MODE_TYPE_DRIVER, 54000, 2880, 2956,
661                    3204, 3432, 0, 480, 488, 494, 525, 0,
662                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
663                         DRM_MODE_FLAG_INTERLACE),
664           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
665         /* 11 - 2880x480i@60Hz */
666         { DRM_MODE("2880x480i", DRM_MODE_TYPE_DRIVER, 54000, 2880, 2956,
667                    3204, 3432, 0, 480, 488, 494, 525, 0,
668                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
669                         DRM_MODE_FLAG_INTERLACE),
670           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
671         /* 12 - 2880x240@60Hz */
672         { DRM_MODE("2880x240", DRM_MODE_TYPE_DRIVER, 54000, 2880, 2956,
673                    3204, 3432, 0, 240, 244, 247, 262, 0,
674                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
675           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
676         /* 13 - 2880x240@60Hz */
677         { DRM_MODE("2880x240", DRM_MODE_TYPE_DRIVER, 54000, 2880, 2956,
678                    3204, 3432, 0, 240, 244, 247, 262, 0,
679                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
680           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
681         /* 14 - 1440x480@60Hz */
682         { DRM_MODE("1440x480", DRM_MODE_TYPE_DRIVER, 54000, 1440, 1472,
683                    1596, 1716, 0, 480, 489, 495, 525, 0,
684                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
685           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
686         /* 15 - 1440x480@60Hz */
687         { DRM_MODE("1440x480", DRM_MODE_TYPE_DRIVER, 54000, 1440, 1472,
688                    1596, 1716, 0, 480, 489, 495, 525, 0,
689                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
690           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
691         /* 16 - 1920x1080@60Hz */
692         { DRM_MODE("1920x1080", DRM_MODE_TYPE_DRIVER, 148500, 1920, 2008,
693                    2052, 2200, 0, 1080, 1084, 1089, 1125, 0,
694                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
695           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
696         /* 17 - 720x576@50Hz */
697         { DRM_MODE("720x576", DRM_MODE_TYPE_DRIVER, 27000, 720, 732,
698                    796, 864, 0, 576, 581, 586, 625, 0,
699                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
700           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
701         /* 18 - 720x576@50Hz */
702         { DRM_MODE("720x576", DRM_MODE_TYPE_DRIVER, 27000, 720, 732,
703                    796, 864, 0, 576, 581, 586, 625, 0,
704                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
705           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
706         /* 19 - 1280x720@50Hz */
707         { DRM_MODE("1280x720", DRM_MODE_TYPE_DRIVER, 74250, 1280, 1720,
708                    1760, 1980, 0, 720, 725, 730, 750, 0,
709                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
710           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
711         /* 20 - 1920x1080i@50Hz */
712         { DRM_MODE("1920x1080i", DRM_MODE_TYPE_DRIVER, 74250, 1920, 2448,
713                    2492, 2640, 0, 1080, 1084, 1094, 1125, 0,
714                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC |
715                         DRM_MODE_FLAG_INTERLACE),
716           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
717         /* 21 - 720(1440)x576i@50Hz */
718         { DRM_MODE("720x576i", DRM_MODE_TYPE_DRIVER, 13500, 720, 732,
719                    795, 864, 0, 576, 580, 586, 625, 0,
720                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
721                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
722           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
723         /* 22 - 720(1440)x576i@50Hz */
724         { DRM_MODE("720x576i", DRM_MODE_TYPE_DRIVER, 13500, 720, 732,
725                    795, 864, 0, 576, 580, 586, 625, 0,
726                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
727                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
728           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
729         /* 23 - 720(1440)x288@50Hz */
730         { DRM_MODE("720x288", DRM_MODE_TYPE_DRIVER, 13500, 720, 732,
731                    795, 864, 0, 288, 290, 293, 312, 0,
732                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
733                         DRM_MODE_FLAG_DBLCLK),
734           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
735         /* 24 - 720(1440)x288@50Hz */
736         { DRM_MODE("720x288", DRM_MODE_TYPE_DRIVER, 13500, 720, 732,
737                    795, 864, 0, 288, 290, 293, 312, 0,
738                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
739                         DRM_MODE_FLAG_DBLCLK),
740           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
741         /* 25 - 2880x576i@50Hz */
742         { DRM_MODE("2880x576i", DRM_MODE_TYPE_DRIVER, 54000, 2880, 2928,
743                    3180, 3456, 0, 576, 580, 586, 625, 0,
744                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
745                         DRM_MODE_FLAG_INTERLACE),
746           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
747         /* 26 - 2880x576i@50Hz */
748         { DRM_MODE("2880x576i", DRM_MODE_TYPE_DRIVER, 54000, 2880, 2928,
749                    3180, 3456, 0, 576, 580, 586, 625, 0,
750                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
751                         DRM_MODE_FLAG_INTERLACE),
752           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
753         /* 27 - 2880x288@50Hz */
754         { DRM_MODE("2880x288", DRM_MODE_TYPE_DRIVER, 54000, 2880, 2928,
755                    3180, 3456, 0, 288, 290, 293, 312, 0,
756                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
757           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
758         /* 28 - 2880x288@50Hz */
759         { DRM_MODE("2880x288", DRM_MODE_TYPE_DRIVER, 54000, 2880, 2928,
760                    3180, 3456, 0, 288, 290, 293, 312, 0,
761                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
762           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
763         /* 29 - 1440x576@50Hz */
764         { DRM_MODE("1440x576", DRM_MODE_TYPE_DRIVER, 54000, 1440, 1464,
765                    1592, 1728, 0, 576, 581, 586, 625, 0,
766                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
767           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
768         /* 30 - 1440x576@50Hz */
769         { DRM_MODE("1440x576", DRM_MODE_TYPE_DRIVER, 54000, 1440, 1464,
770                    1592, 1728, 0, 576, 581, 586, 625, 0,
771                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
772           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
773         /* 31 - 1920x1080@50Hz */
774         { DRM_MODE("1920x1080", DRM_MODE_TYPE_DRIVER, 148500, 1920, 2448,
775                    2492, 2640, 0, 1080, 1084, 1089, 1125, 0,
776                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
777           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
778         /* 32 - 1920x1080@24Hz */
779         { DRM_MODE("1920x1080", DRM_MODE_TYPE_DRIVER, 74250, 1920, 2558,
780                    2602, 2750, 0, 1080, 1084, 1089, 1125, 0,
781                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
782           .vrefresh = 24, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
783         /* 33 - 1920x1080@25Hz */
784         { DRM_MODE("1920x1080", DRM_MODE_TYPE_DRIVER, 74250, 1920, 2448,
785                    2492, 2640, 0, 1080, 1084, 1089, 1125, 0,
786                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
787           .vrefresh = 25, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
788         /* 34 - 1920x1080@30Hz */
789         { DRM_MODE("1920x1080", DRM_MODE_TYPE_DRIVER, 74250, 1920, 2008,
790                    2052, 2200, 0, 1080, 1084, 1089, 1125, 0,
791                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
792           .vrefresh = 30, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
793         /* 35 - 2880x480@60Hz */
794         { DRM_MODE("2880x480", DRM_MODE_TYPE_DRIVER, 108000, 2880, 2944,
795                    3192, 3432, 0, 480, 489, 495, 525, 0,
796                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
797           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
798         /* 36 - 2880x480@60Hz */
799         { DRM_MODE("2880x480", DRM_MODE_TYPE_DRIVER, 108000, 2880, 2944,
800                    3192, 3432, 0, 480, 489, 495, 525, 0,
801                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
802           .vrefresh = 60, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
803         /* 37 - 2880x576@50Hz */
804         { DRM_MODE("2880x576", DRM_MODE_TYPE_DRIVER, 108000, 2880, 2928,
805                    3184, 3456, 0, 576, 581, 586, 625, 0,
806                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
807           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
808         /* 38 - 2880x576@50Hz */
809         { DRM_MODE("2880x576", DRM_MODE_TYPE_DRIVER, 108000, 2880, 2928,
810                    3184, 3456, 0, 576, 581, 586, 625, 0,
811                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
812           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
813         /* 39 - 1920x1080i@50Hz */
814         { DRM_MODE("1920x1080i", DRM_MODE_TYPE_DRIVER, 72000, 1920, 1952,
815                    2120, 2304, 0, 1080, 1126, 1136, 1250, 0,
816                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC |
817                         DRM_MODE_FLAG_INTERLACE),
818           .vrefresh = 50, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
819         /* 40 - 1920x1080i@100Hz */
820         { DRM_MODE("1920x1080i", DRM_MODE_TYPE_DRIVER, 148500, 1920, 2448,
821                    2492, 2640, 0, 1080, 1084, 1094, 1125, 0,
822                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC |
823                         DRM_MODE_FLAG_INTERLACE),
824           .vrefresh = 100, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
825         /* 41 - 1280x720@100Hz */
826         { DRM_MODE("1280x720", DRM_MODE_TYPE_DRIVER, 148500, 1280, 1720,
827                    1760, 1980, 0, 720, 725, 730, 750, 0,
828                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
829           .vrefresh = 100, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
830         /* 42 - 720x576@100Hz */
831         { DRM_MODE("720x576", DRM_MODE_TYPE_DRIVER, 54000, 720, 732,
832                    796, 864, 0, 576, 581, 586, 625, 0,
833                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
834           .vrefresh = 100, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
835         /* 43 - 720x576@100Hz */
836         { DRM_MODE("720x576", DRM_MODE_TYPE_DRIVER, 54000, 720, 732,
837                    796, 864, 0, 576, 581, 586, 625, 0,
838                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
839           .vrefresh = 100, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
840         /* 44 - 720(1440)x576i@100Hz */
841         { DRM_MODE("720x576i", DRM_MODE_TYPE_DRIVER, 27000, 720, 732,
842                    795, 864, 0, 576, 580, 586, 625, 0,
843                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
844                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
845           .vrefresh = 100, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
846         /* 45 - 720(1440)x576i@100Hz */
847         { DRM_MODE("720x576i", DRM_MODE_TYPE_DRIVER, 27000, 720, 732,
848                    795, 864, 0, 576, 580, 586, 625, 0,
849                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
850                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
851           .vrefresh = 100, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
852         /* 46 - 1920x1080i@120Hz */
853         { DRM_MODE("1920x1080i", DRM_MODE_TYPE_DRIVER, 148500, 1920, 2008,
854                    2052, 2200, 0, 1080, 1084, 1094, 1125, 0,
855                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC |
856                         DRM_MODE_FLAG_INTERLACE),
857           .vrefresh = 120, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
858         /* 47 - 1280x720@120Hz */
859         { DRM_MODE("1280x720", DRM_MODE_TYPE_DRIVER, 148500, 1280, 1390,
860                    1430, 1650, 0, 720, 725, 730, 750, 0,
861                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
862           .vrefresh = 120, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
863         /* 48 - 720x480@120Hz */
864         { DRM_MODE("720x480", DRM_MODE_TYPE_DRIVER, 54000, 720, 736,
865                    798, 858, 0, 480, 489, 495, 525, 0,
866                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
867           .vrefresh = 120, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
868         /* 49 - 720x480@120Hz */
869         { DRM_MODE("720x480", DRM_MODE_TYPE_DRIVER, 54000, 720, 736,
870                    798, 858, 0, 480, 489, 495, 525, 0,
871                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
872           .vrefresh = 120, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
873         /* 50 - 720(1440)x480i@120Hz */
874         { DRM_MODE("720x480i", DRM_MODE_TYPE_DRIVER, 27000, 720, 739,
875                    801, 858, 0, 480, 488, 494, 525, 0,
876                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
877                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
878           .vrefresh = 120, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
879         /* 51 - 720(1440)x480i@120Hz */
880         { DRM_MODE("720x480i", DRM_MODE_TYPE_DRIVER, 27000, 720, 739,
881                    801, 858, 0, 480, 488, 494, 525, 0,
882                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
883                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
884           .vrefresh = 120, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
885         /* 52 - 720x576@200Hz */
886         { DRM_MODE("720x576", DRM_MODE_TYPE_DRIVER, 108000, 720, 732,
887                    796, 864, 0, 576, 581, 586, 625, 0,
888                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
889           .vrefresh = 200, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
890         /* 53 - 720x576@200Hz */
891         { DRM_MODE("720x576", DRM_MODE_TYPE_DRIVER, 108000, 720, 732,
892                    796, 864, 0, 576, 581, 586, 625, 0,
893                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
894           .vrefresh = 200, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
895         /* 54 - 720(1440)x576i@200Hz */
896         { DRM_MODE("720x576i", DRM_MODE_TYPE_DRIVER, 54000, 720, 732,
897                    795, 864, 0, 576, 580, 586, 625, 0,
898                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
899                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
900           .vrefresh = 200, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
901         /* 55 - 720(1440)x576i@200Hz */
902         { DRM_MODE("720x576i", DRM_MODE_TYPE_DRIVER, 54000, 720, 732,
903                    795, 864, 0, 576, 580, 586, 625, 0,
904                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
905                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
906           .vrefresh = 200, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
907         /* 56 - 720x480@240Hz */
908         { DRM_MODE("720x480", DRM_MODE_TYPE_DRIVER, 108000, 720, 736,
909                    798, 858, 0, 480, 489, 495, 525, 0,
910                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
911           .vrefresh = 240, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
912         /* 57 - 720x480@240Hz */
913         { DRM_MODE("720x480", DRM_MODE_TYPE_DRIVER, 108000, 720, 736,
914                    798, 858, 0, 480, 489, 495, 525, 0,
915                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC),
916           .vrefresh = 240, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
917         /* 58 - 720(1440)x480i@240 */
918         { DRM_MODE("720x480i", DRM_MODE_TYPE_DRIVER, 54000, 720, 739,
919                    801, 858, 0, 480, 488, 494, 525, 0,
920                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
921                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
922           .vrefresh = 240, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_4_3, },
923         /* 59 - 720(1440)x480i@240 */
924         { DRM_MODE("720x480i", DRM_MODE_TYPE_DRIVER, 54000, 720, 739,
925                    801, 858, 0, 480, 488, 494, 525, 0,
926                    DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC |
927                         DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_DBLCLK),
928           .vrefresh = 240, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
929         /* 60 - 1280x720@24Hz */
930         { DRM_MODE("1280x720", DRM_MODE_TYPE_DRIVER, 59400, 1280, 3040,
931                    3080, 3300, 0, 720, 725, 730, 750, 0,
932                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
933           .vrefresh = 24, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
934         /* 61 - 1280x720@25Hz */
935         { DRM_MODE("1280x720", DRM_MODE_TYPE_DRIVER, 74250, 1280, 3700,
936                    3740, 3960, 0, 720, 725, 730, 750, 0,
937                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
938           .vrefresh = 25, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
939         /* 62 - 1280x720@30Hz */
940         { DRM_MODE("1280x720", DRM_MODE_TYPE_DRIVER, 74250, 1280, 3040,
941                    3080, 3300, 0, 720, 725, 730, 750, 0,
942                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
943           .vrefresh = 30, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
944         /* 63 - 1920x1080@120Hz */
945         { DRM_MODE("1920x1080", DRM_MODE_TYPE_DRIVER, 297000, 1920, 2008,
946                    2052, 2200, 0, 1080, 1084, 1089, 1125, 0,
947                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
948          .vrefresh = 120, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
949         /* 64 - 1920x1080@100Hz */
950         { DRM_MODE("1920x1080", DRM_MODE_TYPE_DRIVER, 297000, 1920, 2448,
951                    2492, 2640, 0, 1080, 1084, 1094, 1125, 0,
952                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
953          .vrefresh = 100, .picture_aspect_ratio = HDMI_PICTURE_ASPECT_16_9, },
954 };
955
956 /*
957  * HDMI 1.4 4k modes.
958  */
959 static const struct drm_display_mode edid_4k_modes[] = {
960         /* 1 - 3840x2160@30Hz */
961         { DRM_MODE("3840x2160", DRM_MODE_TYPE_DRIVER, 297000,
962                    3840, 4016, 4104, 4400, 0,
963                    2160, 2168, 2178, 2250, 0,
964                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
965           .vrefresh = 30, },
966         /* 2 - 3840x2160@25Hz */
967         { DRM_MODE("3840x2160", DRM_MODE_TYPE_DRIVER, 297000,
968                    3840, 4896, 4984, 5280, 0,
969                    2160, 2168, 2178, 2250, 0,
970                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
971           .vrefresh = 25, },
972         /* 3 - 3840x2160@24Hz */
973         { DRM_MODE("3840x2160", DRM_MODE_TYPE_DRIVER, 297000,
974                    3840, 5116, 5204, 5500, 0,
975                    2160, 2168, 2178, 2250, 0,
976                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
977           .vrefresh = 24, },
978         /* 4 - 4096x2160@24Hz (SMPTE) */
979         { DRM_MODE("4096x2160", DRM_MODE_TYPE_DRIVER, 297000,
980                    4096, 5116, 5204, 5500, 0,
981                    2160, 2168, 2178, 2250, 0,
982                    DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC),
983           .vrefresh = 24, },
984 };
985
986 /*** DDC fetch and block validation ***/
987
988 static const u8 edid_header[] = {
989         0x00, 0xff, 0xff, 0xff, 0xff, 0xff, 0xff, 0x00
990 };
991
992 /**
993  * drm_edid_header_is_valid - sanity check the header of the base EDID block
994  * @raw_edid: pointer to raw base EDID block
995  *
996  * Sanity check the header of the base EDID block.
997  *
998  * Return: 8 if the header is perfect, down to 0 if it's totally wrong.
999  */
1000 int drm_edid_header_is_valid(const u8 *raw_edid)
1001 {
1002         int i, score = 0;
1003
1004         for (i = 0; i < sizeof(edid_header); i++)
1005                 if (raw_edid[i] == edid_header[i])
1006                         score++;
1007
1008         return score;
1009 }
1010 EXPORT_SYMBOL(drm_edid_header_is_valid);
1011
1012 static int edid_fixup __read_mostly = 6;
1013 module_param_named(edid_fixup, edid_fixup, int, 0400);
1014 MODULE_PARM_DESC(edid_fixup,
1015                  "Minimum number of valid EDID header bytes (0-8, default 6)");
1016
1017 /**
1018  * drm_edid_block_valid - Sanity check the EDID block (base or extension)
1019  * @raw_edid: pointer to raw EDID block
1020  * @block: type of block to validate (0 for base, extension otherwise)
1021  * @print_bad_edid: if true, dump bad EDID blocks to the console
1022  *
1023  * Validate a base or extension EDID block and optionally dump bad blocks to
1024  * the console.
1025  *
1026  * Return: True if the block is valid, false otherwise.
1027  */
1028 bool drm_edid_block_valid(u8 *raw_edid, int block, bool print_bad_edid)
1029 {
1030         int i;
1031         u8 csum = 0;
1032         struct edid *edid = (struct edid *)raw_edid;
1033
1034         if (WARN_ON(!raw_edid))
1035                 return false;
1036
1037         if (edid_fixup > 8 || edid_fixup < 0)
1038                 edid_fixup = 6;
1039
1040         if (block == 0) {
1041                 int score = drm_edid_header_is_valid(raw_edid);
1042                 if (score == 8) ;
1043                 else if (score >= edid_fixup) {
1044                         DRM_DEBUG("Fixing EDID header, your hardware may be failing\n");
1045                         memcpy(raw_edid, edid_header, sizeof(edid_header));
1046                 } else {
1047                         goto bad;
1048                 }
1049         }
1050
1051         for (i = 0; i < EDID_LENGTH; i++)
1052                 csum += raw_edid[i];
1053         if (csum) {
1054                 if (print_bad_edid) {
1055                         DRM_ERROR("EDID checksum is invalid, remainder is %d\n", csum);
1056                 }
1057
1058                 /* allow CEA to slide through, switches mangle this */
1059                 if (raw_edid[0] != 0x02)
1060                         goto bad;
1061         }
1062
1063         /* per-block-type checks */
1064         switch (raw_edid[0]) {
1065         case 0: /* base */
1066                 if (edid->version != 1) {
1067                         DRM_ERROR("EDID has major version %d, instead of 1\n", edid->version);
1068                         goto bad;
1069                 }
1070
1071                 if (edid->revision > 4)
1072                         DRM_DEBUG("EDID minor > 4, assuming backward compatibility\n");
1073                 break;
1074
1075         default:
1076                 break;
1077         }
1078
1079         return true;
1080
1081 bad:
1082         if (print_bad_edid) {
1083                 printk(KERN_ERR "Raw EDID:\n");
1084                 print_hex_dump(KERN_ERR, " \t", DUMP_PREFIX_NONE, 16, 1,
1085                                raw_edid, EDID_LENGTH, false);
1086         }
1087         return false;
1088 }
1089 EXPORT_SYMBOL(drm_edid_block_valid);
1090
1091 /**
1092  * drm_edid_is_valid - sanity check EDID data
1093  * @edid: EDID data
1094  *
1095  * Sanity-check an entire EDID record (including extensions)
1096  *
1097  * Return: True if the EDID data is valid, false otherwise.
1098  */
1099 bool drm_edid_is_valid(struct edid *edid)
1100 {
1101         int i;
1102         u8 *raw = (u8 *)edid;
1103
1104         if (!edid)
1105                 return false;
1106
1107         for (i = 0; i <= edid->extensions; i++)
1108                 if (!drm_edid_block_valid(raw + i * EDID_LENGTH, i, true))
1109                         return false;
1110
1111         return true;
1112 }
1113 EXPORT_SYMBOL(drm_edid_is_valid);
1114
1115 #define DDC_SEGMENT_ADDR 0x30
1116 /**
1117  * drm_do_probe_ddc_edid() - get EDID information via I2C
1118  * @adapter: I2C device adaptor
1119  * @buf: EDID data buffer to be filled
1120  * @block: 128 byte EDID block to start fetching from
1121  * @len: EDID data buffer length to fetch
1122  *
1123  * Try to fetch EDID information by calling I2C driver functions.
1124  *
1125  * Return: 0 on success or -1 on failure.
1126  */
1127 static int
1128 drm_do_probe_ddc_edid(void *data, u8 *buf, unsigned int block, size_t len)
1129 {
1130         struct i2c_adapter *adapter = data;
1131         unsigned char start = block * EDID_LENGTH;
1132         unsigned char segment = block >> 1;
1133         unsigned char xfers = segment ? 3 : 2;
1134         int ret, retries = 5;
1135
1136         /*
1137          * The core I2C driver will automatically retry the transfer if the
1138          * adapter reports EAGAIN. However, we find that bit-banging transfers
1139          * are susceptible to errors under a heavily loaded machine and
1140          * generate spurious NAKs and timeouts. Retrying the transfer
1141          * of the individual block a few times seems to overcome this.
1142          */
1143         do {
1144                 struct i2c_msg msgs[] = {
1145                         {
1146                                 .addr   = DDC_SEGMENT_ADDR,
1147                                 .flags  = 0,
1148                                 .len    = 1,
1149                                 .buf    = &segment,
1150                         }, {
1151                                 .addr   = DDC_ADDR,
1152                                 .flags  = 0,
1153                                 .len    = 1,
1154                                 .buf    = &start,
1155                         }, {
1156                                 .addr   = DDC_ADDR,
1157                                 .flags  = I2C_M_RD,
1158                                 .len    = len,
1159                                 .buf    = buf,
1160                         }
1161                 };
1162
1163                 /*
1164                  * Avoid sending the segment addr to not upset non-compliant
1165                  * DDC monitors.
1166                  */
1167                 ret = i2c_transfer(adapter, &msgs[3 - xfers], xfers);
1168
1169                 if (ret == -ENXIO) {
1170                         DRM_DEBUG_KMS("drm: skipping non-existent adapter %s\n",
1171                                         adapter->name);
1172                         break;
1173                 }
1174         } while (ret != xfers && --retries);
1175
1176         return ret == xfers ? 0 : -1;
1177 }
1178
1179 static bool drm_edid_is_zero(u8 *in_edid, int length)
1180 {
1181         if (memchr_inv(in_edid, 0, length))
1182                 return false;
1183
1184         return true;
1185 }
1186
1187 /**
1188  * drm_do_get_edid - get EDID data using a custom EDID block read function
1189  * @connector: connector we're probing
1190  * @get_edid_block: EDID block read function
1191  * @data: private data passed to the block read function
1192  *
1193  * When the I2C adapter connected to the DDC bus is hidden behind a device that
1194  * exposes a different interface to read EDID blocks this function can be used
1195  * to get EDID data using a custom block read function.
1196  *
1197  * As in the general case the DDC bus is accessible by the kernel at the I2C
1198  * level, drivers must make all reasonable efforts to expose it as an I2C
1199  * adapter and use drm_get_edid() instead of abusing this function.
1200  *
1201  * Return: Pointer to valid EDID or NULL if we couldn't find any.
1202  */
1203 struct edid *drm_do_get_edid(struct drm_connector *connector,
1204         int (*get_edid_block)(void *data, u8 *buf, unsigned int block,
1205                               size_t len),
1206         void *data)
1207 {
1208         int i, j = 0, valid_extensions = 0;
1209         u8 *block, *new;
1210         bool print_bad_edid = !connector->bad_edid_counter || (drm_debug & DRM_UT_KMS);
1211
1212         if ((block = kmalloc(EDID_LENGTH, GFP_KERNEL)) == NULL)
1213                 return NULL;
1214
1215         /* base block fetch */
1216         for (i = 0; i < 4; i++) {
1217                 if (get_edid_block(data, block, 0, EDID_LENGTH))
1218                         goto out;
1219                 if (drm_edid_block_valid(block, 0, print_bad_edid))
1220                         break;
1221                 if (i == 0 && drm_edid_is_zero(block, EDID_LENGTH)) {
1222                         connector->null_edid_counter++;
1223                         goto carp;
1224                 }
1225         }
1226         if (i == 4)
1227                 goto carp;
1228
1229         /* if there's no extensions, we're done */
1230         if (block[0x7e] == 0)
1231                 return (struct edid *)block;
1232
1233         new = krealloc(block, (block[0x7e] + 1) * EDID_LENGTH, GFP_KERNEL);
1234         if (!new)
1235                 goto out;
1236         block = new;
1237
1238         for (j = 1; j <= block[0x7e]; j++) {
1239                 for (i = 0; i < 4; i++) {
1240                         if (get_edid_block(data,
1241                                   block + (valid_extensions + 1) * EDID_LENGTH,
1242                                   j, EDID_LENGTH))
1243                                 goto out;
1244                         if (drm_edid_block_valid(block + (valid_extensions + 1) * EDID_LENGTH, j, print_bad_edid)) {
1245                                 valid_extensions++;
1246                                 break;
1247                         }
1248                 }
1249
1250                 if (i == 4 && print_bad_edid) {
1251                         dev_warn(connector->dev->dev,
1252                          "%s: Ignoring invalid EDID block %d.\n",
1253                          connector->name, j);
1254
1255                         connector->bad_edid_counter++;
1256                 }
1257         }
1258
1259         if (valid_extensions != block[0x7e]) {
1260                 block[EDID_LENGTH-1] += block[0x7e] - valid_extensions;
1261                 block[0x7e] = valid_extensions;
1262                 new = krealloc(block, (valid_extensions + 1) * EDID_LENGTH, GFP_KERNEL);
1263                 if (!new)
1264                         goto out;
1265                 block = new;
1266         }
1267
1268         return (struct edid *)block;
1269
1270 carp:
1271         if (print_bad_edid) {
1272                 dev_warn(connector->dev->dev, "%s: EDID block %d invalid.\n",
1273                          connector->name, j);
1274         }
1275         connector->bad_edid_counter++;
1276
1277 out:
1278         kfree(block);
1279         return NULL;
1280 }
1281 EXPORT_SYMBOL_GPL(drm_do_get_edid);
1282
1283 /**
1284  * drm_probe_ddc() - probe DDC presence
1285  * @adapter: I2C adapter to probe
1286  *
1287  * Return: True on success, false on failure.
1288  */
1289 bool
1290 drm_probe_ddc(struct i2c_adapter *adapter)
1291 {
1292         unsigned char out;
1293
1294         return (drm_do_probe_ddc_edid(adapter, &out, 0, 1) == 0);
1295 }
1296 EXPORT_SYMBOL(drm_probe_ddc);
1297
1298 /**
1299  * drm_get_edid - get EDID data, if available
1300  * @connector: connector we're probing
1301  * @adapter: I2C adapter to use for DDC
1302  *
1303  * Poke the given I2C channel to grab EDID data if possible.  If found,
1304  * attach it to the connector.
1305  *
1306  * Return: Pointer to valid EDID or NULL if we couldn't find any.
1307  */
1308 struct edid *drm_get_edid(struct drm_connector *connector,
1309                           struct i2c_adapter *adapter)
1310 {
1311         if (!drm_probe_ddc(adapter))
1312                 return NULL;
1313
1314         return drm_do_get_edid(connector, drm_do_probe_ddc_edid, adapter);
1315 }
1316 EXPORT_SYMBOL(drm_get_edid);
1317
1318 /**
1319  * drm_edid_duplicate - duplicate an EDID and the extensions
1320  * @edid: EDID to duplicate
1321  *
1322  * Return: Pointer to duplicated EDID or NULL on allocation failure.
1323  */
1324 struct edid *drm_edid_duplicate(const struct edid *edid)
1325 {
1326         return kmemdup(edid, (edid->extensions + 1) * EDID_LENGTH, GFP_KERNEL);
1327 }
1328 EXPORT_SYMBOL(drm_edid_duplicate);
1329
1330 /*** EDID parsing ***/
1331
1332 /**
1333  * edid_vendor - match a string against EDID's obfuscated vendor field
1334  * @edid: EDID to match
1335  * @vendor: vendor string
1336  *
1337  * Returns true if @vendor is in @edid, false otherwise
1338  */
1339 static bool edid_vendor(struct edid *edid, char *vendor)
1340 {
1341         char edid_vendor[3];
1342
1343         edid_vendor[0] = ((edid->mfg_id[0] & 0x7c) >> 2) + '@';
1344         edid_vendor[1] = (((edid->mfg_id[0] & 0x3) << 3) |
1345                           ((edid->mfg_id[1] & 0xe0) >> 5)) + '@';
1346         edid_vendor[2] = (edid->mfg_id[1] & 0x1f) + '@';
1347
1348         return !strncmp(edid_vendor, vendor, 3);
1349 }
1350
1351 /**
1352  * edid_get_quirks - return quirk flags for a given EDID
1353  * @edid: EDID to process
1354  *
1355  * This tells subsequent routines what fixes they need to apply.
1356  */
1357 static u32 edid_get_quirks(struct edid *edid)
1358 {
1359         struct edid_quirk *quirk;
1360         int i;
1361
1362         for (i = 0; i < ARRAY_SIZE(edid_quirk_list); i++) {
1363                 quirk = &edid_quirk_list[i];
1364
1365                 if (edid_vendor(edid, quirk->vendor) &&
1366                     (EDID_PRODUCT_ID(edid) == quirk->product_id))
1367                         return quirk->quirks;
1368         }
1369
1370         return 0;
1371 }
1372
1373 #define MODE_SIZE(m) ((m)->hdisplay * (m)->vdisplay)
1374 #define MODE_REFRESH_DIFF(c,t) (abs((c) - (t)))
1375
1376 /**
1377  * edid_fixup_preferred - set preferred modes based on quirk list
1378  * @connector: has mode list to fix up
1379  * @quirks: quirks list
1380  *
1381  * Walk the mode list for @connector, clearing the preferred status
1382  * on existing modes and setting it anew for the right mode ala @quirks.
1383  */
1384 static void edid_fixup_preferred(struct drm_connector *connector,
1385                                  u32 quirks)
1386 {
1387         struct drm_display_mode *t, *cur_mode, *preferred_mode;
1388         int target_refresh = 0;
1389         int cur_vrefresh, preferred_vrefresh;
1390
1391         if (list_empty(&connector->probed_modes))
1392                 return;
1393
1394         if (quirks & EDID_QUIRK_PREFER_LARGE_60)
1395                 target_refresh = 60;
1396         if (quirks & EDID_QUIRK_PREFER_LARGE_75)
1397                 target_refresh = 75;
1398
1399         preferred_mode = list_first_entry(&connector->probed_modes,
1400                                           struct drm_display_mode, head);
1401
1402         list_for_each_entry_safe(cur_mode, t, &connector->probed_modes, head) {
1403                 cur_mode->type &= ~DRM_MODE_TYPE_PREFERRED;
1404
1405                 if (cur_mode == preferred_mode)
1406                         continue;
1407
1408                 /* Largest mode is preferred */
1409                 if (MODE_SIZE(cur_mode) > MODE_SIZE(preferred_mode))
1410                         preferred_mode = cur_mode;
1411
1412                 cur_vrefresh = cur_mode->vrefresh ?
1413                         cur_mode->vrefresh : drm_mode_vrefresh(cur_mode);
1414                 preferred_vrefresh = preferred_mode->vrefresh ?
1415                         preferred_mode->vrefresh : drm_mode_vrefresh(preferred_mode);
1416                 /* At a given size, try to get closest to target refresh */
1417                 if ((MODE_SIZE(cur_mode) == MODE_SIZE(preferred_mode)) &&
1418                     MODE_REFRESH_DIFF(cur_vrefresh, target_refresh) <
1419                     MODE_REFRESH_DIFF(preferred_vrefresh, target_refresh)) {
1420                         preferred_mode = cur_mode;
1421                 }
1422         }
1423
1424         preferred_mode->type |= DRM_MODE_TYPE_PREFERRED;
1425 }
1426
1427 static bool
1428 mode_is_rb(const struct drm_display_mode *mode)
1429 {
1430         return (mode->htotal - mode->hdisplay == 160) &&
1431                (mode->hsync_end - mode->hdisplay == 80) &&
1432                (mode->hsync_end - mode->hsync_start == 32) &&
1433                (mode->vsync_start - mode->vdisplay == 3);
1434 }
1435
1436 /*
1437  * drm_mode_find_dmt - Create a copy of a mode if present in DMT
1438  * @dev: Device to duplicate against
1439  * @hsize: Mode width
1440  * @vsize: Mode height
1441  * @fresh: Mode refresh rate
1442  * @rb: Mode reduced-blanking-ness
1443  *
1444  * Walk the DMT mode list looking for a match for the given parameters.
1445  *
1446  * Return: A newly allocated copy of the mode, or NULL if not found.
1447  */
1448 struct drm_display_mode *drm_mode_find_dmt(struct drm_device *dev,
1449                                            int hsize, int vsize, int fresh,
1450                                            bool rb)
1451 {
1452         int i;
1453
1454         for (i = 0; i < ARRAY_SIZE(drm_dmt_modes); i++) {
1455                 const struct drm_display_mode *ptr = &drm_dmt_modes[i];
1456                 if (hsize != ptr->hdisplay)
1457                         continue;
1458                 if (vsize != ptr->vdisplay)
1459                         continue;
1460                 if (fresh != drm_mode_vrefresh(ptr))
1461                         continue;
1462                 if (rb != mode_is_rb(ptr))
1463                         continue;
1464
1465                 return drm_mode_duplicate(dev, ptr);
1466         }
1467
1468         return NULL;
1469 }
1470 EXPORT_SYMBOL(drm_mode_find_dmt);
1471
1472 typedef void detailed_cb(struct detailed_timing *timing, void *closure);
1473
1474 static void
1475 cea_for_each_detailed_block(u8 *ext, detailed_cb *cb, void *closure)
1476 {
1477         int i, n = 0;
1478         u8 d = ext[0x02];
1479         u8 *det_base = ext + d;
1480
1481         n = (127 - d) / 18;
1482         for (i = 0; i < n; i++)
1483                 cb((struct detailed_timing *)(det_base + 18 * i), closure);
1484 }
1485
1486 static void
1487 vtb_for_each_detailed_block(u8 *ext, detailed_cb *cb, void *closure)
1488 {
1489         unsigned int i, n = min((int)ext[0x02], 6);
1490         u8 *det_base = ext + 5;
1491
1492         if (ext[0x01] != 1)
1493                 return; /* unknown version */
1494
1495         for (i = 0; i < n; i++)
1496                 cb((struct detailed_timing *)(det_base + 18 * i), closure);
1497 }
1498
1499 static void
1500 drm_for_each_detailed_block(u8 *raw_edid, detailed_cb *cb, void *closure)
1501 {
1502         int i;
1503         struct edid *edid = (struct edid *)raw_edid;
1504
1505         if (edid == NULL)
1506                 return;
1507
1508         for (i = 0; i < EDID_DETAILED_TIMINGS; i++)
1509                 cb(&(edid->detailed_timings[i]), closure);
1510
1511         for (i = 1; i <= raw_edid[0x7e]; i++) {
1512                 u8 *ext = raw_edid + (i * EDID_LENGTH);
1513                 switch (*ext) {
1514                 case CEA_EXT:
1515                         cea_for_each_detailed_block(ext, cb, closure);
1516                         break;
1517                 case VTB_EXT:
1518                         vtb_for_each_detailed_block(ext, cb, closure);
1519                         break;
1520                 default:
1521                         break;
1522                 }
1523         }
1524 }
1525
1526 static void
1527 is_rb(struct detailed_timing *t, void *data)
1528 {
1529         u8 *r = (u8 *)t;
1530         if (r[3] == EDID_DETAIL_MONITOR_RANGE)
1531                 if (r[15] & 0x10)
1532                         *(bool *)data = true;
1533 }
1534
1535 /* EDID 1.4 defines this explicitly.  For EDID 1.3, we guess, badly. */
1536 static bool
1537 drm_monitor_supports_rb(struct edid *edid)
1538 {
1539         if (edid->revision >= 4) {
1540                 bool ret = false;
1541                 drm_for_each_detailed_block((u8 *)edid, is_rb, &ret);
1542                 return ret;
1543         }
1544
1545         return ((edid->input & DRM_EDID_INPUT_DIGITAL) != 0);
1546 }
1547
1548 static void
1549 find_gtf2(struct detailed_timing *t, void *data)
1550 {
1551         u8 *r = (u8 *)t;
1552         if (r[3] == EDID_DETAIL_MONITOR_RANGE && r[10] == 0x02)
1553                 *(u8 **)data = r;
1554 }
1555
1556 /* Secondary GTF curve kicks in above some break frequency */
1557 static int
1558 drm_gtf2_hbreak(struct edid *edid)
1559 {
1560         u8 *r = NULL;
1561         drm_for_each_detailed_block((u8 *)edid, find_gtf2, &r);
1562         return r ? (r[12] * 2) : 0;
1563 }
1564
1565 static int
1566 drm_gtf2_2c(struct edid *edid)
1567 {
1568         u8 *r = NULL;
1569         drm_for_each_detailed_block((u8 *)edid, find_gtf2, &r);
1570         return r ? r[13] : 0;
1571 }
1572
1573 static int
1574 drm_gtf2_m(struct edid *edid)
1575 {
1576         u8 *r = NULL;
1577         drm_for_each_detailed_block((u8 *)edid, find_gtf2, &r);
1578         return r ? (r[15] << 8) + r[14] : 0;
1579 }
1580
1581 static int
1582 drm_gtf2_k(struct edid *edid)
1583 {
1584         u8 *r = NULL;
1585         drm_for_each_detailed_block((u8 *)edid, find_gtf2, &r);
1586         return r ? r[16] : 0;
1587 }
1588
1589 static int
1590 drm_gtf2_2j(struct edid *edid)
1591 {
1592         u8 *r = NULL;
1593         drm_for_each_detailed_block((u8 *)edid, find_gtf2, &r);
1594         return r ? r[17] : 0;
1595 }
1596
1597 /**
1598  * standard_timing_level - get std. timing level(CVT/GTF/DMT)
1599  * @edid: EDID block to scan
1600  */
1601 static int standard_timing_level(struct edid *edid)
1602 {
1603         if (edid->revision >= 2) {
1604                 if (edid->revision >= 4 && (edid->features & DRM_EDID_FEATURE_DEFAULT_GTF))
1605                         return LEVEL_CVT;
1606                 if (drm_gtf2_hbreak(edid))
1607                         return LEVEL_GTF2;
1608                 return LEVEL_GTF;
1609         }
1610         return LEVEL_DMT;
1611 }
1612
1613 /*
1614  * 0 is reserved.  The spec says 0x01 fill for unused timings.  Some old
1615  * monitors fill with ascii space (0x20) instead.
1616  */
1617 static int
1618 bad_std_timing(u8 a, u8 b)
1619 {
1620         return (a == 0x00 && b == 0x00) ||
1621                (a == 0x01 && b == 0x01) ||
1622                (a == 0x20 && b == 0x20);
1623 }
1624
1625 /**
1626  * drm_mode_std - convert standard mode info (width, height, refresh) into mode
1627  * @connector: connector of for the EDID block
1628  * @edid: EDID block to scan
1629  * @t: standard timing params
1630  *
1631  * Take the standard timing params (in this case width, aspect, and refresh)
1632  * and convert them into a real mode using CVT/GTF/DMT.
1633  */
1634 static struct drm_display_mode *
1635 drm_mode_std(struct drm_connector *connector, struct edid *edid,
1636              struct std_timing *t)
1637 {
1638         struct drm_device *dev = connector->dev;
1639         struct drm_display_mode *m, *mode = NULL;
1640         int hsize, vsize;
1641         int vrefresh_rate;
1642         unsigned aspect_ratio = (t->vfreq_aspect & EDID_TIMING_ASPECT_MASK)
1643                 >> EDID_TIMING_ASPECT_SHIFT;
1644         unsigned vfreq = (t->vfreq_aspect & EDID_TIMING_VFREQ_MASK)
1645                 >> EDID_TIMING_VFREQ_SHIFT;
1646         int timing_level = standard_timing_level(edid);
1647
1648         if (bad_std_timing(t->hsize, t->vfreq_aspect))
1649                 return NULL;
1650
1651         /* According to the EDID spec, the hdisplay = hsize * 8 + 248 */
1652         hsize = t->hsize * 8 + 248;
1653         /* vrefresh_rate = vfreq + 60 */
1654         vrefresh_rate = vfreq + 60;
1655         /* the vdisplay is calculated based on the aspect ratio */
1656         if (aspect_ratio == 0) {
1657                 if (edid->revision < 3)
1658                         vsize = hsize;
1659                 else
1660                         vsize = (hsize * 10) / 16;
1661         } else if (aspect_ratio == 1)
1662                 vsize = (hsize * 3) / 4;
1663         else if (aspect_ratio == 2)
1664                 vsize = (hsize * 4) / 5;
1665         else
1666                 vsize = (hsize * 9) / 16;
1667
1668         /* HDTV hack, part 1 */
1669         if (vrefresh_rate == 60 &&
1670             ((hsize == 1360 && vsize == 765) ||
1671              (hsize == 1368 && vsize == 769))) {
1672                 hsize = 1366;
1673                 vsize = 768;
1674         }
1675
1676         /*
1677          * If this connector already has a mode for this size and refresh
1678          * rate (because it came from detailed or CVT info), use that
1679          * instead.  This way we don't have to guess at interlace or
1680          * reduced blanking.
1681          */
1682         list_for_each_entry(m, &connector->probed_modes, head)
1683                 if (m->hdisplay == hsize && m->vdisplay == vsize &&
1684                     drm_mode_vrefresh(m) == vrefresh_rate)
1685                         return NULL;
1686
1687         /* HDTV hack, part 2 */
1688         if (hsize == 1366 && vsize == 768 && vrefresh_rate == 60) {
1689                 mode = drm_cvt_mode(dev, 1366, 768, vrefresh_rate, 0, 0,
1690                                     false);
1691                 mode->hdisplay = 1366;
1692                 mode->hsync_start = mode->hsync_start - 1;
1693                 mode->hsync_end = mode->hsync_end - 1;
1694                 return mode;
1695         }
1696
1697         /* check whether it can be found in default mode table */
1698         if (drm_monitor_supports_rb(edid)) {
1699                 mode = drm_mode_find_dmt(dev, hsize, vsize, vrefresh_rate,
1700                                          true);
1701                 if (mode)
1702                         return mode;
1703         }
1704         mode = drm_mode_find_dmt(dev, hsize, vsize, vrefresh_rate, false);
1705         if (mode)
1706                 return mode;
1707
1708         /* okay, generate it */
1709         switch (timing_level) {
1710         case LEVEL_DMT:
1711                 break;
1712         case LEVEL_GTF:
1713                 mode = drm_gtf_mode(dev, hsize, vsize, vrefresh_rate, 0, 0);
1714                 break;
1715         case LEVEL_GTF2:
1716                 /*
1717                  * This is potentially wrong if there's ever a monitor with
1718                  * more than one ranges section, each claiming a different
1719                  * secondary GTF curve.  Please don't do that.
1720                  */
1721                 mode = drm_gtf_mode(dev, hsize, vsize, vrefresh_rate, 0, 0);
1722                 if (!mode)
1723                         return NULL;
1724                 if (drm_mode_hsync(mode) > drm_gtf2_hbreak(edid)) {
1725                         drm_mode_destroy(dev, mode);
1726                         mode = drm_gtf_mode_complex(dev, hsize, vsize,
1727                                                     vrefresh_rate, 0, 0,
1728                                                     drm_gtf2_m(edid),
1729                                                     drm_gtf2_2c(edid),
1730                                                     drm_gtf2_k(edid),
1731                                                     drm_gtf2_2j(edid));
1732                 }
1733                 break;
1734         case LEVEL_CVT:
1735                 mode = drm_cvt_mode(dev, hsize, vsize, vrefresh_rate, 0, 0,
1736                                     false);
1737                 break;
1738         }
1739         return mode;
1740 }
1741
1742 /*
1743  * EDID is delightfully ambiguous about how interlaced modes are to be
1744  * encoded.  Our internal representation is of frame height, but some
1745  * HDTV detailed timings are encoded as field height.
1746  *
1747  * The format list here is from CEA, in frame size.  Technically we
1748  * should be checking refresh rate too.  Whatever.
1749  */
1750 static void
1751 drm_mode_do_interlace_quirk(struct drm_display_mode *mode,
1752                             struct detailed_pixel_timing *pt)
1753 {
1754         int i;
1755         static const struct {
1756                 int w, h;
1757         } cea_interlaced[] = {
1758                 { 1920, 1080 },
1759                 {  720,  480 },
1760                 { 1440,  480 },
1761                 { 2880,  480 },
1762                 {  720,  576 },
1763                 { 1440,  576 },
1764                 { 2880,  576 },
1765         };
1766
1767         if (!(pt->misc & DRM_EDID_PT_INTERLACED))
1768                 return;
1769
1770         for (i = 0; i < ARRAY_SIZE(cea_interlaced); i++) {
1771                 if ((mode->hdisplay == cea_interlaced[i].w) &&
1772                     (mode->vdisplay == cea_interlaced[i].h / 2)) {
1773                         mode->vdisplay *= 2;
1774                         mode->vsync_start *= 2;
1775                         mode->vsync_end *= 2;
1776                         mode->vtotal *= 2;
1777                         mode->vtotal |= 1;
1778                 }
1779         }
1780
1781         mode->flags |= DRM_MODE_FLAG_INTERLACE;
1782 }
1783
1784 /**
1785  * drm_mode_detailed - create a new mode from an EDID detailed timing section
1786  * @dev: DRM device (needed to create new mode)
1787  * @edid: EDID block
1788  * @timing: EDID detailed timing info
1789  * @quirks: quirks to apply
1790  *
1791  * An EDID detailed timing block contains enough info for us to create and
1792  * return a new struct drm_display_mode.
1793  */
1794 static struct drm_display_mode *drm_mode_detailed(struct drm_device *dev,
1795                                                   struct edid *edid,
1796                                                   struct detailed_timing *timing,
1797                                                   u32 quirks)
1798 {
1799         struct drm_display_mode *mode;
1800         struct detailed_pixel_timing *pt = &timing->data.pixel_data;
1801         unsigned hactive = (pt->hactive_hblank_hi & 0xf0) << 4 | pt->hactive_lo;
1802         unsigned vactive = (pt->vactive_vblank_hi & 0xf0) << 4 | pt->vactive_lo;
1803         unsigned hblank = (pt->hactive_hblank_hi & 0xf) << 8 | pt->hblank_lo;
1804         unsigned vblank = (pt->vactive_vblank_hi & 0xf) << 8 | pt->vblank_lo;
1805         unsigned hsync_offset = (pt->hsync_vsync_offset_pulse_width_hi & 0xc0) << 2 | pt->hsync_offset_lo;
1806         unsigned hsync_pulse_width = (pt->hsync_vsync_offset_pulse_width_hi & 0x30) << 4 | pt->hsync_pulse_width_lo;
1807         unsigned vsync_offset = (pt->hsync_vsync_offset_pulse_width_hi & 0xc) << 2 | pt->vsync_offset_pulse_width_lo >> 4;
1808         unsigned vsync_pulse_width = (pt->hsync_vsync_offset_pulse_width_hi & 0x3) << 4 | (pt->vsync_offset_pulse_width_lo & 0xf);
1809
1810         /* ignore tiny modes */
1811         if (hactive < 64 || vactive < 64)
1812                 return NULL;
1813
1814         if (pt->misc & DRM_EDID_PT_STEREO) {
1815                 DRM_DEBUG_KMS("stereo mode not supported\n");
1816                 return NULL;
1817         }
1818         if (!(pt->misc & DRM_EDID_PT_SEPARATE_SYNC)) {
1819                 DRM_DEBUG_KMS("composite sync not supported\n");
1820         }
1821
1822         /* it is incorrect if hsync/vsync width is zero */
1823         if (!hsync_pulse_width || !vsync_pulse_width) {
1824                 DRM_DEBUG_KMS("Incorrect Detailed timing. "
1825                                 "Wrong Hsync/Vsync pulse width\n");
1826                 return NULL;
1827         }
1828
1829         if (quirks & EDID_QUIRK_FORCE_REDUCED_BLANKING) {
1830                 mode = drm_cvt_mode(dev, hactive, vactive, 60, true, false, false);
1831                 if (!mode)
1832                         return NULL;
1833
1834                 goto set_size;
1835         }
1836
1837         mode = drm_mode_create(dev);
1838         if (!mode)
1839                 return NULL;
1840
1841         if (quirks & EDID_QUIRK_135_CLOCK_TOO_HIGH)
1842                 timing->pixel_clock = cpu_to_le16(1088);
1843
1844         mode->clock = le16_to_cpu(timing->pixel_clock) * 10;
1845
1846         mode->hdisplay = hactive;
1847         mode->hsync_start = mode->hdisplay + hsync_offset;
1848         mode->hsync_end = mode->hsync_start + hsync_pulse_width;
1849         mode->htotal = mode->hdisplay + hblank;
1850
1851         mode->vdisplay = vactive;
1852         mode->vsync_start = mode->vdisplay + vsync_offset;
1853         mode->vsync_end = mode->vsync_start + vsync_pulse_width;
1854         mode->vtotal = mode->vdisplay + vblank;
1855
1856         /* Some EDIDs have bogus h/vtotal values */
1857         if (mode->hsync_end > mode->htotal)
1858                 mode->htotal = mode->hsync_end + 1;
1859         if (mode->vsync_end > mode->vtotal)
1860                 mode->vtotal = mode->vsync_end + 1;
1861
1862         drm_mode_do_interlace_quirk(mode, pt);
1863
1864         if (quirks & EDID_QUIRK_DETAILED_SYNC_PP) {
1865                 pt->misc |= DRM_EDID_PT_HSYNC_POSITIVE | DRM_EDID_PT_VSYNC_POSITIVE;
1866         }
1867
1868         mode->flags |= (pt->misc & DRM_EDID_PT_HSYNC_POSITIVE) ?
1869                 DRM_MODE_FLAG_PHSYNC : DRM_MODE_FLAG_NHSYNC;
1870         mode->flags |= (pt->misc & DRM_EDID_PT_VSYNC_POSITIVE) ?
1871                 DRM_MODE_FLAG_PVSYNC : DRM_MODE_FLAG_NVSYNC;
1872
1873 set_size:
1874         mode->width_mm = pt->width_mm_lo | (pt->width_height_mm_hi & 0xf0) << 4;
1875         mode->height_mm = pt->height_mm_lo | (pt->width_height_mm_hi & 0xf) << 8;
1876
1877         if (quirks & EDID_QUIRK_DETAILED_IN_CM) {
1878                 mode->width_mm *= 10;
1879                 mode->height_mm *= 10;
1880         }
1881
1882         if (quirks & EDID_QUIRK_DETAILED_USE_MAXIMUM_SIZE) {
1883                 mode->width_mm = edid->width_cm * 10;
1884                 mode->height_mm = edid->height_cm * 10;
1885         }
1886
1887         mode->type = DRM_MODE_TYPE_DRIVER;
1888         mode->vrefresh = drm_mode_vrefresh(mode);
1889         drm_mode_set_name(mode);
1890
1891         return mode;
1892 }
1893
1894 static bool
1895 mode_in_hsync_range(const struct drm_display_mode *mode,
1896                     struct edid *edid, u8 *t)
1897 {
1898         int hsync, hmin, hmax;
1899
1900         hmin = t[7];
1901         if (edid->revision >= 4)
1902             hmin += ((t[4] & 0x04) ? 255 : 0);
1903         hmax = t[8];
1904         if (edid->revision >= 4)
1905             hmax += ((t[4] & 0x08) ? 255 : 0);
1906         hsync = drm_mode_hsync(mode);
1907
1908         return (hsync <= hmax && hsync >= hmin);
1909 }
1910
1911 static bool
1912 mode_in_vsync_range(const struct drm_display_mode *mode,
1913                     struct edid *edid, u8 *t)
1914 {
1915         int vsync, vmin, vmax;
1916
1917         vmin = t[5];
1918         if (edid->revision >= 4)
1919             vmin += ((t[4] & 0x01) ? 255 : 0);
1920         vmax = t[6];
1921         if (edid->revision >= 4)
1922             vmax += ((t[4] & 0x02) ? 255 : 0);
1923         vsync = drm_mode_vrefresh(mode);
1924
1925         return (vsync <= vmax && vsync >= vmin);
1926 }
1927
1928 static u32
1929 range_pixel_clock(struct edid *edid, u8 *t)
1930 {
1931         /* unspecified */
1932         if (t[9] == 0 || t[9] == 255)
1933                 return 0;
1934
1935         /* 1.4 with CVT support gives us real precision, yay */
1936         if (edid->revision >= 4 && t[10] == 0x04)
1937                 return (t[9] * 10000) - ((t[12] >> 2) * 250);
1938
1939         /* 1.3 is pathetic, so fuzz up a bit */
1940         return t[9] * 10000 + 5001;
1941 }
1942
1943 static bool
1944 mode_in_range(const struct drm_display_mode *mode, struct edid *edid,
1945               struct detailed_timing *timing)
1946 {
1947         u32 max_clock;
1948         u8 *t = (u8 *)timing;
1949
1950         if (!mode_in_hsync_range(mode, edid, t))
1951                 return false;
1952
1953         if (!mode_in_vsync_range(mode, edid, t))
1954                 return false;
1955
1956         if ((max_clock = range_pixel_clock(edid, t)))
1957                 if (mode->clock > max_clock)
1958                         return false;
1959
1960         /* 1.4 max horizontal check */
1961         if (edid->revision >= 4 && t[10] == 0x04)
1962                 if (t[13] && mode->hdisplay > 8 * (t[13] + (256 * (t[12]&0x3))))
1963                         return false;
1964
1965         if (mode_is_rb(mode) && !drm_monitor_supports_rb(edid))
1966                 return false;
1967
1968         return true;
1969 }
1970
1971 static bool valid_inferred_mode(const struct drm_connector *connector,
1972                                 const struct drm_display_mode *mode)
1973 {
1974         struct drm_display_mode *m;
1975         bool ok = false;
1976
1977         list_for_each_entry(m, &connector->probed_modes, head) {
1978                 if (mode->hdisplay == m->hdisplay &&
1979                     mode->vdisplay == m->vdisplay &&
1980                     drm_mode_vrefresh(mode) == drm_mode_vrefresh(m))
1981                         return false; /* duplicated */
1982                 if (mode->hdisplay <= m->hdisplay &&
1983                     mode->vdisplay <= m->vdisplay)
1984                         ok = true;
1985         }
1986         return ok;
1987 }
1988
1989 static int
1990 drm_dmt_modes_for_range(struct drm_connector *connector, struct edid *edid,
1991                         struct detailed_timing *timing)
1992 {
1993         int i, modes = 0;
1994         struct drm_display_mode *newmode;
1995         struct drm_device *dev = connector->dev;
1996
1997         for (i = 0; i < ARRAY_SIZE(drm_dmt_modes); i++) {
1998                 if (mode_in_range(drm_dmt_modes + i, edid, timing) &&
1999                     valid_inferred_mode(connector, drm_dmt_modes + i)) {
2000                         newmode = drm_mode_duplicate(dev, &drm_dmt_modes[i]);
2001                         if (newmode) {
2002                                 drm_mode_probed_add(connector, newmode);
2003                                 modes++;
2004                         }
2005                 }
2006         }
2007
2008         return modes;
2009 }
2010
2011 /* fix up 1366x768 mode from 1368x768;
2012  * GFT/CVT can't express 1366 width which isn't dividable by 8
2013  */
2014 static void fixup_mode_1366x768(struct drm_display_mode *mode)
2015 {
2016         if (mode->hdisplay == 1368 && mode->vdisplay == 768) {
2017                 mode->hdisplay = 1366;
2018                 mode->hsync_start--;
2019                 mode->hsync_end--;
2020                 drm_mode_set_name(mode);
2021         }
2022 }
2023
2024 static int
2025 drm_gtf_modes_for_range(struct drm_connector *connector, struct edid *edid,
2026                         struct detailed_timing *timing)
2027 {
2028         int i, modes = 0;
2029         struct drm_display_mode *newmode;
2030         struct drm_device *dev = connector->dev;
2031
2032         for (i = 0; i < ARRAY_SIZE(extra_modes); i++) {
2033                 const struct minimode *m = &extra_modes[i];
2034                 newmode = drm_gtf_mode(dev, m->w, m->h, m->r, 0, 0);
2035                 if (!newmode)
2036                         return modes;
2037
2038                 fixup_mode_1366x768(newmode);
2039                 if (!mode_in_range(newmode, edid, timing) ||
2040                     !valid_inferred_mode(connector, newmode)) {
2041                         drm_mode_destroy(dev, newmode);
2042                         continue;
2043                 }
2044
2045                 drm_mode_probed_add(connector, newmode);
2046                 modes++;
2047         }
2048
2049         return modes;
2050 }
2051
2052 static int
2053 drm_cvt_modes_for_range(struct drm_connector *connector, struct edid *edid,
2054                         struct detailed_timing *timing)
2055 {
2056         int i, modes = 0;
2057         struct drm_display_mode *newmode;
2058         struct drm_device *dev = connector->dev;
2059         bool rb = drm_monitor_supports_rb(edid);
2060
2061         for (i = 0; i < ARRAY_SIZE(extra_modes); i++) {
2062                 const struct minimode *m = &extra_modes[i];
2063                 newmode = drm_cvt_mode(dev, m->w, m->h, m->r, rb, 0, 0);
2064                 if (!newmode)
2065                         return modes;
2066
2067                 fixup_mode_1366x768(newmode);
2068                 if (!mode_in_range(newmode, edid, timing) ||
2069                     !valid_inferred_mode(connector, newmode)) {
2070                         drm_mode_destroy(dev, newmode);
2071                         continue;
2072                 }
2073
2074                 drm_mode_probed_add(connector, newmode);
2075                 modes++;
2076         }
2077
2078         return modes;
2079 }
2080
2081 static void
2082 do_inferred_modes(struct detailed_timing *timing, void *c)
2083 {
2084         struct detailed_mode_closure *closure = c;
2085         struct detailed_non_pixel *data = &timing->data.other_data;
2086         struct detailed_data_monitor_range *range = &data->data.range;
2087
2088         if (data->type != EDID_DETAIL_MONITOR_RANGE)
2089                 return;
2090
2091         closure->modes += drm_dmt_modes_for_range(closure->connector,
2092                                                   closure->edid,
2093                                                   timing);
2094         
2095         if (!version_greater(closure->edid, 1, 1))
2096                 return; /* GTF not defined yet */
2097
2098         switch (range->flags) {
2099         case 0x02: /* secondary gtf, XXX could do more */
2100         case 0x00: /* default gtf */
2101                 closure->modes += drm_gtf_modes_for_range(closure->connector,
2102                                                           closure->edid,
2103                                                           timing);
2104                 break;
2105         case 0x04: /* cvt, only in 1.4+ */
2106                 if (!version_greater(closure->edid, 1, 3))
2107                         break;
2108
2109                 closure->modes += drm_cvt_modes_for_range(closure->connector,
2110                                                           closure->edid,
2111                                                           timing);
2112                 break;
2113         case 0x01: /* just the ranges, no formula */
2114         default:
2115                 break;
2116         }
2117 }
2118
2119 static int
2120 add_inferred_modes(struct drm_connector *connector, struct edid *edid)
2121 {
2122         struct detailed_mode_closure closure = {
2123                 .connector = connector,
2124                 .edid = edid,
2125         };
2126
2127         if (version_greater(edid, 1, 0))
2128                 drm_for_each_detailed_block((u8 *)edid, do_inferred_modes,
2129                                             &closure);
2130
2131         return closure.modes;
2132 }
2133
2134 static int
2135 drm_est3_modes(struct drm_connector *connector, struct detailed_timing *timing)
2136 {
2137         int i, j, m, modes = 0;
2138         struct drm_display_mode *mode;
2139         u8 *est = ((u8 *)timing) + 5;
2140
2141         for (i = 0; i < 6; i++) {
2142                 for (j = 7; j >= 0; j--) {
2143                         m = (i * 8) + (7 - j);
2144                         if (m >= ARRAY_SIZE(est3_modes))
2145                                 break;
2146                         if (est[i] & (1 << j)) {
2147                                 mode = drm_mode_find_dmt(connector->dev,
2148                                                          est3_modes[m].w,
2149                                                          est3_modes[m].h,
2150                                                          est3_modes[m].r,
2151                                                          est3_modes[m].rb);
2152                                 if (mode) {
2153                                         drm_mode_probed_add(connector, mode);
2154                                         modes++;
2155                                 }
2156                         }
2157                 }
2158         }
2159
2160         return modes;
2161 }
2162
2163 static void
2164 do_established_modes(struct detailed_timing *timing, void *c)
2165 {
2166         struct detailed_mode_closure *closure = c;
2167         struct detailed_non_pixel *data = &timing->data.other_data;
2168
2169         if (data->type == EDID_DETAIL_EST_TIMINGS)
2170                 closure->modes += drm_est3_modes(closure->connector, timing);
2171 }
2172
2173 /**
2174  * add_established_modes - get est. modes from EDID and add them
2175  * @connector: connector to add mode(s) to
2176  * @edid: EDID block to scan
2177  *
2178  * Each EDID block contains a bitmap of the supported "established modes" list
2179  * (defined above).  Tease them out and add them to the global modes list.
2180  */
2181 static int
2182 add_established_modes(struct drm_connector *connector, struct edid *edid)
2183 {
2184         struct drm_device *dev = connector->dev;
2185         unsigned long est_bits = edid->established_timings.t1 |
2186                 (edid->established_timings.t2 << 8) |
2187                 ((edid->established_timings.mfg_rsvd & 0x80) << 9);
2188         int i, modes = 0;
2189         struct detailed_mode_closure closure = {
2190                 .connector = connector,
2191                 .edid = edid,
2192         };
2193
2194         for (i = 0; i <= EDID_EST_TIMINGS; i++) {
2195                 if (est_bits & (1<<i)) {
2196                         struct drm_display_mode *newmode;
2197                         newmode = drm_mode_duplicate(dev, &edid_est_modes[i]);
2198                         if (newmode) {
2199                                 drm_mode_probed_add(connector, newmode);
2200                                 modes++;
2201                         }
2202                 }
2203         }
2204
2205         if (version_greater(edid, 1, 0))
2206                     drm_for_each_detailed_block((u8 *)edid,
2207                                                 do_established_modes, &closure);
2208
2209         return modes + closure.modes;
2210 }
2211
2212 static void
2213 do_standard_modes(struct detailed_timing *timing, void *c)
2214 {
2215         struct detailed_mode_closure *closure = c;
2216         struct detailed_non_pixel *data = &timing->data.other_data;
2217         struct drm_connector *connector = closure->connector;
2218         struct edid *edid = closure->edid;
2219
2220         if (data->type == EDID_DETAIL_STD_MODES) {
2221                 int i;
2222                 for (i = 0; i < 6; i++) {
2223                         struct std_timing *std;
2224                         struct drm_display_mode *newmode;
2225
2226                         std = &data->data.timings[i];
2227                         newmode = drm_mode_std(connector, edid, std);
2228                         if (newmode) {
2229                                 drm_mode_probed_add(connector, newmode);
2230                                 closure->modes++;
2231                         }
2232                 }
2233         }
2234 }
2235
2236 /**
2237  * add_standard_modes - get std. modes from EDID and add them
2238  * @connector: connector to add mode(s) to
2239  * @edid: EDID block to scan
2240  *
2241  * Standard modes can be calculated using the appropriate standard (DMT,
2242  * GTF or CVT. Grab them from @edid and add them to the list.
2243  */
2244 static int
2245 add_standard_modes(struct drm_connector *connector, struct edid *edid)
2246 {
2247         int i, modes = 0;
2248         struct detailed_mode_closure closure = {
2249                 .connector = connector,
2250                 .edid = edid,
2251         };
2252
2253         for (i = 0; i < EDID_STD_TIMINGS; i++) {
2254                 struct drm_display_mode *newmode;
2255
2256                 newmode = drm_mode_std(connector, edid,
2257                                        &edid->standard_timings[i]);
2258                 if (newmode) {
2259                         drm_mode_probed_add(connector, newmode);
2260                         modes++;
2261                 }
2262         }
2263
2264         if (version_greater(edid, 1, 0))
2265                 drm_for_each_detailed_block((u8 *)edid, do_standard_modes,
2266                                             &closure);
2267
2268         /* XXX should also look for standard codes in VTB blocks */
2269
2270         return modes + closure.modes;
2271 }
2272
2273 static int drm_cvt_modes(struct drm_connector *connector,
2274                          struct detailed_timing *timing)
2275 {
2276         int i, j, modes = 0;
2277         struct drm_display_mode *newmode;
2278         struct drm_device *dev = connector->dev;
2279         struct cvt_timing *cvt;
2280         const int rates[] = { 60, 85, 75, 60, 50 };
2281         const u8 empty[3] = { 0, 0, 0 };
2282
2283         for (i = 0; i < 4; i++) {
2284                 int uninitialized_var(width), height;
2285                 cvt = &(timing->data.other_data.data.cvt[i]);
2286
2287                 if (!memcmp(cvt->code, empty, 3))
2288                         continue;
2289
2290                 height = (cvt->code[0] + ((cvt->code[1] & 0xf0) << 4) + 1) * 2;
2291                 switch (cvt->code[1] & 0x0c) {
2292                 case 0x00:
2293                         width = height * 4 / 3;
2294                         break;
2295                 case 0x04:
2296                         width = height * 16 / 9;
2297                         break;
2298                 case 0x08:
2299                         width = height * 16 / 10;
2300                         break;
2301                 case 0x0c:
2302                         width = height * 15 / 9;
2303                         break;
2304                 }
2305
2306                 for (j = 1; j < 5; j++) {
2307                         if (cvt->code[2] & (1 << j)) {
2308                                 newmode = drm_cvt_mode(dev, width, height,
2309                                                        rates[j], j == 0,
2310                                                        false, false);
2311                                 if (newmode) {
2312                                         drm_mode_probed_add(connector, newmode);
2313                                         modes++;
2314                                 }
2315                         }
2316                 }
2317         }
2318
2319         return modes;
2320 }
2321
2322 static void
2323 do_cvt_mode(struct detailed_timing *timing, void *c)
2324 {
2325         struct detailed_mode_closure *closure = c;
2326         struct detailed_non_pixel *data = &timing->data.other_data;
2327
2328         if (data->type == EDID_DETAIL_CVT_3BYTE)
2329                 closure->modes += drm_cvt_modes(closure->connector, timing);
2330 }
2331
2332 static int
2333 add_cvt_modes(struct drm_connector *connector, struct edid *edid)
2334 {       
2335         struct detailed_mode_closure closure = {
2336                 .connector = connector,
2337                 .edid = edid,
2338         };
2339
2340         if (version_greater(edid, 1, 2))
2341                 drm_for_each_detailed_block((u8 *)edid, do_cvt_mode, &closure);
2342
2343         /* XXX should also look for CVT codes in VTB blocks */
2344
2345         return closure.modes;
2346 }
2347
2348 static void
2349 do_detailed_mode(struct detailed_timing *timing, void *c)
2350 {
2351         struct detailed_mode_closure *closure = c;
2352         struct drm_display_mode *newmode;
2353
2354         if (timing->pixel_clock) {
2355                 newmode = drm_mode_detailed(closure->connector->dev,
2356                                             closure->edid, timing,
2357                                             closure->quirks);
2358                 if (!newmode)
2359                         return;
2360
2361                 if (closure->preferred)
2362                         newmode->type |= DRM_MODE_TYPE_PREFERRED;
2363
2364                 drm_mode_probed_add(closure->connector, newmode);
2365                 closure->modes++;
2366                 closure->preferred = 0;
2367         }
2368 }
2369
2370 /*
2371  * add_detailed_modes - Add modes from detailed timings
2372  * @connector: attached connector
2373  * @edid: EDID block to scan
2374  * @quirks: quirks to apply
2375  */
2376 static int
2377 add_detailed_modes(struct drm_connector *connector, struct edid *edid,
2378                    u32 quirks)
2379 {
2380         struct detailed_mode_closure closure = {
2381                 .connector = connector,
2382                 .edid = edid,
2383                 .preferred = 1,
2384                 .quirks = quirks,
2385         };
2386
2387         if (closure.preferred && !version_greater(edid, 1, 3))
2388                 closure.preferred =
2389                     (edid->features & DRM_EDID_FEATURE_PREFERRED_TIMING);
2390
2391         drm_for_each_detailed_block((u8 *)edid, do_detailed_mode, &closure);
2392
2393         return closure.modes;
2394 }
2395
2396 #define AUDIO_BLOCK     0x01
2397 #define VIDEO_BLOCK     0x02
2398 #define VENDOR_BLOCK    0x03
2399 #define SPEAKER_BLOCK   0x04
2400 #define VIDEO_CAPABILITY_BLOCK  0x07
2401 #define EDID_BASIC_AUDIO        (1 << 6)
2402 #define EDID_CEA_YCRCB444       (1 << 5)
2403 #define EDID_CEA_YCRCB422       (1 << 4)
2404 #define EDID_CEA_VCDB_QS        (1 << 6)
2405
2406 /*
2407  * Search EDID for CEA extension block.
2408  */
2409 static u8 *drm_find_cea_extension(struct edid *edid)
2410 {
2411         u8 *edid_ext = NULL;
2412         int i;
2413
2414         /* No EDID or EDID extensions */
2415         if (edid == NULL || edid->extensions == 0)
2416                 return NULL;
2417
2418         /* Find CEA extension */
2419         for (i = 0; i < edid->extensions; i++) {
2420                 edid_ext = (u8 *)edid + EDID_LENGTH * (i + 1);
2421                 if (edid_ext[0] == CEA_EXT)
2422                         break;
2423         }
2424
2425         if (i == edid->extensions)
2426                 return NULL;
2427
2428         return edid_ext;
2429 }
2430
2431 /*
2432  * Calculate the alternate clock for the CEA mode
2433  * (60Hz vs. 59.94Hz etc.)
2434  */
2435 static unsigned int
2436 cea_mode_alternate_clock(const struct drm_display_mode *cea_mode)
2437 {
2438         unsigned int clock = cea_mode->clock;
2439
2440         if (cea_mode->vrefresh % 6 != 0)
2441                 return clock;
2442
2443         /*
2444          * edid_cea_modes contains the 59.94Hz
2445          * variant for 240 and 480 line modes,
2446          * and the 60Hz variant otherwise.
2447          */
2448         if (cea_mode->vdisplay == 240 || cea_mode->vdisplay == 480)
2449                 clock = clock * 1001 / 1000;
2450         else
2451                 clock = DIV_ROUND_UP(clock * 1000, 1001);
2452
2453         return clock;
2454 }
2455
2456 /**
2457  * drm_match_cea_mode - look for a CEA mode matching given mode
2458  * @to_match: display mode
2459  *
2460  * Return: The CEA Video ID (VIC) of the mode or 0 if it isn't a CEA-861
2461  * mode.
2462  */
2463 u8 drm_match_cea_mode(const struct drm_display_mode *to_match)
2464 {
2465         u8 mode;
2466
2467         if (!to_match->clock)
2468                 return 0;
2469
2470         for (mode = 0; mode < ARRAY_SIZE(edid_cea_modes); mode++) {
2471                 const struct drm_display_mode *cea_mode = &edid_cea_modes[mode];
2472                 unsigned int clock1, clock2;
2473
2474                 /* Check both 60Hz and 59.94Hz */
2475                 clock1 = cea_mode->clock;
2476                 clock2 = cea_mode_alternate_clock(cea_mode);
2477
2478                 if ((KHZ2PICOS(to_match->clock) == KHZ2PICOS(clock1) ||
2479                      KHZ2PICOS(to_match->clock) == KHZ2PICOS(clock2)) &&
2480                     drm_mode_equal_no_clocks_no_stereo(to_match, cea_mode))
2481                         return mode + 1;
2482         }
2483         return 0;
2484 }
2485 EXPORT_SYMBOL(drm_match_cea_mode);
2486
2487 /**
2488  * drm_get_cea_aspect_ratio - get the picture aspect ratio corresponding to
2489  * the input VIC from the CEA mode list
2490  * @video_code: ID given to each of the CEA modes
2491  *
2492  * Returns picture aspect ratio
2493  */
2494 enum hdmi_picture_aspect drm_get_cea_aspect_ratio(const u8 video_code)
2495 {
2496         /* return picture aspect ratio for video_code - 1 to access the
2497          * right array element
2498         */
2499         return edid_cea_modes[video_code-1].picture_aspect_ratio;
2500 }
2501 EXPORT_SYMBOL(drm_get_cea_aspect_ratio);
2502
2503 /*
2504  * Calculate the alternate clock for HDMI modes (those from the HDMI vendor
2505  * specific block).
2506  *
2507  * It's almost like cea_mode_alternate_clock(), we just need to add an
2508  * exception for the VIC 4 mode (4096x2160@24Hz): no alternate clock for this
2509  * one.
2510  */
2511 static unsigned int
2512 hdmi_mode_alternate_clock(const struct drm_display_mode *hdmi_mode)
2513 {
2514         if (hdmi_mode->vdisplay == 4096 && hdmi_mode->hdisplay == 2160)
2515                 return hdmi_mode->clock;
2516
2517         return cea_mode_alternate_clock(hdmi_mode);
2518 }
2519
2520 /*
2521  * drm_match_hdmi_mode - look for a HDMI mode matching given mode
2522  * @to_match: display mode
2523  *
2524  * An HDMI mode is one defined in the HDMI vendor specific block.
2525  *
2526  * Returns the HDMI Video ID (VIC) of the mode or 0 if it isn't one.
2527  */
2528 static u8 drm_match_hdmi_mode(const struct drm_display_mode *to_match)
2529 {
2530         u8 mode;
2531
2532         if (!to_match->clock)
2533                 return 0;
2534
2535         for (mode = 0; mode < ARRAY_SIZE(edid_4k_modes); mode++) {
2536                 const struct drm_display_mode *hdmi_mode = &edid_4k_modes[mode];
2537                 unsigned int clock1, clock2;
2538
2539                 /* Make sure to also match alternate clocks */
2540                 clock1 = hdmi_mode->clock;
2541                 clock2 = hdmi_mode_alternate_clock(hdmi_mode);
2542
2543                 if ((KHZ2PICOS(to_match->clock) == KHZ2PICOS(clock1) ||
2544                      KHZ2PICOS(to_match->clock) == KHZ2PICOS(clock2)) &&
2545                     drm_mode_equal_no_clocks_no_stereo(to_match, hdmi_mode))
2546                         return mode + 1;
2547         }
2548         return 0;
2549 }
2550
2551 static int
2552 add_alternate_cea_modes(struct drm_connector *connector, struct edid *edid)
2553 {
2554         struct drm_device *dev = connector->dev;
2555         struct drm_display_mode *mode, *tmp;
2556         LIST_HEAD(list);
2557         int modes = 0;
2558
2559         /* Don't add CEA modes if the CEA extension block is missing */
2560         if (!drm_find_cea_extension(edid))
2561                 return 0;
2562
2563         /*
2564          * Go through all probed modes and create a new mode
2565          * with the alternate clock for certain CEA modes.
2566          */
2567         list_for_each_entry(mode, &connector->probed_modes, head) {
2568                 const struct drm_display_mode *cea_mode = NULL;
2569                 struct drm_display_mode *newmode;
2570                 u8 mode_idx = drm_match_cea_mode(mode) - 1;
2571                 unsigned int clock1, clock2;
2572
2573                 if (mode_idx < ARRAY_SIZE(edid_cea_modes)) {
2574                         cea_mode = &edid_cea_modes[mode_idx];
2575                         clock2 = cea_mode_alternate_clock(cea_mode);
2576                 } else {
2577                         mode_idx = drm_match_hdmi_mode(mode) - 1;
2578                         if (mode_idx < ARRAY_SIZE(edid_4k_modes)) {
2579                                 cea_mode = &edid_4k_modes[mode_idx];
2580                                 clock2 = hdmi_mode_alternate_clock(cea_mode);
2581                         }
2582                 }
2583
2584                 if (!cea_mode)
2585                         continue;
2586
2587                 clock1 = cea_mode->clock;
2588
2589                 if (clock1 == clock2)
2590                         continue;
2591
2592                 if (mode->clock != clock1 && mode->clock != clock2)
2593                         continue;
2594
2595                 newmode = drm_mode_duplicate(dev, cea_mode);
2596                 if (!newmode)
2597                         continue;
2598
2599                 /* Carry over the stereo flags */
2600                 newmode->flags |= mode->flags & DRM_MODE_FLAG_3D_MASK;
2601
2602                 /*
2603                  * The current mode could be either variant. Make
2604                  * sure to pick the "other" clock for the new mode.
2605                  */
2606                 if (mode->clock != clock1)
2607                         newmode->clock = clock1;
2608                 else
2609                         newmode->clock = clock2;
2610
2611                 list_add_tail(&newmode->head, &list);
2612         }
2613
2614         list_for_each_entry_safe(mode, tmp, &list, head) {
2615                 list_del(&mode->head);
2616                 drm_mode_probed_add(connector, mode);
2617                 modes++;
2618         }
2619
2620         return modes;
2621 }
2622
2623 static struct drm_display_mode *
2624 drm_display_mode_from_vic_index(struct drm_connector *connector,
2625                                 const u8 *video_db, u8 video_len,
2626                                 u8 video_index)
2627 {
2628         struct drm_device *dev = connector->dev;
2629         struct drm_display_mode *newmode;
2630         u8 cea_mode;
2631
2632         if (video_db == NULL || video_index >= video_len)
2633                 return NULL;
2634
2635         /* CEA modes are numbered 1..127 */
2636         cea_mode = (video_db[video_index] & 127) - 1;
2637         if (cea_mode >= ARRAY_SIZE(edid_cea_modes))
2638                 return NULL;
2639
2640         newmode = drm_mode_duplicate(dev, &edid_cea_modes[cea_mode]);
2641         if (!newmode)
2642                 return NULL;
2643
2644         newmode->vrefresh = 0;
2645
2646         return newmode;
2647 }
2648
2649 static int
2650 do_cea_modes(struct drm_connector *connector, const u8 *db, u8 len)
2651 {
2652         int i, modes = 0;
2653
2654         for (i = 0; i < len; i++) {
2655                 struct drm_display_mode *mode;
2656                 mode = drm_display_mode_from_vic_index(connector, db, len, i);
2657                 if (mode) {
2658                         drm_mode_probed_add(connector, mode);
2659                         modes++;
2660                 }
2661         }
2662
2663         return modes;
2664 }
2665
2666 struct stereo_mandatory_mode {
2667         int width, height, vrefresh;
2668         unsigned int flags;
2669 };
2670
2671 static const struct stereo_mandatory_mode stereo_mandatory_modes[] = {
2672         { 1920, 1080, 24, DRM_MODE_FLAG_3D_TOP_AND_BOTTOM },
2673         { 1920, 1080, 24, DRM_MODE_FLAG_3D_FRAME_PACKING },
2674         { 1920, 1080, 50,
2675           DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_3D_SIDE_BY_SIDE_HALF },
2676         { 1920, 1080, 60,
2677           DRM_MODE_FLAG_INTERLACE | DRM_MODE_FLAG_3D_SIDE_BY_SIDE_HALF },
2678         { 1280, 720,  50, DRM_MODE_FLAG_3D_TOP_AND_BOTTOM },
2679         { 1280, 720,  50, DRM_MODE_FLAG_3D_FRAME_PACKING },
2680         { 1280, 720,  60, DRM_MODE_FLAG_3D_TOP_AND_BOTTOM },
2681         { 1280, 720,  60, DRM_MODE_FLAG_3D_FRAME_PACKING }
2682 };
2683
2684 static bool
2685 stereo_match_mandatory(const struct drm_display_mode *mode,
2686                        const struct stereo_mandatory_mode *stereo_mode)
2687 {
2688         unsigned int interlaced = mode->flags & DRM_MODE_FLAG_INTERLACE;
2689
2690         return mode->hdisplay == stereo_mode->width &&
2691                mode->vdisplay == stereo_mode->height &&
2692                interlaced == (stereo_mode->flags & DRM_MODE_FLAG_INTERLACE) &&
2693                drm_mode_vrefresh(mode) == stereo_mode->vrefresh;
2694 }
2695
2696 static int add_hdmi_mandatory_stereo_modes(struct drm_connector *connector)
2697 {
2698         struct drm_device *dev = connector->dev;
2699         const struct drm_display_mode *mode;
2700         struct list_head stereo_modes;
2701         int modes = 0, i;
2702
2703         INIT_LIST_HEAD(&stereo_modes);
2704
2705         list_for_each_entry(mode, &connector->probed_modes, head) {
2706                 for (i = 0; i < ARRAY_SIZE(stereo_mandatory_modes); i++) {
2707                         const struct stereo_mandatory_mode *mandatory;
2708                         struct drm_display_mode *new_mode;
2709
2710                         if (!stereo_match_mandatory(mode,
2711                                                     &stereo_mandatory_modes[i]))
2712                                 continue;
2713
2714                         mandatory = &stereo_mandatory_modes[i];
2715                         new_mode = drm_mode_duplicate(dev, mode);
2716                         if (!new_mode)
2717                                 continue;
2718
2719                         new_mode->flags |= mandatory->flags;
2720                         list_add_tail(&new_mode->head, &stereo_modes);
2721                         modes++;
2722                 }
2723         }
2724
2725         list_splice_tail(&stereo_modes, &connector->probed_modes);
2726
2727         return modes;
2728 }
2729
2730 static int add_hdmi_mode(struct drm_connector *connector, u8 vic)
2731 {
2732         struct drm_device *dev = connector->dev;
2733         struct drm_display_mode *newmode;
2734
2735         vic--; /* VICs start at 1 */
2736         if (vic >= ARRAY_SIZE(edid_4k_modes)) {
2737                 DRM_ERROR("Unknown HDMI VIC: %d\n", vic);
2738                 return 0;
2739         }
2740
2741         newmode = drm_mode_duplicate(dev, &edid_4k_modes[vic]);
2742         if (!newmode)
2743                 return 0;
2744
2745         drm_mode_probed_add(connector, newmode);
2746
2747         return 1;
2748 }
2749
2750 static int add_3d_struct_modes(struct drm_connector *connector, u16 structure,
2751                                const u8 *video_db, u8 video_len, u8 video_index)
2752 {
2753         struct drm_display_mode *newmode;
2754         int modes = 0;
2755
2756         if (structure & (1 << 0)) {
2757                 newmode = drm_display_mode_from_vic_index(connector, video_db,
2758                                                           video_len,
2759                                                           video_index);
2760                 if (newmode) {
2761                         newmode->flags |= DRM_MODE_FLAG_3D_FRAME_PACKING;
2762                         drm_mode_probed_add(connector, newmode);
2763                         modes++;
2764                 }
2765         }
2766         if (structure & (1 << 6)) {
2767                 newmode = drm_display_mode_from_vic_index(connector, video_db,
2768                                                           video_len,
2769                                                           video_index);
2770                 if (newmode) {
2771                         newmode->flags |= DRM_MODE_FLAG_3D_TOP_AND_BOTTOM;
2772                         drm_mode_probed_add(connector, newmode);
2773                         modes++;
2774                 }
2775         }
2776         if (structure & (1 << 8)) {
2777                 newmode = drm_display_mode_from_vic_index(connector, video_db,
2778                                                           video_len,
2779                                                           video_index);
2780                 if (newmode) {
2781                         newmode->flags |= DRM_MODE_FLAG_3D_SIDE_BY_SIDE_HALF;
2782                         drm_mode_probed_add(connector, newmode);
2783                         modes++;
2784                 }
2785         }
2786
2787         return modes;
2788 }
2789
2790 /*
2791  * do_hdmi_vsdb_modes - Parse the HDMI Vendor Specific data block
2792  * @connector: connector corresponding to the HDMI sink
2793  * @db: start of the CEA vendor specific block
2794  * @len: length of the CEA block payload, ie. one can access up to db[len]
2795  *
2796  * Parses the HDMI VSDB looking for modes to add to @connector. This function
2797  * also adds the stereo 3d modes when applicable.
2798  */
2799 static int
2800 do_hdmi_vsdb_modes(struct drm_connector *connector, const u8 *db, u8 len,
2801                    const u8 *video_db, u8 video_len)
2802 {
2803         int modes = 0, offset = 0, i, multi_present = 0, multi_len;
2804         u8 vic_len, hdmi_3d_len = 0;
2805         u16 mask;
2806         u16 structure_all;
2807
2808         if (len < 8)
2809                 goto out;
2810
2811         /* no HDMI_Video_Present */
2812         if (!(db[8] & (1 << 5)))
2813                 goto out;
2814
2815         /* Latency_Fields_Present */
2816         if (db[8] & (1 << 7))
2817                 offset += 2;
2818
2819         /* I_Latency_Fields_Present */
2820         if (db[8] & (1 << 6))
2821                 offset += 2;
2822
2823         /* the declared length is not long enough for the 2 first bytes
2824          * of additional video format capabilities */
2825         if (len < (8 + offset + 2))
2826                 goto out;
2827
2828         /* 3D_Present */
2829         offset++;
2830         if (db[8 + offset] & (1 << 7)) {
2831                 modes += add_hdmi_mandatory_stereo_modes(connector);
2832
2833                 /* 3D_Multi_present */
2834                 multi_present = (db[8 + offset] & 0x60) >> 5;
2835         }
2836
2837         offset++;
2838         vic_len = db[8 + offset] >> 5;
2839         hdmi_3d_len = db[8 + offset] & 0x1f;
2840
2841         for (i = 0; i < vic_len && len >= (9 + offset + i); i++) {
2842                 u8 vic;
2843
2844                 vic = db[9 + offset + i];
2845                 modes += add_hdmi_mode(connector, vic);
2846         }
2847         offset += 1 + vic_len;
2848
2849         if (multi_present == 1)
2850                 multi_len = 2;
2851         else if (multi_present == 2)
2852                 multi_len = 4;
2853         else
2854                 multi_len = 0;
2855
2856         if (len < (8 + offset + hdmi_3d_len - 1))
2857                 goto out;
2858
2859         if (hdmi_3d_len < multi_len)
2860                 goto out;
2861
2862         if (multi_present == 1 || multi_present == 2) {
2863                 /* 3D_Structure_ALL */
2864                 structure_all = (db[8 + offset] << 8) | db[9 + offset];
2865
2866                 /* check if 3D_MASK is present */
2867                 if (multi_present == 2)
2868                         mask = (db[10 + offset] << 8) | db[11 + offset];
2869                 else
2870                         mask = 0xffff;
2871
2872                 for (i = 0; i < 16; i++) {
2873                         if (mask & (1 << i))
2874                                 modes += add_3d_struct_modes(connector,
2875                                                 structure_all,
2876                                                 video_db,
2877                                                 video_len, i);
2878                 }
2879         }
2880
2881         offset += multi_len;
2882
2883         for (i = 0; i < (hdmi_3d_len - multi_len); i++) {
2884                 int vic_index;
2885                 struct drm_display_mode *newmode = NULL;
2886                 unsigned int newflag = 0;
2887                 bool detail_present;
2888
2889                 detail_present = ((db[8 + offset + i] & 0x0f) > 7);
2890
2891                 if (detail_present && (i + 1 == hdmi_3d_len - multi_len))
2892                         break;
2893
2894                 /* 2D_VIC_order_X */
2895                 vic_index = db[8 + offset + i] >> 4;
2896
2897                 /* 3D_Structure_X */
2898                 switch (db[8 + offset + i] & 0x0f) {
2899                 case 0:
2900                         newflag = DRM_MODE_FLAG_3D_FRAME_PACKING;
2901                         break;
2902                 case 6:
2903                         newflag = DRM_MODE_FLAG_3D_TOP_AND_BOTTOM;
2904                         break;
2905                 case 8:
2906                         /* 3D_Detail_X */
2907                         if ((db[9 + offset + i] >> 4) == 1)
2908                                 newflag = DRM_MODE_FLAG_3D_SIDE_BY_SIDE_HALF;
2909                         break;
2910                 }
2911
2912                 if (newflag != 0) {
2913                         newmode = drm_display_mode_from_vic_index(connector,
2914                                                                   video_db,
2915                                                                   video_len,
2916                                                                   vic_index);
2917
2918                         if (newmode) {
2919                                 newmode->flags |= newflag;
2920                                 drm_mode_probed_add(connector, newmode);
2921                                 modes++;
2922                         }
2923                 }
2924
2925                 if (detail_present)
2926                         i++;
2927         }
2928
2929 out:
2930         return modes;
2931 }
2932
2933 static int
2934 cea_db_payload_len(const u8 *db)
2935 {
2936         return db[0] & 0x1f;
2937 }
2938
2939 static int
2940 cea_db_tag(const u8 *db)
2941 {
2942         return db[0] >> 5;
2943 }
2944
2945 static int
2946 cea_revision(const u8 *cea)
2947 {
2948         return cea[1];
2949 }
2950
2951 static int
2952 cea_db_offsets(const u8 *cea, int *start, int *end)
2953 {
2954         /* Data block offset in CEA extension block */
2955         *start = 4;
2956         *end = cea[2];
2957         if (*end == 0)
2958                 *end = 127;
2959         if (*end < 4 || *end > 127)
2960                 return -ERANGE;
2961         return 0;
2962 }
2963
2964 static bool cea_db_is_hdmi_vsdb(const u8 *db)
2965 {
2966         int hdmi_id;
2967
2968         if (cea_db_tag(db) != VENDOR_BLOCK)
2969                 return false;
2970
2971         if (cea_db_payload_len(db) < 5)
2972                 return false;
2973
2974         hdmi_id = db[1] | (db[2] << 8) | (db[3] << 16);
2975
2976         return hdmi_id == HDMI_IEEE_OUI;
2977 }
2978
2979 #define for_each_cea_db(cea, i, start, end) \
2980         for ((i) = (start); (i) < (end) && (i) + cea_db_payload_len(&(cea)[(i)]) < (end); (i) += cea_db_payload_len(&(cea)[(i)]) + 1)
2981
2982 static int
2983 add_cea_modes(struct drm_connector *connector, struct edid *edid)
2984 {
2985         const u8 *cea = drm_find_cea_extension(edid);
2986         const u8 *db, *hdmi = NULL, *video = NULL;
2987         u8 dbl, hdmi_len, video_len = 0;
2988         int modes = 0;
2989
2990         if (cea && cea_revision(cea) >= 3) {
2991                 int i, start, end;
2992
2993                 if (cea_db_offsets(cea, &start, &end))
2994                         return 0;
2995
2996                 for_each_cea_db(cea, i, start, end) {
2997                         db = &cea[i];
2998                         dbl = cea_db_payload_len(db);
2999
3000                         if (cea_db_tag(db) == VIDEO_BLOCK) {
3001                                 video = db + 1;
3002                                 video_len = dbl;
3003                                 modes += do_cea_modes(connector, video, dbl);
3004                         }
3005                         else if (cea_db_is_hdmi_vsdb(db)) {
3006                                 hdmi = db;
3007                                 hdmi_len = dbl;
3008                         }
3009                 }
3010         }
3011
3012         /*
3013          * We parse the HDMI VSDB after having added the cea modes as we will
3014          * be patching their flags when the sink supports stereo 3D.
3015          */
3016         if (hdmi)
3017                 modes += do_hdmi_vsdb_modes(connector, hdmi, hdmi_len, video,
3018                                             video_len);
3019
3020         return modes;
3021 }
3022
3023 static void
3024 parse_hdmi_vsdb(struct drm_connector *connector, const u8 *db)
3025 {
3026         u8 len = cea_db_payload_len(db);
3027
3028         if (len >= 6) {
3029                 connector->eld[5] |= (db[6] >> 7) << 1;  /* Supports_AI */
3030                 connector->dvi_dual = db[6] & 1;
3031         }
3032         if (len >= 7)
3033                 connector->max_tmds_clock = db[7] * 5;
3034         if (len >= 8) {
3035                 connector->latency_present[0] = db[8] >> 7;
3036                 connector->latency_present[1] = (db[8] >> 6) & 1;
3037         }
3038         if (len >= 9)
3039                 connector->video_latency[0] = db[9];
3040         if (len >= 10)
3041                 connector->audio_latency[0] = db[10];
3042         if (len >= 11)
3043                 connector->video_latency[1] = db[11];
3044         if (len >= 12)
3045                 connector->audio_latency[1] = db[12];
3046
3047         DRM_DEBUG_KMS("HDMI: DVI dual %d, "
3048                     "max TMDS clock %d, "
3049                     "latency present %d %d, "
3050                     "video latency %d %d, "
3051                     "audio latency %d %d\n",
3052                     connector->dvi_dual,
3053                     connector->max_tmds_clock,
3054               (int) connector->latency_present[0],
3055               (int) connector->latency_present[1],
3056                     connector->video_latency[0],
3057                     connector->video_latency[1],
3058                     connector->audio_latency[0],
3059                     connector->audio_latency[1]);
3060 }
3061
3062 static void
3063 monitor_name(struct detailed_timing *t, void *data)
3064 {
3065         if (t->data.other_data.type == EDID_DETAIL_MONITOR_NAME)
3066                 *(u8 **)data = t->data.other_data.data.str.str;
3067 }
3068
3069 /**
3070  * drm_edid_to_eld - build ELD from EDID
3071  * @connector: connector corresponding to the HDMI/DP sink
3072  * @edid: EDID to parse
3073  *
3074  * Fill the ELD (EDID-Like Data) buffer for passing to the audio driver. The
3075  * Conn_Type, HDCP and Port_ID ELD fields are left for the graphics driver to
3076  * fill in.
3077  */
3078 void drm_edid_to_eld(struct drm_connector *connector, struct edid *edid)
3079 {
3080         uint8_t *eld = connector->eld;
3081         u8 *cea;
3082         u8 *name;
3083         u8 *db;
3084         int sad_count = 0;
3085         int mnl;
3086         int dbl;
3087
3088         memset(eld, 0, sizeof(connector->eld));
3089
3090         cea = drm_find_cea_extension(edid);
3091         if (!cea) {
3092                 DRM_DEBUG_KMS("ELD: no CEA Extension found\n");
3093                 return;
3094         }
3095
3096         name = NULL;
3097         drm_for_each_detailed_block((u8 *)edid, monitor_name, &name);
3098         for (mnl = 0; name && mnl < 13; mnl++) {
3099                 if (name[mnl] == 0x0a)
3100                         break;
3101                 eld[20 + mnl] = name[mnl];
3102         }
3103         eld[4] = (cea[1] << 5) | mnl;
3104         DRM_DEBUG_KMS("ELD monitor %s\n", eld + 20);
3105
3106         eld[0] = 2 << 3;                /* ELD version: 2 */
3107
3108         eld[16] = edid->mfg_id[0];
3109         eld[17] = edid->mfg_id[1];
3110         eld[18] = edid->prod_code[0];
3111         eld[19] = edid->prod_code[1];
3112
3113         if (cea_revision(cea) >= 3) {
3114                 int i, start, end;
3115
3116                 if (cea_db_offsets(cea, &start, &end)) {
3117                         start = 0;
3118                         end = 0;
3119                 }
3120
3121                 for_each_cea_db(cea, i, start, end) {
3122                         db = &cea[i];
3123                         dbl = cea_db_payload_len(db);
3124
3125                         switch (cea_db_tag(db)) {
3126                         case AUDIO_BLOCK:
3127                                 /* Audio Data Block, contains SADs */
3128                                 sad_count = dbl / 3;
3129                                 if (dbl >= 1)
3130                                         memcpy(eld + 20 + mnl, &db[1], dbl);
3131                                 break;
3132                         case SPEAKER_BLOCK:
3133                                 /* Speaker Allocation Data Block */
3134                                 if (dbl >= 1)
3135                                         eld[7] = db[1];
3136                                 break;
3137                         case VENDOR_BLOCK:
3138                                 /* HDMI Vendor-Specific Data Block */
3139                                 if (cea_db_is_hdmi_vsdb(db))
3140                                         parse_hdmi_vsdb(connector, db);
3141                                 break;
3142                         default:
3143                                 break;
3144                         }
3145                 }
3146         }
3147         eld[5] |= sad_count << 4;
3148         eld[2] = (20 + mnl + sad_count * 3 + 3) / 4;
3149
3150         DRM_DEBUG_KMS("ELD size %d, SAD count %d\n", (int)eld[2], sad_count);
3151 }
3152 EXPORT_SYMBOL(drm_edid_to_eld);
3153
3154 /**
3155  * drm_edid_to_sad - extracts SADs from EDID
3156  * @edid: EDID to parse
3157  * @sads: pointer that will be set to the extracted SADs
3158  *
3159  * Looks for CEA EDID block and extracts SADs (Short Audio Descriptors) from it.
3160  *
3161  * Note: The returned pointer needs to be freed using kfree().
3162  *
3163  * Return: The number of found SADs or negative number on error.
3164  */
3165 int drm_edid_to_sad(struct edid *edid, struct cea_sad **sads)
3166 {
3167         int count = 0;
3168         int i, start, end, dbl;
3169         u8 *cea;
3170
3171         cea = drm_find_cea_extension(edid);
3172         if (!cea) {
3173                 DRM_DEBUG_KMS("SAD: no CEA Extension found\n");
3174                 return -ENOENT;
3175         }
3176
3177         if (cea_revision(cea) < 3) {
3178                 DRM_DEBUG_KMS("SAD: wrong CEA revision\n");
3179                 return -ENOTSUPP;
3180         }
3181
3182         if (cea_db_offsets(cea, &start, &end)) {
3183                 DRM_DEBUG_KMS("SAD: invalid data block offsets\n");
3184                 return -EPROTO;
3185         }
3186
3187         for_each_cea_db(cea, i, start, end) {
3188                 u8 *db = &cea[i];
3189
3190                 if (cea_db_tag(db) == AUDIO_BLOCK) {
3191                         int j;
3192                         dbl = cea_db_payload_len(db);
3193
3194                         count = dbl / 3; /* SAD is 3B */
3195                         *sads = kcalloc(count, sizeof(**sads), GFP_KERNEL);
3196                         if (!*sads)
3197                                 return -ENOMEM;
3198                         for (j = 0; j < count; j++) {
3199                                 u8 *sad = &db[1 + j * 3];
3200
3201                                 (*sads)[j].format = (sad[0] & 0x78) >> 3;
3202                                 (*sads)[j].channels = sad[0] & 0x7;
3203                                 (*sads)[j].freq = sad[1] & 0x7F;
3204                                 (*sads)[j].byte2 = sad[2];
3205                         }
3206                         break;
3207                 }
3208         }
3209
3210         return count;
3211 }
3212 EXPORT_SYMBOL(drm_edid_to_sad);
3213
3214 /**
3215  * drm_edid_to_speaker_allocation - extracts Speaker Allocation Data Blocks from EDID
3216  * @edid: EDID to parse
3217  * @sadb: pointer to the speaker block
3218  *
3219  * Looks for CEA EDID block and extracts the Speaker Allocation Data Block from it.
3220  *
3221  * Note: The returned pointer needs to be freed using kfree().
3222  *
3223  * Return: The number of found Speaker Allocation Blocks or negative number on
3224  * error.
3225  */
3226 int drm_edid_to_speaker_allocation(struct edid *edid, u8 **sadb)
3227 {
3228         int count = 0;
3229         int i, start, end, dbl;
3230         const u8 *cea;
3231
3232         cea = drm_find_cea_extension(edid);
3233         if (!cea) {
3234                 DRM_DEBUG_KMS("SAD: no CEA Extension found\n");
3235                 return -ENOENT;
3236         }
3237
3238         if (cea_revision(cea) < 3) {
3239                 DRM_DEBUG_KMS("SAD: wrong CEA revision\n");
3240                 return -ENOTSUPP;
3241         }
3242
3243         if (cea_db_offsets(cea, &start, &end)) {
3244                 DRM_DEBUG_KMS("SAD: invalid data block offsets\n");
3245                 return -EPROTO;
3246         }
3247
3248         for_each_cea_db(cea, i, start, end) {
3249                 const u8 *db = &cea[i];
3250
3251                 if (cea_db_tag(db) == SPEAKER_BLOCK) {
3252                         dbl = cea_db_payload_len(db);
3253
3254                         /* Speaker Allocation Data Block */
3255                         if (dbl == 3) {
3256                                 *sadb = kmemdup(&db[1], dbl, GFP_KERNEL);
3257                                 if (!*sadb)
3258                                         return -ENOMEM;
3259                                 count = dbl;
3260                                 break;
3261                         }
3262                 }
3263         }
3264
3265         return count;
3266 }
3267 EXPORT_SYMBOL(drm_edid_to_speaker_allocation);
3268
3269 /**
3270  * drm_av_sync_delay - compute the HDMI/DP sink audio-video sync delay
3271  * @connector: connector associated with the HDMI/DP sink
3272  * @mode: the display mode
3273  *
3274  * Return: The HDMI/DP sink's audio-video sync delay in milliseconds or 0 if
3275  * the sink doesn't support audio or video.
3276  */
3277 int drm_av_sync_delay(struct drm_connector *connector,
3278                       struct drm_display_mode *mode)
3279 {
3280         int i = !!(mode->flags & DRM_MODE_FLAG_INTERLACE);
3281         int a, v;
3282
3283         if (!connector->latency_present[0])
3284                 return 0;
3285         if (!connector->latency_present[1])
3286                 i = 0;
3287
3288         a = connector->audio_latency[i];
3289         v = connector->video_latency[i];
3290
3291         /*
3292          * HDMI/DP sink doesn't support audio or video?
3293          */
3294         if (a == 255 || v == 255)
3295                 return 0;
3296
3297         /*
3298          * Convert raw EDID values to millisecond.
3299          * Treat unknown latency as 0ms.
3300          */
3301         if (a)
3302                 a = min(2 * (a - 1), 500);
3303         if (v)
3304                 v = min(2 * (v - 1), 500);
3305
3306         return max(v - a, 0);
3307 }
3308 EXPORT_SYMBOL(drm_av_sync_delay);
3309
3310 /**
3311  * drm_select_eld - select one ELD from multiple HDMI/DP sinks
3312  * @encoder: the encoder just changed display mode
3313  * @mode: the adjusted display mode
3314  *
3315  * It's possible for one encoder to be associated with multiple HDMI/DP sinks.
3316  * The policy is now hard coded to simply use the first HDMI/DP sink's ELD.
3317  *
3318  * Return: The connector associated with the first HDMI/DP sink that has ELD
3319  * attached to it.
3320  */
3321 struct drm_connector *drm_select_eld(struct drm_encoder *encoder,
3322                                      struct drm_display_mode *mode)
3323 {
3324         struct drm_connector *connector;
3325         struct drm_device *dev = encoder->dev;
3326
3327         WARN_ON(!mutex_is_locked(&dev->mode_config.mutex));
3328         WARN_ON(!drm_modeset_is_locked(&dev->mode_config.connection_mutex));
3329
3330         list_for_each_entry(connector, &dev->mode_config.connector_list, head)
3331                 if (connector->encoder == encoder && connector->eld[0])
3332                         return connector;
3333
3334         return NULL;
3335 }
3336 EXPORT_SYMBOL(drm_select_eld);
3337
3338 /**
3339  * drm_detect_hdmi_monitor - detect whether monitor is HDMI
3340  * @edid: monitor EDID information
3341  *
3342  * Parse the CEA extension according to CEA-861-B.
3343  *
3344  * Return: True if the monitor is HDMI, false if not or unknown.
3345  */
3346 bool drm_detect_hdmi_monitor(struct edid *edid)
3347 {
3348         u8 *edid_ext;
3349         int i;
3350         int start_offset, end_offset;
3351
3352         edid_ext = drm_find_cea_extension(edid);
3353         if (!edid_ext)
3354                 return false;
3355
3356         if (cea_db_offsets(edid_ext, &start_offset, &end_offset))
3357                 return false;
3358
3359         /*
3360          * Because HDMI identifier is in Vendor Specific Block,
3361          * search it from all data blocks of CEA extension.
3362          */
3363         for_each_cea_db(edid_ext, i, start_offset, end_offset) {
3364                 if (cea_db_is_hdmi_vsdb(&edid_ext[i]))
3365                         return true;
3366         }
3367
3368         return false;
3369 }
3370 EXPORT_SYMBOL(drm_detect_hdmi_monitor);
3371
3372 /**
3373  * drm_detect_monitor_audio - check monitor audio capability
3374  * @edid: EDID block to scan
3375  *
3376  * Monitor should have CEA extension block.
3377  * If monitor has 'basic audio', but no CEA audio blocks, it's 'basic
3378  * audio' only. If there is any audio extension block and supported
3379  * audio format, assume at least 'basic audio' support, even if 'basic
3380  * audio' is not defined in EDID.
3381  *
3382  * Return: True if the monitor supports audio, false otherwise.
3383  */
3384 bool drm_detect_monitor_audio(struct edid *edid)
3385 {
3386         u8 *edid_ext;
3387         int i, j;
3388         bool has_audio = false;
3389         int start_offset, end_offset;
3390
3391         edid_ext = drm_find_cea_extension(edid);
3392         if (!edid_ext)
3393                 goto end;
3394
3395         has_audio = ((edid_ext[3] & EDID_BASIC_AUDIO) != 0);
3396
3397         if (has_audio) {
3398                 DRM_DEBUG_KMS("Monitor has basic audio support\n");
3399                 goto end;
3400         }
3401
3402         if (cea_db_offsets(edid_ext, &start_offset, &end_offset))
3403                 goto end;
3404
3405         for_each_cea_db(edid_ext, i, start_offset, end_offset) {
3406                 if (cea_db_tag(&edid_ext[i]) == AUDIO_BLOCK) {
3407                         has_audio = true;
3408                         for (j = 1; j < cea_db_payload_len(&edid_ext[i]) + 1; j += 3)
3409                                 DRM_DEBUG_KMS("CEA audio format %d\n",
3410                                               (edid_ext[i + j] >> 3) & 0xf);
3411                         goto end;
3412                 }
3413         }
3414 end:
3415         return has_audio;
3416 }
3417 EXPORT_SYMBOL(drm_detect_monitor_audio);
3418
3419 /**
3420  * drm_rgb_quant_range_selectable - is RGB quantization range selectable?
3421  * @edid: EDID block to scan
3422  *
3423  * Check whether the monitor reports the RGB quantization range selection
3424  * as supported. The AVI infoframe can then be used to inform the monitor
3425  * which quantization range (full or limited) is used.
3426  *
3427  * Return: True if the RGB quantization range is selectable, false otherwise.
3428  */
3429 bool drm_rgb_quant_range_selectable(struct edid *edid)
3430 {
3431         u8 *edid_ext;
3432         int i, start, end;
3433
3434         edid_ext = drm_find_cea_extension(edid);
3435         if (!edid_ext)
3436                 return false;
3437
3438         if (cea_db_offsets(edid_ext, &start, &end))
3439                 return false;
3440
3441         for_each_cea_db(edid_ext, i, start, end) {
3442                 if (cea_db_tag(&edid_ext[i]) == VIDEO_CAPABILITY_BLOCK &&
3443                     cea_db_payload_len(&edid_ext[i]) == 2) {
3444                         DRM_DEBUG_KMS("CEA VCDB 0x%02x\n", edid_ext[i + 2]);
3445                         return edid_ext[i + 2] & EDID_CEA_VCDB_QS;
3446                 }
3447         }
3448
3449         return false;
3450 }
3451 EXPORT_SYMBOL(drm_rgb_quant_range_selectable);
3452
3453 /**
3454  * drm_assign_hdmi_deep_color_info - detect whether monitor supports
3455  * hdmi deep color modes and update drm_display_info if so.
3456  * @edid: monitor EDID information
3457  * @info: Updated with maximum supported deep color bpc and color format
3458  *        if deep color supported.
3459  * @connector: DRM connector, used only for debug output
3460  *
3461  * Parse the CEA extension according to CEA-861-B.
3462  * Return true if HDMI deep color supported, false if not or unknown.
3463  */
3464 static bool drm_assign_hdmi_deep_color_info(struct edid *edid,
3465                                             struct drm_display_info *info,
3466                                             struct drm_connector *connector)
3467 {
3468         u8 *edid_ext, *hdmi;
3469         int i;
3470         int start_offset, end_offset;
3471         unsigned int dc_bpc = 0;
3472
3473         edid_ext = drm_find_cea_extension(edid);
3474         if (!edid_ext)
3475                 return false;
3476
3477         if (cea_db_offsets(edid_ext, &start_offset, &end_offset))
3478                 return false;
3479
3480         /*
3481          * Because HDMI identifier is in Vendor Specific Block,
3482          * search it from all data blocks of CEA extension.
3483          */
3484         for_each_cea_db(edid_ext, i, start_offset, end_offset) {
3485                 if (cea_db_is_hdmi_vsdb(&edid_ext[i])) {
3486                         /* HDMI supports at least 8 bpc */
3487                         info->bpc = 8;
3488
3489                         hdmi = &edid_ext[i];
3490                         if (cea_db_payload_len(hdmi) < 6)
3491                                 return false;
3492
3493                         if (hdmi[6] & DRM_EDID_HDMI_DC_30) {
3494                                 dc_bpc = 10;
3495                                 info->edid_hdmi_dc_modes |= DRM_EDID_HDMI_DC_30;
3496                                 DRM_DEBUG("%s: HDMI sink does deep color 30.\n",
3497                                                   connector->name);
3498                         }
3499
3500                         if (hdmi[6] & DRM_EDID_HDMI_DC_36) {
3501                                 dc_bpc = 12;
3502                                 info->edid_hdmi_dc_modes |= DRM_EDID_HDMI_DC_36;
3503                                 DRM_DEBUG("%s: HDMI sink does deep color 36.\n",
3504                                                   connector->name);
3505                         }
3506
3507                         if (hdmi[6] & DRM_EDID_HDMI_DC_48) {
3508                                 dc_bpc = 16;
3509                                 info->edid_hdmi_dc_modes |= DRM_EDID_HDMI_DC_48;
3510                                 DRM_DEBUG("%s: HDMI sink does deep color 48.\n",
3511                                                   connector->name);
3512                         }
3513
3514                         if (dc_bpc > 0) {
3515                                 DRM_DEBUG("%s: Assigning HDMI sink color depth as %d bpc.\n",
3516                                                   connector->name, dc_bpc);
3517                                 info->bpc = dc_bpc;
3518
3519                                 /*
3520                                  * Deep color support mandates RGB444 support for all video
3521                                  * modes and forbids YCRCB422 support for all video modes per
3522                                  * HDMI 1.3 spec.
3523                                  */
3524                                 info->color_formats = DRM_COLOR_FORMAT_RGB444;
3525
3526                                 /* YCRCB444 is optional according to spec. */
3527                                 if (hdmi[6] & DRM_EDID_HDMI_DC_Y444) {
3528                                         info->color_formats |= DRM_COLOR_FORMAT_YCRCB444;
3529                                         DRM_DEBUG("%s: HDMI sink does YCRCB444 in deep color.\n",
3530                                                           connector->name);
3531                                 }
3532
3533                                 /*
3534                                  * Spec says that if any deep color mode is supported at all,
3535                                  * then deep color 36 bit must be supported.
3536                                  */
3537                                 if (!(hdmi[6] & DRM_EDID_HDMI_DC_36)) {
3538                                         DRM_DEBUG("%s: HDMI sink should do DC_36, but does not!\n",
3539                                                           connector->name);
3540                                 }
3541
3542                                 return true;
3543                         }
3544                         else {
3545                                 DRM_DEBUG("%s: No deep color support on this HDMI sink.\n",
3546                                                   connector->name);
3547                         }
3548                 }
3549         }
3550
3551         return false;
3552 }
3553
3554 /**
3555  * drm_add_display_info - pull display info out if present
3556  * @edid: EDID data
3557  * @info: display info (attached to connector)
3558  * @connector: connector whose edid is used to build display info
3559  *
3560  * Grab any available display info and stuff it into the drm_display_info
3561  * structure that's part of the connector.  Useful for tracking bpp and
3562  * color spaces.
3563  */
3564 static void drm_add_display_info(struct edid *edid,
3565                                  struct drm_display_info *info,
3566                                  struct drm_connector *connector)
3567 {
3568         u8 *edid_ext;
3569
3570         info->width_mm = edid->width_cm * 10;
3571         info->height_mm = edid->height_cm * 10;
3572
3573         /* driver figures it out in this case */
3574         info->bpc = 0;
3575         info->color_formats = 0;
3576
3577         if (edid->revision < 3)
3578                 return;
3579
3580         if (!(edid->input & DRM_EDID_INPUT_DIGITAL))
3581                 return;
3582
3583         /* Get data from CEA blocks if present */
3584         edid_ext = drm_find_cea_extension(edid);
3585         if (edid_ext) {
3586                 info->cea_rev = edid_ext[1];
3587
3588                 /* The existence of a CEA block should imply RGB support */
3589                 info->color_formats = DRM_COLOR_FORMAT_RGB444;
3590                 if (edid_ext[3] & EDID_CEA_YCRCB444)
3591                         info->color_formats |= DRM_COLOR_FORMAT_YCRCB444;
3592                 if (edid_ext[3] & EDID_CEA_YCRCB422)
3593                         info->color_formats |= DRM_COLOR_FORMAT_YCRCB422;
3594         }
3595
3596         /* HDMI deep color modes supported? Assign to info, if so */
3597         drm_assign_hdmi_deep_color_info(edid, info, connector);
3598
3599         /* Only defined for 1.4 with digital displays */
3600         if (edid->revision < 4)
3601                 return;
3602
3603         switch (edid->input & DRM_EDID_DIGITAL_DEPTH_MASK) {
3604         case DRM_EDID_DIGITAL_DEPTH_6:
3605                 info->bpc = 6;
3606                 break;
3607         case DRM_EDID_DIGITAL_DEPTH_8:
3608                 info->bpc = 8;
3609                 break;
3610         case DRM_EDID_DIGITAL_DEPTH_10:
3611                 info->bpc = 10;
3612                 break;
3613         case DRM_EDID_DIGITAL_DEPTH_12:
3614                 info->bpc = 12;
3615                 break;
3616         case DRM_EDID_DIGITAL_DEPTH_14:
3617                 info->bpc = 14;
3618                 break;
3619         case DRM_EDID_DIGITAL_DEPTH_16:
3620                 info->bpc = 16;
3621                 break;
3622         case DRM_EDID_DIGITAL_DEPTH_UNDEF:
3623         default:
3624                 info->bpc = 0;
3625                 break;
3626         }
3627
3628         DRM_DEBUG("%s: Assigning EDID-1.4 digital sink color depth as %d bpc.\n",
3629                           connector->name, info->bpc);
3630
3631         info->color_formats |= DRM_COLOR_FORMAT_RGB444;
3632         if (edid->features & DRM_EDID_FEATURE_RGB_YCRCB444)
3633                 info->color_formats |= DRM_COLOR_FORMAT_YCRCB444;
3634         if (edid->features & DRM_EDID_FEATURE_RGB_YCRCB422)
3635                 info->color_formats |= DRM_COLOR_FORMAT_YCRCB422;
3636 }
3637
3638 /**
3639  * drm_add_edid_modes - add modes from EDID data, if available
3640  * @connector: connector we're probing
3641  * @edid: EDID data
3642  *
3643  * Add the specified modes to the connector's mode list.
3644  *
3645  * Return: The number of modes added or 0 if we couldn't find any.
3646  */
3647 int drm_add_edid_modes(struct drm_connector *connector, struct edid *edid)
3648 {
3649         int num_modes = 0;
3650         u32 quirks;
3651
3652         if (edid == NULL) {
3653                 return 0;
3654         }
3655         if (!drm_edid_is_valid(edid)) {
3656                 dev_warn(connector->dev->dev, "%s: EDID invalid.\n",
3657                          connector->name);
3658                 return 0;
3659         }
3660
3661         quirks = edid_get_quirks(edid);
3662
3663         /*
3664          * EDID spec says modes should be preferred in this order:
3665          * - preferred detailed mode
3666          * - other detailed modes from base block
3667          * - detailed modes from extension blocks
3668          * - CVT 3-byte code modes
3669          * - standard timing codes
3670          * - established timing codes
3671          * - modes inferred from GTF or CVT range information
3672          *
3673          * We get this pretty much right.
3674          *
3675          * XXX order for additional mode types in extension blocks?
3676          */
3677         num_modes += add_detailed_modes(connector, edid, quirks);
3678         num_modes += add_cvt_modes(connector, edid);
3679         num_modes += add_standard_modes(connector, edid);
3680         num_modes += add_established_modes(connector, edid);
3681         if (edid->features & DRM_EDID_FEATURE_DEFAULT_GTF)
3682                 num_modes += add_inferred_modes(connector, edid);
3683         num_modes += add_cea_modes(connector, edid);
3684         num_modes += add_alternate_cea_modes(connector, edid);
3685
3686         if (quirks & (EDID_QUIRK_PREFER_LARGE_60 | EDID_QUIRK_PREFER_LARGE_75))
3687                 edid_fixup_preferred(connector, quirks);
3688
3689         drm_add_display_info(edid, &connector->display_info, connector);
3690
3691         if (quirks & EDID_QUIRK_FORCE_8BPC)
3692                 connector->display_info.bpc = 8;
3693
3694         if (quirks & EDID_QUIRK_FORCE_12BPC)
3695                 connector->display_info.bpc = 12;
3696
3697         return num_modes;
3698 }
3699 EXPORT_SYMBOL(drm_add_edid_modes);
3700
3701 /**
3702  * drm_add_modes_noedid - add modes for the connectors without EDID
3703  * @connector: connector we're probing
3704  * @hdisplay: the horizontal display limit
3705  * @vdisplay: the vertical display limit
3706  *
3707  * Add the specified modes to the connector's mode list. Only when the
3708  * hdisplay/vdisplay is not beyond the given limit, it will be added.
3709  *
3710  * Return: The number of modes added or 0 if we couldn't find any.
3711  */
3712 int drm_add_modes_noedid(struct drm_connector *connector,
3713                         int hdisplay, int vdisplay)
3714 {
3715         int i, count, num_modes = 0;
3716         struct drm_display_mode *mode;
3717         struct drm_device *dev = connector->dev;
3718
3719         count = sizeof(drm_dmt_modes) / sizeof(struct drm_display_mode);
3720         if (hdisplay < 0)
3721                 hdisplay = 0;
3722         if (vdisplay < 0)
3723                 vdisplay = 0;
3724
3725         for (i = 0; i < count; i++) {
3726                 const struct drm_display_mode *ptr = &drm_dmt_modes[i];
3727                 if (hdisplay && vdisplay) {
3728                         /*
3729                          * Only when two are valid, they will be used to check
3730                          * whether the mode should be added to the mode list of
3731                          * the connector.
3732                          */
3733                         if (ptr->hdisplay > hdisplay ||
3734                                         ptr->vdisplay > vdisplay)
3735                                 continue;
3736                 }
3737                 if (drm_mode_vrefresh(ptr) > 61)
3738                         continue;
3739                 mode = drm_mode_duplicate(dev, ptr);
3740                 if (mode) {
3741                         drm_mode_probed_add(connector, mode);
3742                         num_modes++;
3743                 }
3744         }
3745         return num_modes;
3746 }
3747 EXPORT_SYMBOL(drm_add_modes_noedid);
3748
3749 /**
3750  * drm_set_preferred_mode - Sets the preferred mode of a connector
3751  * @connector: connector whose mode list should be processed
3752  * @hpref: horizontal resolution of preferred mode
3753  * @vpref: vertical resolution of preferred mode
3754  *
3755  * Marks a mode as preferred if it matches the resolution specified by @hpref
3756  * and @vpref.
3757  */
3758 void drm_set_preferred_mode(struct drm_connector *connector,
3759                            int hpref, int vpref)
3760 {
3761         struct drm_display_mode *mode;
3762
3763         list_for_each_entry(mode, &connector->probed_modes, head) {
3764                 if (mode->hdisplay == hpref &&
3765                     mode->vdisplay == vpref)
3766                         mode->type |= DRM_MODE_TYPE_PREFERRED;
3767         }
3768 }
3769 EXPORT_SYMBOL(drm_set_preferred_mode);
3770
3771 /**
3772  * drm_hdmi_avi_infoframe_from_display_mode() - fill an HDMI AVI infoframe with
3773  *                                              data from a DRM display mode
3774  * @frame: HDMI AVI infoframe
3775  * @mode: DRM display mode
3776  *
3777  * Return: 0 on success or a negative error code on failure.
3778  */
3779 int
3780 drm_hdmi_avi_infoframe_from_display_mode(struct hdmi_avi_infoframe *frame,
3781                                          const struct drm_display_mode *mode)
3782 {
3783         int err;
3784
3785         if (!frame || !mode)
3786                 return -EINVAL;
3787
3788         err = hdmi_avi_infoframe_init(frame);
3789         if (err < 0)
3790                 return err;
3791
3792         if (mode->flags & DRM_MODE_FLAG_DBLCLK)
3793                 frame->pixel_repeat = 1;
3794
3795         frame->video_code = drm_match_cea_mode(mode);
3796
3797         frame->picture_aspect = HDMI_PICTURE_ASPECT_NONE;
3798
3799         /*
3800          * Populate picture aspect ratio from either
3801          * user input (if specified) or from the CEA mode list.
3802          */
3803         if (mode->picture_aspect_ratio == HDMI_PICTURE_ASPECT_4_3 ||
3804                 mode->picture_aspect_ratio == HDMI_PICTURE_ASPECT_16_9)
3805                 frame->picture_aspect = mode->picture_aspect_ratio;
3806         else if (frame->video_code > 0)
3807                 frame->picture_aspect = drm_get_cea_aspect_ratio(
3808                                                 frame->video_code);
3809
3810         frame->active_aspect = HDMI_ACTIVE_ASPECT_PICTURE;
3811         frame->scan_mode = HDMI_SCAN_MODE_UNDERSCAN;
3812
3813         return 0;
3814 }
3815 EXPORT_SYMBOL(drm_hdmi_avi_infoframe_from_display_mode);
3816
3817 static enum hdmi_3d_structure
3818 s3d_structure_from_display_mode(const struct drm_display_mode *mode)
3819 {
3820         u32 layout = mode->flags & DRM_MODE_FLAG_3D_MASK;
3821
3822         switch (layout) {
3823         case DRM_MODE_FLAG_3D_FRAME_PACKING:
3824                 return HDMI_3D_STRUCTURE_FRAME_PACKING;
3825         case DRM_MODE_FLAG_3D_FIELD_ALTERNATIVE:
3826                 return HDMI_3D_STRUCTURE_FIELD_ALTERNATIVE;
3827         case DRM_MODE_FLAG_3D_LINE_ALTERNATIVE:
3828                 return HDMI_3D_STRUCTURE_LINE_ALTERNATIVE;
3829         case DRM_MODE_FLAG_3D_SIDE_BY_SIDE_FULL:
3830                 return HDMI_3D_STRUCTURE_SIDE_BY_SIDE_FULL;
3831         case DRM_MODE_FLAG_3D_L_DEPTH:
3832                 return HDMI_3D_STRUCTURE_L_DEPTH;
3833         case DRM_MODE_FLAG_3D_L_DEPTH_GFX_GFX_DEPTH:
3834                 return HDMI_3D_STRUCTURE_L_DEPTH_GFX_GFX_DEPTH;
3835         case DRM_MODE_FLAG_3D_TOP_AND_BOTTOM:
3836                 return HDMI_3D_STRUCTURE_TOP_AND_BOTTOM;
3837         case DRM_MODE_FLAG_3D_SIDE_BY_SIDE_HALF:
3838                 return HDMI_3D_STRUCTURE_SIDE_BY_SIDE_HALF;
3839         default:
3840                 return HDMI_3D_STRUCTURE_INVALID;
3841         }
3842 }
3843
3844 /**
3845  * drm_hdmi_vendor_infoframe_from_display_mode() - fill an HDMI infoframe with
3846  * data from a DRM display mode
3847  * @frame: HDMI vendor infoframe
3848  * @mode: DRM display mode
3849  *
3850  * Note that there's is a need to send HDMI vendor infoframes only when using a
3851  * 4k or stereoscopic 3D mode. So when giving any other mode as input this
3852  * function will return -EINVAL, error that can be safely ignored.
3853  *
3854  * Return: 0 on success or a negative error code on failure.
3855  */
3856 int
3857 drm_hdmi_vendor_infoframe_from_display_mode(struct hdmi_vendor_infoframe *frame,
3858                                             const struct drm_display_mode *mode)
3859 {
3860         int err;
3861         u32 s3d_flags;
3862         u8 vic;
3863
3864         if (!frame || !mode)
3865                 return -EINVAL;
3866
3867         vic = drm_match_hdmi_mode(mode);
3868         s3d_flags = mode->flags & DRM_MODE_FLAG_3D_MASK;
3869
3870         if (!vic && !s3d_flags)
3871                 return -EINVAL;
3872
3873         if (vic && s3d_flags)
3874                 return -EINVAL;
3875
3876         err = hdmi_vendor_infoframe_init(frame);
3877         if (err < 0)
3878                 return err;
3879
3880         if (vic)
3881                 frame->vic = vic;
3882         else
3883                 frame->s3d_struct = s3d_structure_from_display_mode(mode);
3884
3885         return 0;
3886 }
3887 EXPORT_SYMBOL(drm_hdmi_vendor_infoframe_from_display_mode);