drm/i915/bdw: Pin the context backing objects to GGTT on-demand
[cascardo/linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34
35 #include "i915_reg.h"
36 #include "intel_bios.h"
37 #include "intel_ringbuffer.h"
38 #include "intel_lrc.h"
39 #include "i915_gem_gtt.h"
40 #include "i915_gem_render_state.h"
41 #include <linux/io-mapping.h>
42 #include <linux/i2c.h>
43 #include <linux/i2c-algo-bit.h>
44 #include <drm/intel-gtt.h>
45 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
46 #include <drm/drm_gem.h>
47 #include <linux/backlight.h>
48 #include <linux/hashtable.h>
49 #include <linux/intel-iommu.h>
50 #include <linux/kref.h>
51 #include <linux/pm_qos.h>
52
53 /* General customization:
54  */
55
56 #define DRIVER_NAME             "i915"
57 #define DRIVER_DESC             "Intel Graphics"
58 #define DRIVER_DATE             "20141107"
59
60 #undef WARN_ON
61 #define WARN_ON(x)              WARN(x, "WARN_ON(" #x ")")
62
63 enum pipe {
64         INVALID_PIPE = -1,
65         PIPE_A = 0,
66         PIPE_B,
67         PIPE_C,
68         _PIPE_EDP,
69         I915_MAX_PIPES = _PIPE_EDP
70 };
71 #define pipe_name(p) ((p) + 'A')
72
73 enum transcoder {
74         TRANSCODER_A = 0,
75         TRANSCODER_B,
76         TRANSCODER_C,
77         TRANSCODER_EDP,
78         I915_MAX_TRANSCODERS
79 };
80 #define transcoder_name(t) ((t) + 'A')
81
82 /*
83  * This is the maximum (across all platforms) number of planes (primary +
84  * sprites) that can be active at the same time on one pipe.
85  *
86  * This value doesn't count the cursor plane.
87  */
88 #define I915_MAX_PLANES 3
89
90 enum plane {
91         PLANE_A = 0,
92         PLANE_B,
93         PLANE_C,
94 };
95 #define plane_name(p) ((p) + 'A')
96
97 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
98
99 enum port {
100         PORT_A = 0,
101         PORT_B,
102         PORT_C,
103         PORT_D,
104         PORT_E,
105         I915_MAX_PORTS
106 };
107 #define port_name(p) ((p) + 'A')
108
109 #define I915_NUM_PHYS_VLV 2
110
111 enum dpio_channel {
112         DPIO_CH0,
113         DPIO_CH1
114 };
115
116 enum dpio_phy {
117         DPIO_PHY0,
118         DPIO_PHY1
119 };
120
121 enum intel_display_power_domain {
122         POWER_DOMAIN_PIPE_A,
123         POWER_DOMAIN_PIPE_B,
124         POWER_DOMAIN_PIPE_C,
125         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
126         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
127         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
128         POWER_DOMAIN_TRANSCODER_A,
129         POWER_DOMAIN_TRANSCODER_B,
130         POWER_DOMAIN_TRANSCODER_C,
131         POWER_DOMAIN_TRANSCODER_EDP,
132         POWER_DOMAIN_PORT_DDI_A_2_LANES,
133         POWER_DOMAIN_PORT_DDI_A_4_LANES,
134         POWER_DOMAIN_PORT_DDI_B_2_LANES,
135         POWER_DOMAIN_PORT_DDI_B_4_LANES,
136         POWER_DOMAIN_PORT_DDI_C_2_LANES,
137         POWER_DOMAIN_PORT_DDI_C_4_LANES,
138         POWER_DOMAIN_PORT_DDI_D_2_LANES,
139         POWER_DOMAIN_PORT_DDI_D_4_LANES,
140         POWER_DOMAIN_PORT_DSI,
141         POWER_DOMAIN_PORT_CRT,
142         POWER_DOMAIN_PORT_OTHER,
143         POWER_DOMAIN_VGA,
144         POWER_DOMAIN_AUDIO,
145         POWER_DOMAIN_PLLS,
146         POWER_DOMAIN_INIT,
147
148         POWER_DOMAIN_NUM,
149 };
150
151 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
152 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
153                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
154 #define POWER_DOMAIN_TRANSCODER(tran) \
155         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
156          (tran) + POWER_DOMAIN_TRANSCODER_A)
157
158 enum hpd_pin {
159         HPD_NONE = 0,
160         HPD_PORT_A = HPD_NONE, /* PORT_A is internal */
161         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
162         HPD_CRT,
163         HPD_SDVO_B,
164         HPD_SDVO_C,
165         HPD_PORT_B,
166         HPD_PORT_C,
167         HPD_PORT_D,
168         HPD_NUM_PINS
169 };
170
171 #define I915_GEM_GPU_DOMAINS \
172         (I915_GEM_DOMAIN_RENDER | \
173          I915_GEM_DOMAIN_SAMPLER | \
174          I915_GEM_DOMAIN_COMMAND | \
175          I915_GEM_DOMAIN_INSTRUCTION | \
176          I915_GEM_DOMAIN_VERTEX)
177
178 #define for_each_pipe(__dev_priv, __p) \
179         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
180 #define for_each_plane(pipe, p) \
181         for ((p) = 0; (p) < INTEL_INFO(dev)->num_sprites[(pipe)] + 1; (p)++)
182 #define for_each_sprite(p, s) for ((s) = 0; (s) < INTEL_INFO(dev)->num_sprites[(p)]; (s)++)
183
184 #define for_each_crtc(dev, crtc) \
185         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
186
187 #define for_each_intel_crtc(dev, intel_crtc) \
188         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
189
190 #define for_each_intel_encoder(dev, intel_encoder)              \
191         list_for_each_entry(intel_encoder,                      \
192                             &(dev)->mode_config.encoder_list,   \
193                             base.head)
194
195 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
196         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
197                 if ((intel_encoder)->base.crtc == (__crtc))
198
199 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
200         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
201                 if ((intel_connector)->base.encoder == (__encoder))
202
203 #define for_each_power_domain(domain, mask)                             \
204         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
205                 if ((1 << (domain)) & (mask))
206
207 struct drm_i915_private;
208 struct i915_mm_struct;
209 struct i915_mmu_object;
210
211 enum intel_dpll_id {
212         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
213         /* real shared dpll ids must be >= 0 */
214         DPLL_ID_PCH_PLL_A = 0,
215         DPLL_ID_PCH_PLL_B = 1,
216         /* hsw/bdw */
217         DPLL_ID_WRPLL1 = 0,
218         DPLL_ID_WRPLL2 = 1,
219         /* skl */
220         DPLL_ID_SKL_DPLL1 = 0,
221         DPLL_ID_SKL_DPLL2 = 1,
222         DPLL_ID_SKL_DPLL3 = 2,
223 };
224 #define I915_NUM_PLLS 3
225
226 struct intel_dpll_hw_state {
227         /* i9xx, pch plls */
228         uint32_t dpll;
229         uint32_t dpll_md;
230         uint32_t fp0;
231         uint32_t fp1;
232
233         /* hsw, bdw */
234         uint32_t wrpll;
235
236         /* skl */
237         /*
238          * DPLL_CTRL1 has 6 bits for each each this DPLL. We store those in
239          * lower part of crtl1 and they get shifted into position when writing
240          * the register.  This allows us to easily compare the state to share
241          * the DPLL.
242          */
243         uint32_t ctrl1;
244         /* HDMI only, 0 when used for DP */
245         uint32_t cfgcr1, cfgcr2;
246 };
247
248 struct intel_shared_dpll_config {
249         unsigned crtc_mask; /* mask of CRTCs sharing this PLL */
250         struct intel_dpll_hw_state hw_state;
251 };
252
253 struct intel_shared_dpll {
254         struct intel_shared_dpll_config config;
255         struct intel_shared_dpll_config *new_config;
256
257         int active; /* count of number of active CRTCs (i.e. DPMS on) */
258         bool on; /* is the PLL actually active? Disabled during modeset */
259         const char *name;
260         /* should match the index in the dev_priv->shared_dplls array */
261         enum intel_dpll_id id;
262         /* The mode_set hook is optional and should be used together with the
263          * intel_prepare_shared_dpll function. */
264         void (*mode_set)(struct drm_i915_private *dev_priv,
265                          struct intel_shared_dpll *pll);
266         void (*enable)(struct drm_i915_private *dev_priv,
267                        struct intel_shared_dpll *pll);
268         void (*disable)(struct drm_i915_private *dev_priv,
269                         struct intel_shared_dpll *pll);
270         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
271                              struct intel_shared_dpll *pll,
272                              struct intel_dpll_hw_state *hw_state);
273 };
274
275 #define SKL_DPLL0 0
276 #define SKL_DPLL1 1
277 #define SKL_DPLL2 2
278 #define SKL_DPLL3 3
279
280 /* Used by dp and fdi links */
281 struct intel_link_m_n {
282         uint32_t        tu;
283         uint32_t        gmch_m;
284         uint32_t        gmch_n;
285         uint32_t        link_m;
286         uint32_t        link_n;
287 };
288
289 void intel_link_compute_m_n(int bpp, int nlanes,
290                             int pixel_clock, int link_clock,
291                             struct intel_link_m_n *m_n);
292
293 /* Interface history:
294  *
295  * 1.1: Original.
296  * 1.2: Add Power Management
297  * 1.3: Add vblank support
298  * 1.4: Fix cmdbuffer path, add heap destroy
299  * 1.5: Add vblank pipe configuration
300  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
301  *      - Support vertical blank on secondary display pipe
302  */
303 #define DRIVER_MAJOR            1
304 #define DRIVER_MINOR            6
305 #define DRIVER_PATCHLEVEL       0
306
307 #define WATCH_LISTS     0
308
309 struct opregion_header;
310 struct opregion_acpi;
311 struct opregion_swsci;
312 struct opregion_asle;
313
314 struct intel_opregion {
315         struct opregion_header __iomem *header;
316         struct opregion_acpi __iomem *acpi;
317         struct opregion_swsci __iomem *swsci;
318         u32 swsci_gbda_sub_functions;
319         u32 swsci_sbcb_sub_functions;
320         struct opregion_asle __iomem *asle;
321         void __iomem *vbt;
322         u32 __iomem *lid_state;
323         struct work_struct asle_work;
324 };
325 #define OPREGION_SIZE            (8*1024)
326
327 struct intel_overlay;
328 struct intel_overlay_error_state;
329
330 struct drm_local_map;
331
332 struct drm_i915_master_private {
333         struct drm_local_map *sarea;
334         struct _drm_i915_sarea *sarea_priv;
335 };
336 #define I915_FENCE_REG_NONE -1
337 #define I915_MAX_NUM_FENCES 32
338 /* 32 fences + sign bit for FENCE_REG_NONE */
339 #define I915_MAX_NUM_FENCE_BITS 6
340
341 struct drm_i915_fence_reg {
342         struct list_head lru_list;
343         struct drm_i915_gem_object *obj;
344         int pin_count;
345 };
346
347 struct sdvo_device_mapping {
348         u8 initialized;
349         u8 dvo_port;
350         u8 slave_addr;
351         u8 dvo_wiring;
352         u8 i2c_pin;
353         u8 ddc_pin;
354 };
355
356 struct intel_display_error_state;
357
358 struct drm_i915_error_state {
359         struct kref ref;
360         struct timeval time;
361
362         char error_msg[128];
363         u32 reset_count;
364         u32 suspend_count;
365
366         /* Generic register state */
367         u32 eir;
368         u32 pgtbl_er;
369         u32 ier;
370         u32 gtier[4];
371         u32 ccid;
372         u32 derrmr;
373         u32 forcewake;
374         u32 error; /* gen6+ */
375         u32 err_int; /* gen7 */
376         u32 done_reg;
377         u32 gac_eco;
378         u32 gam_ecochk;
379         u32 gab_ctl;
380         u32 gfx_mode;
381         u32 extra_instdone[I915_NUM_INSTDONE_REG];
382         u64 fence[I915_MAX_NUM_FENCES];
383         struct intel_overlay_error_state *overlay;
384         struct intel_display_error_state *display;
385         struct drm_i915_error_object *semaphore_obj;
386
387         struct drm_i915_error_ring {
388                 bool valid;
389                 /* Software tracked state */
390                 bool waiting;
391                 int hangcheck_score;
392                 enum intel_ring_hangcheck_action hangcheck_action;
393                 int num_requests;
394
395                 /* our own tracking of ring head and tail */
396                 u32 cpu_ring_head;
397                 u32 cpu_ring_tail;
398
399                 u32 semaphore_seqno[I915_NUM_RINGS - 1];
400
401                 /* Register state */
402                 u32 tail;
403                 u32 head;
404                 u32 ctl;
405                 u32 hws;
406                 u32 ipeir;
407                 u32 ipehr;
408                 u32 instdone;
409                 u32 bbstate;
410                 u32 instpm;
411                 u32 instps;
412                 u32 seqno;
413                 u64 bbaddr;
414                 u64 acthd;
415                 u32 fault_reg;
416                 u64 faddr;
417                 u32 rc_psmi; /* sleep state */
418                 u32 semaphore_mboxes[I915_NUM_RINGS - 1];
419
420                 struct drm_i915_error_object {
421                         int page_count;
422                         u32 gtt_offset;
423                         u32 *pages[0];
424                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
425
426                 struct drm_i915_error_request {
427                         long jiffies;
428                         u32 seqno;
429                         u32 tail;
430                 } *requests;
431
432                 struct {
433                         u32 gfx_mode;
434                         union {
435                                 u64 pdp[4];
436                                 u32 pp_dir_base;
437                         };
438                 } vm_info;
439
440                 pid_t pid;
441                 char comm[TASK_COMM_LEN];
442         } ring[I915_NUM_RINGS];
443
444         struct drm_i915_error_buffer {
445                 u32 size;
446                 u32 name;
447                 u32 rseqno, wseqno;
448                 u32 gtt_offset;
449                 u32 read_domains;
450                 u32 write_domain;
451                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
452                 s32 pinned:2;
453                 u32 tiling:2;
454                 u32 dirty:1;
455                 u32 purgeable:1;
456                 u32 userptr:1;
457                 s32 ring:4;
458                 u32 cache_level:3;
459         } **active_bo, **pinned_bo;
460
461         u32 *active_bo_count, *pinned_bo_count;
462         u32 vm_count;
463 };
464
465 struct intel_connector;
466 struct intel_encoder;
467 struct intel_crtc_config;
468 struct intel_plane_config;
469 struct intel_crtc;
470 struct intel_limit;
471 struct dpll;
472
473 struct drm_i915_display_funcs {
474         bool (*fbc_enabled)(struct drm_device *dev);
475         void (*enable_fbc)(struct drm_crtc *crtc);
476         void (*disable_fbc)(struct drm_device *dev);
477         int (*get_display_clock_speed)(struct drm_device *dev);
478         int (*get_fifo_size)(struct drm_device *dev, int plane);
479         /**
480          * find_dpll() - Find the best values for the PLL
481          * @limit: limits for the PLL
482          * @crtc: current CRTC
483          * @target: target frequency in kHz
484          * @refclk: reference clock frequency in kHz
485          * @match_clock: if provided, @best_clock P divider must
486          *               match the P divider from @match_clock
487          *               used for LVDS downclocking
488          * @best_clock: best PLL values found
489          *
490          * Returns true on success, false on failure.
491          */
492         bool (*find_dpll)(const struct intel_limit *limit,
493                           struct intel_crtc *crtc,
494                           int target, int refclk,
495                           struct dpll *match_clock,
496                           struct dpll *best_clock);
497         void (*update_wm)(struct drm_crtc *crtc);
498         void (*update_sprite_wm)(struct drm_plane *plane,
499                                  struct drm_crtc *crtc,
500                                  uint32_t sprite_width, uint32_t sprite_height,
501                                  int pixel_size, bool enable, bool scaled);
502         void (*modeset_global_resources)(struct drm_device *dev);
503         /* Returns the active state of the crtc, and if the crtc is active,
504          * fills out the pipe-config with the hw state. */
505         bool (*get_pipe_config)(struct intel_crtc *,
506                                 struct intel_crtc_config *);
507         void (*get_plane_config)(struct intel_crtc *,
508                                  struct intel_plane_config *);
509         int (*crtc_compute_clock)(struct intel_crtc *crtc);
510         void (*crtc_enable)(struct drm_crtc *crtc);
511         void (*crtc_disable)(struct drm_crtc *crtc);
512         void (*off)(struct drm_crtc *crtc);
513         void (*audio_codec_enable)(struct drm_connector *connector,
514                                    struct intel_encoder *encoder,
515                                    struct drm_display_mode *mode);
516         void (*audio_codec_disable)(struct intel_encoder *encoder);
517         void (*fdi_link_train)(struct drm_crtc *crtc);
518         void (*init_clock_gating)(struct drm_device *dev);
519         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
520                           struct drm_framebuffer *fb,
521                           struct drm_i915_gem_object *obj,
522                           struct intel_engine_cs *ring,
523                           uint32_t flags);
524         void (*update_primary_plane)(struct drm_crtc *crtc,
525                                      struct drm_framebuffer *fb,
526                                      int x, int y);
527         void (*hpd_irq_setup)(struct drm_device *dev);
528         /* clock updates for mode set */
529         /* cursor updates */
530         /* render clock increase/decrease */
531         /* display clock increase/decrease */
532         /* pll clock increase/decrease */
533
534         int (*setup_backlight)(struct intel_connector *connector, enum pipe pipe);
535         uint32_t (*get_backlight)(struct intel_connector *connector);
536         void (*set_backlight)(struct intel_connector *connector,
537                               uint32_t level);
538         void (*disable_backlight)(struct intel_connector *connector);
539         void (*enable_backlight)(struct intel_connector *connector);
540 };
541
542 struct intel_uncore_funcs {
543         void (*force_wake_get)(struct drm_i915_private *dev_priv,
544                                                         int fw_engine);
545         void (*force_wake_put)(struct drm_i915_private *dev_priv,
546                                                         int fw_engine);
547
548         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
549         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
550         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
551         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
552
553         void (*mmio_writeb)(struct drm_i915_private *dev_priv, off_t offset,
554                                 uint8_t val, bool trace);
555         void (*mmio_writew)(struct drm_i915_private *dev_priv, off_t offset,
556                                 uint16_t val, bool trace);
557         void (*mmio_writel)(struct drm_i915_private *dev_priv, off_t offset,
558                                 uint32_t val, bool trace);
559         void (*mmio_writeq)(struct drm_i915_private *dev_priv, off_t offset,
560                                 uint64_t val, bool trace);
561 };
562
563 struct intel_uncore {
564         spinlock_t lock; /** lock is also taken in irq contexts. */
565
566         struct intel_uncore_funcs funcs;
567
568         unsigned fifo_count;
569         unsigned forcewake_count;
570
571         unsigned fw_rendercount;
572         unsigned fw_mediacount;
573         unsigned fw_blittercount;
574
575         struct timer_list force_wake_timer;
576 };
577
578 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
579         func(is_mobile) sep \
580         func(is_i85x) sep \
581         func(is_i915g) sep \
582         func(is_i945gm) sep \
583         func(is_g33) sep \
584         func(need_gfx_hws) sep \
585         func(is_g4x) sep \
586         func(is_pineview) sep \
587         func(is_broadwater) sep \
588         func(is_crestline) sep \
589         func(is_ivybridge) sep \
590         func(is_valleyview) sep \
591         func(is_haswell) sep \
592         func(is_skylake) sep \
593         func(is_preliminary) sep \
594         func(has_fbc) sep \
595         func(has_pipe_cxsr) sep \
596         func(has_hotplug) sep \
597         func(cursor_needs_physical) sep \
598         func(has_overlay) sep \
599         func(overlay_needs_physical) sep \
600         func(supports_tv) sep \
601         func(has_llc) sep \
602         func(has_ddi) sep \
603         func(has_fpga_dbg)
604
605 #define DEFINE_FLAG(name) u8 name:1
606 #define SEP_SEMICOLON ;
607
608 struct intel_device_info {
609         u32 display_mmio_offset;
610         u16 device_id;
611         u8 num_pipes:3;
612         u8 num_sprites[I915_MAX_PIPES];
613         u8 gen;
614         u8 ring_mask; /* Rings supported by the HW */
615         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
616         /* Register offsets for the various display pipes and transcoders */
617         int pipe_offsets[I915_MAX_TRANSCODERS];
618         int trans_offsets[I915_MAX_TRANSCODERS];
619         int palette_offsets[I915_MAX_PIPES];
620         int cursor_offsets[I915_MAX_PIPES];
621 };
622
623 #undef DEFINE_FLAG
624 #undef SEP_SEMICOLON
625
626 enum i915_cache_level {
627         I915_CACHE_NONE = 0,
628         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
629         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
630                               caches, eg sampler/render caches, and the
631                               large Last-Level-Cache. LLC is coherent with
632                               the CPU, but L3 is only visible to the GPU. */
633         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
634 };
635
636 struct i915_ctx_hang_stats {
637         /* This context had batch pending when hang was declared */
638         unsigned batch_pending;
639
640         /* This context had batch active when hang was declared */
641         unsigned batch_active;
642
643         /* Time when this context was last blamed for a GPU reset */
644         unsigned long guilty_ts;
645
646         /* This context is banned to submit more work */
647         bool banned;
648 };
649
650 /* This must match up with the value previously used for execbuf2.rsvd1. */
651 #define DEFAULT_CONTEXT_HANDLE 0
652 /**
653  * struct intel_context - as the name implies, represents a context.
654  * @ref: reference count.
655  * @user_handle: userspace tracking identity for this context.
656  * @remap_slice: l3 row remapping information.
657  * @file_priv: filp associated with this context (NULL for global default
658  *             context).
659  * @hang_stats: information about the role of this context in possible GPU
660  *              hangs.
661  * @vm: virtual memory space used by this context.
662  * @legacy_hw_ctx: render context backing object and whether it is correctly
663  *                initialized (legacy ring submission mechanism only).
664  * @link: link in the global list of contexts.
665  *
666  * Contexts are memory images used by the hardware to store copies of their
667  * internal state.
668  */
669 struct intel_context {
670         struct kref ref;
671         int user_handle;
672         uint8_t remap_slice;
673         struct drm_i915_file_private *file_priv;
674         struct i915_ctx_hang_stats hang_stats;
675         struct i915_hw_ppgtt *ppgtt;
676
677         /* Legacy ring buffer submission */
678         struct {
679                 struct drm_i915_gem_object *rcs_state;
680                 bool initialized;
681         } legacy_hw_ctx;
682
683         /* Execlists */
684         bool rcs_initialized;
685         struct {
686                 struct drm_i915_gem_object *state;
687                 struct intel_ringbuffer *ringbuf;
688                 int unpin_count;
689         } engine[I915_NUM_RINGS];
690
691         struct list_head link;
692 };
693
694 struct i915_fbc {
695         unsigned long size;
696         unsigned threshold;
697         unsigned int fb_id;
698         enum plane plane;
699         int y;
700
701         struct drm_mm_node compressed_fb;
702         struct drm_mm_node *compressed_llb;
703
704         bool false_color;
705
706         /* Tracks whether the HW is actually enabled, not whether the feature is
707          * possible. */
708         bool enabled;
709
710         /* On gen8 some rings cannont perform fbc clean operation so for now
711          * we are doing this on SW with mmio.
712          * This variable works in the opposite information direction
713          * of ring->fbc_dirty telling software on frontbuffer tracking
714          * to perform the cache clean on sw side.
715          */
716         bool need_sw_cache_clean;
717
718         struct intel_fbc_work {
719                 struct delayed_work work;
720                 struct drm_crtc *crtc;
721                 struct drm_framebuffer *fb;
722         } *fbc_work;
723
724         enum no_fbc_reason {
725                 FBC_OK, /* FBC is enabled */
726                 FBC_UNSUPPORTED, /* FBC is not supported by this chipset */
727                 FBC_NO_OUTPUT, /* no outputs enabled to compress */
728                 FBC_STOLEN_TOO_SMALL, /* not enough space for buffers */
729                 FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
730                 FBC_MODE_TOO_LARGE, /* mode too large for compression */
731                 FBC_BAD_PLANE, /* fbc not supported on plane */
732                 FBC_NOT_TILED, /* buffer not tiled */
733                 FBC_MULTIPLE_PIPES, /* more than one pipe active */
734                 FBC_MODULE_PARAM,
735                 FBC_CHIP_DEFAULT, /* disabled by default on this chip */
736         } no_fbc_reason;
737 };
738
739 struct i915_drrs {
740         struct intel_connector *connector;
741 };
742
743 struct intel_dp;
744 struct i915_psr {
745         struct mutex lock;
746         bool sink_support;
747         bool source_ok;
748         struct intel_dp *enabled;
749         bool active;
750         struct delayed_work work;
751         unsigned busy_frontbuffer_bits;
752 };
753
754 enum intel_pch {
755         PCH_NONE = 0,   /* No PCH present */
756         PCH_IBX,        /* Ibexpeak PCH */
757         PCH_CPT,        /* Cougarpoint PCH */
758         PCH_LPT,        /* Lynxpoint PCH */
759         PCH_SPT,        /* Sunrisepoint PCH */
760         PCH_NOP,
761 };
762
763 enum intel_sbi_destination {
764         SBI_ICLK,
765         SBI_MPHY,
766 };
767
768 #define QUIRK_PIPEA_FORCE (1<<0)
769 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
770 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
771 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
772 #define QUIRK_PIPEB_FORCE (1<<4)
773
774 struct intel_fbdev;
775 struct intel_fbc_work;
776
777 struct intel_gmbus {
778         struct i2c_adapter adapter;
779         u32 force_bit;
780         u32 reg0;
781         u32 gpio_reg;
782         struct i2c_algo_bit_data bit_algo;
783         struct drm_i915_private *dev_priv;
784 };
785
786 struct i915_suspend_saved_registers {
787         u8 saveLBB;
788         u32 saveDSPACNTR;
789         u32 saveDSPBCNTR;
790         u32 saveDSPARB;
791         u32 savePIPEACONF;
792         u32 savePIPEBCONF;
793         u32 savePIPEASRC;
794         u32 savePIPEBSRC;
795         u32 saveFPA0;
796         u32 saveFPA1;
797         u32 saveDPLL_A;
798         u32 saveDPLL_A_MD;
799         u32 saveHTOTAL_A;
800         u32 saveHBLANK_A;
801         u32 saveHSYNC_A;
802         u32 saveVTOTAL_A;
803         u32 saveVBLANK_A;
804         u32 saveVSYNC_A;
805         u32 saveBCLRPAT_A;
806         u32 saveTRANSACONF;
807         u32 saveTRANS_HTOTAL_A;
808         u32 saveTRANS_HBLANK_A;
809         u32 saveTRANS_HSYNC_A;
810         u32 saveTRANS_VTOTAL_A;
811         u32 saveTRANS_VBLANK_A;
812         u32 saveTRANS_VSYNC_A;
813         u32 savePIPEASTAT;
814         u32 saveDSPASTRIDE;
815         u32 saveDSPASIZE;
816         u32 saveDSPAPOS;
817         u32 saveDSPAADDR;
818         u32 saveDSPASURF;
819         u32 saveDSPATILEOFF;
820         u32 savePFIT_PGM_RATIOS;
821         u32 saveBLC_HIST_CTL;
822         u32 saveBLC_PWM_CTL;
823         u32 saveBLC_PWM_CTL2;
824         u32 saveBLC_CPU_PWM_CTL;
825         u32 saveBLC_CPU_PWM_CTL2;
826         u32 saveFPB0;
827         u32 saveFPB1;
828         u32 saveDPLL_B;
829         u32 saveDPLL_B_MD;
830         u32 saveHTOTAL_B;
831         u32 saveHBLANK_B;
832         u32 saveHSYNC_B;
833         u32 saveVTOTAL_B;
834         u32 saveVBLANK_B;
835         u32 saveVSYNC_B;
836         u32 saveBCLRPAT_B;
837         u32 saveTRANSBCONF;
838         u32 saveTRANS_HTOTAL_B;
839         u32 saveTRANS_HBLANK_B;
840         u32 saveTRANS_HSYNC_B;
841         u32 saveTRANS_VTOTAL_B;
842         u32 saveTRANS_VBLANK_B;
843         u32 saveTRANS_VSYNC_B;
844         u32 savePIPEBSTAT;
845         u32 saveDSPBSTRIDE;
846         u32 saveDSPBSIZE;
847         u32 saveDSPBPOS;
848         u32 saveDSPBADDR;
849         u32 saveDSPBSURF;
850         u32 saveDSPBTILEOFF;
851         u32 saveVGA0;
852         u32 saveVGA1;
853         u32 saveVGA_PD;
854         u32 saveVGACNTRL;
855         u32 saveADPA;
856         u32 saveLVDS;
857         u32 savePP_ON_DELAYS;
858         u32 savePP_OFF_DELAYS;
859         u32 saveDVOA;
860         u32 saveDVOB;
861         u32 saveDVOC;
862         u32 savePP_ON;
863         u32 savePP_OFF;
864         u32 savePP_CONTROL;
865         u32 savePP_DIVISOR;
866         u32 savePFIT_CONTROL;
867         u32 save_palette_a[256];
868         u32 save_palette_b[256];
869         u32 saveFBC_CONTROL;
870         u32 saveIER;
871         u32 saveIIR;
872         u32 saveIMR;
873         u32 saveDEIER;
874         u32 saveDEIMR;
875         u32 saveGTIER;
876         u32 saveGTIMR;
877         u32 saveFDI_RXA_IMR;
878         u32 saveFDI_RXB_IMR;
879         u32 saveCACHE_MODE_0;
880         u32 saveMI_ARB_STATE;
881         u32 saveSWF0[16];
882         u32 saveSWF1[16];
883         u32 saveSWF2[3];
884         u8 saveMSR;
885         u8 saveSR[8];
886         u8 saveGR[25];
887         u8 saveAR_INDEX;
888         u8 saveAR[21];
889         u8 saveDACMASK;
890         u8 saveCR[37];
891         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
892         u32 saveCURACNTR;
893         u32 saveCURAPOS;
894         u32 saveCURABASE;
895         u32 saveCURBCNTR;
896         u32 saveCURBPOS;
897         u32 saveCURBBASE;
898         u32 saveCURSIZE;
899         u32 saveDP_B;
900         u32 saveDP_C;
901         u32 saveDP_D;
902         u32 savePIPEA_GMCH_DATA_M;
903         u32 savePIPEB_GMCH_DATA_M;
904         u32 savePIPEA_GMCH_DATA_N;
905         u32 savePIPEB_GMCH_DATA_N;
906         u32 savePIPEA_DP_LINK_M;
907         u32 savePIPEB_DP_LINK_M;
908         u32 savePIPEA_DP_LINK_N;
909         u32 savePIPEB_DP_LINK_N;
910         u32 saveFDI_RXA_CTL;
911         u32 saveFDI_TXA_CTL;
912         u32 saveFDI_RXB_CTL;
913         u32 saveFDI_TXB_CTL;
914         u32 savePFA_CTL_1;
915         u32 savePFB_CTL_1;
916         u32 savePFA_WIN_SZ;
917         u32 savePFB_WIN_SZ;
918         u32 savePFA_WIN_POS;
919         u32 savePFB_WIN_POS;
920         u32 savePCH_DREF_CONTROL;
921         u32 saveDISP_ARB_CTL;
922         u32 savePIPEA_DATA_M1;
923         u32 savePIPEA_DATA_N1;
924         u32 savePIPEA_LINK_M1;
925         u32 savePIPEA_LINK_N1;
926         u32 savePIPEB_DATA_M1;
927         u32 savePIPEB_DATA_N1;
928         u32 savePIPEB_LINK_M1;
929         u32 savePIPEB_LINK_N1;
930         u32 saveMCHBAR_RENDER_STANDBY;
931         u32 savePCH_PORT_HOTPLUG;
932 };
933
934 struct vlv_s0ix_state {
935         /* GAM */
936         u32 wr_watermark;
937         u32 gfx_prio_ctrl;
938         u32 arb_mode;
939         u32 gfx_pend_tlb0;
940         u32 gfx_pend_tlb1;
941         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
942         u32 media_max_req_count;
943         u32 gfx_max_req_count;
944         u32 render_hwsp;
945         u32 ecochk;
946         u32 bsd_hwsp;
947         u32 blt_hwsp;
948         u32 tlb_rd_addr;
949
950         /* MBC */
951         u32 g3dctl;
952         u32 gsckgctl;
953         u32 mbctl;
954
955         /* GCP */
956         u32 ucgctl1;
957         u32 ucgctl3;
958         u32 rcgctl1;
959         u32 rcgctl2;
960         u32 rstctl;
961         u32 misccpctl;
962
963         /* GPM */
964         u32 gfxpause;
965         u32 rpdeuhwtc;
966         u32 rpdeuc;
967         u32 ecobus;
968         u32 pwrdwnupctl;
969         u32 rp_down_timeout;
970         u32 rp_deucsw;
971         u32 rcubmabdtmr;
972         u32 rcedata;
973         u32 spare2gh;
974
975         /* Display 1 CZ domain */
976         u32 gt_imr;
977         u32 gt_ier;
978         u32 pm_imr;
979         u32 pm_ier;
980         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
981
982         /* GT SA CZ domain */
983         u32 tilectl;
984         u32 gt_fifoctl;
985         u32 gtlc_wake_ctrl;
986         u32 gtlc_survive;
987         u32 pmwgicz;
988
989         /* Display 2 CZ domain */
990         u32 gu_ctl0;
991         u32 gu_ctl1;
992         u32 clock_gate_dis2;
993 };
994
995 struct intel_rps_ei {
996         u32 cz_clock;
997         u32 render_c0;
998         u32 media_c0;
999 };
1000
1001 struct intel_gen6_power_mgmt {
1002         /*
1003          * work, interrupts_enabled and pm_iir are protected by
1004          * dev_priv->irq_lock
1005          */
1006         struct work_struct work;
1007         bool interrupts_enabled;
1008         u32 pm_iir;
1009
1010         /* Frequencies are stored in potentially platform dependent multiples.
1011          * In other words, *_freq needs to be multiplied by X to be interesting.
1012          * Soft limits are those which are used for the dynamic reclocking done
1013          * by the driver (raise frequencies under heavy loads, and lower for
1014          * lighter loads). Hard limits are those imposed by the hardware.
1015          *
1016          * A distinction is made for overclocking, which is never enabled by
1017          * default, and is considered to be above the hard limit if it's
1018          * possible at all.
1019          */
1020         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1021         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1022         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1023         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1024         u8 min_freq;            /* AKA RPn. Minimum frequency */
1025         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1026         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1027         u8 rp0_freq;            /* Non-overclocked max frequency. */
1028         u32 cz_freq;
1029
1030         u32 ei_interrupt_count;
1031
1032         int last_adj;
1033         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1034
1035         bool enabled;
1036         struct delayed_work delayed_resume_work;
1037
1038         /* manual wa residency calculations */
1039         struct intel_rps_ei up_ei, down_ei;
1040
1041         /*
1042          * Protects RPS/RC6 register access and PCU communication.
1043          * Must be taken after struct_mutex if nested.
1044          */
1045         struct mutex hw_lock;
1046 };
1047
1048 /* defined intel_pm.c */
1049 extern spinlock_t mchdev_lock;
1050
1051 struct intel_ilk_power_mgmt {
1052         u8 cur_delay;
1053         u8 min_delay;
1054         u8 max_delay;
1055         u8 fmax;
1056         u8 fstart;
1057
1058         u64 last_count1;
1059         unsigned long last_time1;
1060         unsigned long chipset_power;
1061         u64 last_count2;
1062         u64 last_time2;
1063         unsigned long gfx_power;
1064         u8 corr;
1065
1066         int c_m;
1067         int r_t;
1068
1069         struct drm_i915_gem_object *pwrctx;
1070         struct drm_i915_gem_object *renderctx;
1071 };
1072
1073 struct drm_i915_private;
1074 struct i915_power_well;
1075
1076 struct i915_power_well_ops {
1077         /*
1078          * Synchronize the well's hw state to match the current sw state, for
1079          * example enable/disable it based on the current refcount. Called
1080          * during driver init and resume time, possibly after first calling
1081          * the enable/disable handlers.
1082          */
1083         void (*sync_hw)(struct drm_i915_private *dev_priv,
1084                         struct i915_power_well *power_well);
1085         /*
1086          * Enable the well and resources that depend on it (for example
1087          * interrupts located on the well). Called after the 0->1 refcount
1088          * transition.
1089          */
1090         void (*enable)(struct drm_i915_private *dev_priv,
1091                        struct i915_power_well *power_well);
1092         /*
1093          * Disable the well and resources that depend on it. Called after
1094          * the 1->0 refcount transition.
1095          */
1096         void (*disable)(struct drm_i915_private *dev_priv,
1097                         struct i915_power_well *power_well);
1098         /* Returns the hw enabled state. */
1099         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1100                            struct i915_power_well *power_well);
1101 };
1102
1103 /* Power well structure for haswell */
1104 struct i915_power_well {
1105         const char *name;
1106         bool always_on;
1107         /* power well enable/disable usage count */
1108         int count;
1109         /* cached hw enabled state */
1110         bool hw_enabled;
1111         unsigned long domains;
1112         unsigned long data;
1113         const struct i915_power_well_ops *ops;
1114 };
1115
1116 struct i915_power_domains {
1117         /*
1118          * Power wells needed for initialization at driver init and suspend
1119          * time are on. They are kept on until after the first modeset.
1120          */
1121         bool init_power_on;
1122         bool initializing;
1123         int power_well_count;
1124
1125         struct mutex lock;
1126         int domain_use_count[POWER_DOMAIN_NUM];
1127         struct i915_power_well *power_wells;
1128 };
1129
1130 struct i915_dri1_state {
1131         unsigned allow_batchbuffer : 1;
1132         u32 __iomem *gfx_hws_cpu_addr;
1133
1134         unsigned int cpp;
1135         int back_offset;
1136         int front_offset;
1137         int current_page;
1138         int page_flipping;
1139
1140         uint32_t counter;
1141 };
1142
1143 struct i915_ums_state {
1144         /**
1145          * Flag if the X Server, and thus DRM, is not currently in
1146          * control of the device.
1147          *
1148          * This is set between LeaveVT and EnterVT.  It needs to be
1149          * replaced with a semaphore.  It also needs to be
1150          * transitioned away from for kernel modesetting.
1151          */
1152         int mm_suspended;
1153 };
1154
1155 #define MAX_L3_SLICES 2
1156 struct intel_l3_parity {
1157         u32 *remap_info[MAX_L3_SLICES];
1158         struct work_struct error_work;
1159         int which_slice;
1160 };
1161
1162 struct i915_gem_mm {
1163         /** Memory allocator for GTT stolen memory */
1164         struct drm_mm stolen;
1165         /** List of all objects in gtt_space. Used to restore gtt
1166          * mappings on resume */
1167         struct list_head bound_list;
1168         /**
1169          * List of objects which are not bound to the GTT (thus
1170          * are idle and not used by the GPU) but still have
1171          * (presumably uncached) pages still attached.
1172          */
1173         struct list_head unbound_list;
1174
1175         /** Usable portion of the GTT for GEM */
1176         unsigned long stolen_base; /* limited to low memory (32-bit) */
1177
1178         /** PPGTT used for aliasing the PPGTT with the GTT */
1179         struct i915_hw_ppgtt *aliasing_ppgtt;
1180
1181         struct notifier_block oom_notifier;
1182         struct shrinker shrinker;
1183         bool shrinker_no_lock_stealing;
1184
1185         /** LRU list of objects with fence regs on them. */
1186         struct list_head fence_list;
1187
1188         /**
1189          * We leave the user IRQ off as much as possible,
1190          * but this means that requests will finish and never
1191          * be retired once the system goes idle. Set a timer to
1192          * fire periodically while the ring is running. When it
1193          * fires, go retire requests.
1194          */
1195         struct delayed_work retire_work;
1196
1197         /**
1198          * When we detect an idle GPU, we want to turn on
1199          * powersaving features. So once we see that there
1200          * are no more requests outstanding and no more
1201          * arrive within a small period of time, we fire
1202          * off the idle_work.
1203          */
1204         struct delayed_work idle_work;
1205
1206         /**
1207          * Are we in a non-interruptible section of code like
1208          * modesetting?
1209          */
1210         bool interruptible;
1211
1212         /**
1213          * Is the GPU currently considered idle, or busy executing userspace
1214          * requests?  Whilst idle, we attempt to power down the hardware and
1215          * display clocks. In order to reduce the effect on performance, there
1216          * is a slight delay before we do so.
1217          */
1218         bool busy;
1219
1220         /* the indicator for dispatch video commands on two BSD rings */
1221         int bsd_ring_dispatch_index;
1222
1223         /** Bit 6 swizzling required for X tiling */
1224         uint32_t bit_6_swizzle_x;
1225         /** Bit 6 swizzling required for Y tiling */
1226         uint32_t bit_6_swizzle_y;
1227
1228         /* accounting, useful for userland debugging */
1229         spinlock_t object_stat_lock;
1230         size_t object_memory;
1231         u32 object_count;
1232 };
1233
1234 struct drm_i915_error_state_buf {
1235         struct drm_i915_private *i915;
1236         unsigned bytes;
1237         unsigned size;
1238         int err;
1239         u8 *buf;
1240         loff_t start;
1241         loff_t pos;
1242 };
1243
1244 struct i915_error_state_file_priv {
1245         struct drm_device *dev;
1246         struct drm_i915_error_state *error;
1247 };
1248
1249 struct i915_gpu_error {
1250         /* For hangcheck timer */
1251 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1252 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1253         /* Hang gpu twice in this window and your context gets banned */
1254 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1255
1256         struct timer_list hangcheck_timer;
1257
1258         /* For reset and error_state handling. */
1259         spinlock_t lock;
1260         /* Protected by the above dev->gpu_error.lock. */
1261         struct drm_i915_error_state *first_error;
1262         struct work_struct work;
1263
1264
1265         unsigned long missed_irq_rings;
1266
1267         /**
1268          * State variable controlling the reset flow and count
1269          *
1270          * This is a counter which gets incremented when reset is triggered,
1271          * and again when reset has been handled. So odd values (lowest bit set)
1272          * means that reset is in progress and even values that
1273          * (reset_counter >> 1):th reset was successfully completed.
1274          *
1275          * If reset is not completed succesfully, the I915_WEDGE bit is
1276          * set meaning that hardware is terminally sour and there is no
1277          * recovery. All waiters on the reset_queue will be woken when
1278          * that happens.
1279          *
1280          * This counter is used by the wait_seqno code to notice that reset
1281          * event happened and it needs to restart the entire ioctl (since most
1282          * likely the seqno it waited for won't ever signal anytime soon).
1283          *
1284          * This is important for lock-free wait paths, where no contended lock
1285          * naturally enforces the correct ordering between the bail-out of the
1286          * waiter and the gpu reset work code.
1287          */
1288         atomic_t reset_counter;
1289
1290 #define I915_RESET_IN_PROGRESS_FLAG     1
1291 #define I915_WEDGED                     (1 << 31)
1292
1293         /**
1294          * Waitqueue to signal when the reset has completed. Used by clients
1295          * that wait for dev_priv->mm.wedged to settle.
1296          */
1297         wait_queue_head_t reset_queue;
1298
1299         /* Userspace knobs for gpu hang simulation;
1300          * combines both a ring mask, and extra flags
1301          */
1302         u32 stop_rings;
1303 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1304 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1305
1306         /* For missed irq/seqno simulation. */
1307         unsigned int test_irq_rings;
1308
1309         /* Used to prevent gem_check_wedged returning -EAGAIN during gpu reset   */
1310         bool reload_in_reset;
1311 };
1312
1313 enum modeset_restore {
1314         MODESET_ON_LID_OPEN,
1315         MODESET_DONE,
1316         MODESET_SUSPENDED,
1317 };
1318
1319 struct ddi_vbt_port_info {
1320         /*
1321          * This is an index in the HDMI/DVI DDI buffer translation table.
1322          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1323          * populate this field.
1324          */
1325 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1326         uint8_t hdmi_level_shift;
1327
1328         uint8_t supports_dvi:1;
1329         uint8_t supports_hdmi:1;
1330         uint8_t supports_dp:1;
1331 };
1332
1333 enum drrs_support_type {
1334         DRRS_NOT_SUPPORTED = 0,
1335         STATIC_DRRS_SUPPORT = 1,
1336         SEAMLESS_DRRS_SUPPORT = 2
1337 };
1338
1339 struct intel_vbt_data {
1340         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1341         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1342
1343         /* Feature bits */
1344         unsigned int int_tv_support:1;
1345         unsigned int lvds_dither:1;
1346         unsigned int lvds_vbt:1;
1347         unsigned int int_crt_support:1;
1348         unsigned int lvds_use_ssc:1;
1349         unsigned int display_clock_mode:1;
1350         unsigned int fdi_rx_polarity_inverted:1;
1351         unsigned int has_mipi:1;
1352         int lvds_ssc_freq;
1353         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1354
1355         enum drrs_support_type drrs_type;
1356
1357         /* eDP */
1358         int edp_rate;
1359         int edp_lanes;
1360         int edp_preemphasis;
1361         int edp_vswing;
1362         bool edp_initialized;
1363         bool edp_support;
1364         int edp_bpp;
1365         struct edp_power_seq edp_pps;
1366
1367         struct {
1368                 u16 pwm_freq_hz;
1369                 bool present;
1370                 bool active_low_pwm;
1371                 u8 min_brightness;      /* min_brightness/255 of max */
1372         } backlight;
1373
1374         /* MIPI DSI */
1375         struct {
1376                 u16 port;
1377                 u16 panel_id;
1378                 struct mipi_config *config;
1379                 struct mipi_pps_data *pps;
1380                 u8 seq_version;
1381                 u32 size;
1382                 u8 *data;
1383                 u8 *sequence[MIPI_SEQ_MAX];
1384         } dsi;
1385
1386         int crt_ddc_pin;
1387
1388         int child_dev_num;
1389         union child_device_config *child_dev;
1390
1391         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1392 };
1393
1394 enum intel_ddb_partitioning {
1395         INTEL_DDB_PART_1_2,
1396         INTEL_DDB_PART_5_6, /* IVB+ */
1397 };
1398
1399 struct intel_wm_level {
1400         bool enable;
1401         uint32_t pri_val;
1402         uint32_t spr_val;
1403         uint32_t cur_val;
1404         uint32_t fbc_val;
1405 };
1406
1407 struct ilk_wm_values {
1408         uint32_t wm_pipe[3];
1409         uint32_t wm_lp[3];
1410         uint32_t wm_lp_spr[3];
1411         uint32_t wm_linetime[3];
1412         bool enable_fbc_wm;
1413         enum intel_ddb_partitioning partitioning;
1414 };
1415
1416 struct skl_ddb_entry {
1417         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1418 };
1419
1420 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1421 {
1422         return entry->end - entry->start;
1423 }
1424
1425 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1426                                        const struct skl_ddb_entry *e2)
1427 {
1428         if (e1->start == e2->start && e1->end == e2->end)
1429                 return true;
1430
1431         return false;
1432 }
1433
1434 struct skl_ddb_allocation {
1435         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1436         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES];
1437         struct skl_ddb_entry cursor[I915_MAX_PIPES];
1438 };
1439
1440 struct skl_wm_values {
1441         bool dirty[I915_MAX_PIPES];
1442         struct skl_ddb_allocation ddb;
1443         uint32_t wm_linetime[I915_MAX_PIPES];
1444         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1445         uint32_t cursor[I915_MAX_PIPES][8];
1446         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1447         uint32_t cursor_trans[I915_MAX_PIPES];
1448 };
1449
1450 struct skl_wm_level {
1451         bool plane_en[I915_MAX_PLANES];
1452         bool cursor_en;
1453         uint16_t plane_res_b[I915_MAX_PLANES];
1454         uint8_t plane_res_l[I915_MAX_PLANES];
1455         uint16_t cursor_res_b;
1456         uint8_t cursor_res_l;
1457 };
1458
1459 /*
1460  * This struct helps tracking the state needed for runtime PM, which puts the
1461  * device in PCI D3 state. Notice that when this happens, nothing on the
1462  * graphics device works, even register access, so we don't get interrupts nor
1463  * anything else.
1464  *
1465  * Every piece of our code that needs to actually touch the hardware needs to
1466  * either call intel_runtime_pm_get or call intel_display_power_get with the
1467  * appropriate power domain.
1468  *
1469  * Our driver uses the autosuspend delay feature, which means we'll only really
1470  * suspend if we stay with zero refcount for a certain amount of time. The
1471  * default value is currently very conservative (see intel_runtime_pm_enable), but
1472  * it can be changed with the standard runtime PM files from sysfs.
1473  *
1474  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1475  * goes back to false exactly before we reenable the IRQs. We use this variable
1476  * to check if someone is trying to enable/disable IRQs while they're supposed
1477  * to be disabled. This shouldn't happen and we'll print some error messages in
1478  * case it happens.
1479  *
1480  * For more, read the Documentation/power/runtime_pm.txt.
1481  */
1482 struct i915_runtime_pm {
1483         bool suspended;
1484         bool irqs_enabled;
1485 };
1486
1487 enum intel_pipe_crc_source {
1488         INTEL_PIPE_CRC_SOURCE_NONE,
1489         INTEL_PIPE_CRC_SOURCE_PLANE1,
1490         INTEL_PIPE_CRC_SOURCE_PLANE2,
1491         INTEL_PIPE_CRC_SOURCE_PF,
1492         INTEL_PIPE_CRC_SOURCE_PIPE,
1493         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1494         INTEL_PIPE_CRC_SOURCE_TV,
1495         INTEL_PIPE_CRC_SOURCE_DP_B,
1496         INTEL_PIPE_CRC_SOURCE_DP_C,
1497         INTEL_PIPE_CRC_SOURCE_DP_D,
1498         INTEL_PIPE_CRC_SOURCE_AUTO,
1499         INTEL_PIPE_CRC_SOURCE_MAX,
1500 };
1501
1502 struct intel_pipe_crc_entry {
1503         uint32_t frame;
1504         uint32_t crc[5];
1505 };
1506
1507 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1508 struct intel_pipe_crc {
1509         spinlock_t lock;
1510         bool opened;            /* exclusive access to the result file */
1511         struct intel_pipe_crc_entry *entries;
1512         enum intel_pipe_crc_source source;
1513         int head, tail;
1514         wait_queue_head_t wq;
1515 };
1516
1517 struct i915_frontbuffer_tracking {
1518         struct mutex lock;
1519
1520         /*
1521          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1522          * scheduled flips.
1523          */
1524         unsigned busy_bits;
1525         unsigned flip_bits;
1526 };
1527
1528 struct i915_wa_reg {
1529         u32 addr;
1530         u32 value;
1531         /* bitmask representing WA bits */
1532         u32 mask;
1533 };
1534
1535 #define I915_MAX_WA_REGS 16
1536
1537 struct i915_workarounds {
1538         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1539         u32 count;
1540 };
1541
1542 struct drm_i915_private {
1543         struct drm_device *dev;
1544         struct kmem_cache *slab;
1545
1546         const struct intel_device_info info;
1547
1548         int relative_constants_mode;
1549
1550         void __iomem *regs;
1551
1552         struct intel_uncore uncore;
1553
1554         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
1555
1556
1557         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1558          * controller on different i2c buses. */
1559         struct mutex gmbus_mutex;
1560
1561         /**
1562          * Base address of the gmbus and gpio block.
1563          */
1564         uint32_t gpio_mmio_base;
1565
1566         /* MMIO base address for MIPI regs */
1567         uint32_t mipi_mmio_base;
1568
1569         wait_queue_head_t gmbus_wait_queue;
1570
1571         struct pci_dev *bridge_dev;
1572         struct intel_engine_cs ring[I915_NUM_RINGS];
1573         struct drm_i915_gem_object *semaphore_obj;
1574         uint32_t last_seqno, next_seqno;
1575
1576         struct drm_dma_handle *status_page_dmah;
1577         struct resource mch_res;
1578
1579         /* protects the irq masks */
1580         spinlock_t irq_lock;
1581
1582         /* protects the mmio flip data */
1583         spinlock_t mmio_flip_lock;
1584
1585         bool display_irqs_enabled;
1586
1587         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1588         struct pm_qos_request pm_qos;
1589
1590         /* DPIO indirect register protection */
1591         struct mutex dpio_lock;
1592
1593         /** Cached value of IMR to avoid reads in updating the bitfield */
1594         union {
1595                 u32 irq_mask;
1596                 u32 de_irq_mask[I915_MAX_PIPES];
1597         };
1598         u32 gt_irq_mask;
1599         u32 pm_irq_mask;
1600         u32 pm_rps_events;
1601         u32 pipestat_irq_mask[I915_MAX_PIPES];
1602
1603         struct work_struct hotplug_work;
1604         struct {
1605                 unsigned long hpd_last_jiffies;
1606                 int hpd_cnt;
1607                 enum {
1608                         HPD_ENABLED = 0,
1609                         HPD_DISABLED = 1,
1610                         HPD_MARK_DISABLED = 2
1611                 } hpd_mark;
1612         } hpd_stats[HPD_NUM_PINS];
1613         u32 hpd_event_bits;
1614         struct delayed_work hotplug_reenable_work;
1615
1616         struct i915_fbc fbc;
1617         struct i915_drrs drrs;
1618         struct intel_opregion opregion;
1619         struct intel_vbt_data vbt;
1620
1621         bool preserve_bios_swizzle;
1622
1623         /* overlay */
1624         struct intel_overlay *overlay;
1625
1626         /* backlight registers and fields in struct intel_panel */
1627         struct mutex backlight_lock;
1628
1629         /* LVDS info */
1630         bool no_aux_handshake;
1631
1632         /* protects panel power sequencer state */
1633         struct mutex pps_mutex;
1634
1635         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1636         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
1637         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1638
1639         unsigned int fsb_freq, mem_freq, is_ddr3;
1640         unsigned int vlv_cdclk_freq;
1641         unsigned int hpll_freq;
1642
1643         /**
1644          * wq - Driver workqueue for GEM.
1645          *
1646          * NOTE: Work items scheduled here are not allowed to grab any modeset
1647          * locks, for otherwise the flushing done in the pageflip code will
1648          * result in deadlocks.
1649          */
1650         struct workqueue_struct *wq;
1651
1652         /* Display functions */
1653         struct drm_i915_display_funcs display;
1654
1655         /* PCH chipset type */
1656         enum intel_pch pch_type;
1657         unsigned short pch_id;
1658
1659         unsigned long quirks;
1660
1661         enum modeset_restore modeset_restore;
1662         struct mutex modeset_restore_lock;
1663
1664         struct list_head vm_list; /* Global list of all address spaces */
1665         struct i915_gtt gtt; /* VM representing the global address space */
1666
1667         struct i915_gem_mm mm;
1668         DECLARE_HASHTABLE(mm_structs, 7);
1669         struct mutex mm_lock;
1670
1671         /* Kernel Modesetting */
1672
1673         struct sdvo_device_mapping sdvo_mappings[2];
1674
1675         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1676         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1677         wait_queue_head_t pending_flip_queue;
1678
1679 #ifdef CONFIG_DEBUG_FS
1680         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1681 #endif
1682
1683         int num_shared_dpll;
1684         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1685         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1686
1687         struct i915_workarounds workarounds;
1688
1689         /* Reclocking support */
1690         bool render_reclock_avail;
1691         bool lvds_downclock_avail;
1692         /* indicates the reduced downclock for LVDS*/
1693         int lvds_downclock;
1694
1695         struct i915_frontbuffer_tracking fb_tracking;
1696
1697         u16 orig_clock;
1698
1699         bool mchbar_need_disable;
1700
1701         struct intel_l3_parity l3_parity;
1702
1703         /* Cannot be determined by PCIID. You must always read a register. */
1704         size_t ellc_size;
1705
1706         /* gen6+ rps state */
1707         struct intel_gen6_power_mgmt rps;
1708
1709         /* ilk-only ips/rps state. Everything in here is protected by the global
1710          * mchdev_lock in intel_pm.c */
1711         struct intel_ilk_power_mgmt ips;
1712
1713         struct i915_power_domains power_domains;
1714
1715         struct i915_psr psr;
1716
1717         struct i915_gpu_error gpu_error;
1718
1719         struct drm_i915_gem_object *vlv_pctx;
1720
1721 #ifdef CONFIG_DRM_I915_FBDEV
1722         /* list of fbdev register on this device */
1723         struct intel_fbdev *fbdev;
1724         struct work_struct fbdev_suspend_work;
1725 #endif
1726
1727         struct drm_property *broadcast_rgb_property;
1728         struct drm_property *force_audio_property;
1729
1730         uint32_t hw_context_size;
1731         struct list_head context_list;
1732
1733         u32 fdi_rx_config;
1734
1735         u32 suspend_count;
1736         struct i915_suspend_saved_registers regfile;
1737         struct vlv_s0ix_state vlv_s0ix_state;
1738
1739         struct {
1740                 /*
1741                  * Raw watermark latency values:
1742                  * in 0.1us units for WM0,
1743                  * in 0.5us units for WM1+.
1744                  */
1745                 /* primary */
1746                 uint16_t pri_latency[5];
1747                 /* sprite */
1748                 uint16_t spr_latency[5];
1749                 /* cursor */
1750                 uint16_t cur_latency[5];
1751                 /*
1752                  * Raw watermark memory latency values
1753                  * for SKL for all 8 levels
1754                  * in 1us units.
1755                  */
1756                 uint16_t skl_latency[8];
1757
1758                 /*
1759                  * The skl_wm_values structure is a bit too big for stack
1760                  * allocation, so we keep the staging struct where we store
1761                  * intermediate results here instead.
1762                  */
1763                 struct skl_wm_values skl_results;
1764
1765                 /* current hardware state */
1766                 union {
1767                         struct ilk_wm_values hw;
1768                         struct skl_wm_values skl_hw;
1769                 };
1770         } wm;
1771
1772         struct i915_runtime_pm pm;
1773
1774         struct intel_digital_port *hpd_irq_port[I915_MAX_PORTS];
1775         u32 long_hpd_port_mask;
1776         u32 short_hpd_port_mask;
1777         struct work_struct dig_port_work;
1778
1779         /*
1780          * if we get a HPD irq from DP and a HPD irq from non-DP
1781          * the non-DP HPD could block the workqueue on a mode config
1782          * mutex getting, that userspace may have taken. However
1783          * userspace is waiting on the DP workqueue to run which is
1784          * blocked behind the non-DP one.
1785          */
1786         struct workqueue_struct *dp_wq;
1787
1788         uint32_t bios_vgacntr;
1789
1790         /* Old dri1 support infrastructure, beware the dragons ya fools entering
1791          * here! */
1792         struct i915_dri1_state dri1;
1793         /* Old ums support infrastructure, same warning applies. */
1794         struct i915_ums_state ums;
1795
1796         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
1797         struct {
1798                 int (*do_execbuf)(struct drm_device *dev, struct drm_file *file,
1799                                   struct intel_engine_cs *ring,
1800                                   struct intel_context *ctx,
1801                                   struct drm_i915_gem_execbuffer2 *args,
1802                                   struct list_head *vmas,
1803                                   struct drm_i915_gem_object *batch_obj,
1804                                   u64 exec_start, u32 flags);
1805                 int (*init_rings)(struct drm_device *dev);
1806                 void (*cleanup_ring)(struct intel_engine_cs *ring);
1807                 void (*stop_ring)(struct intel_engine_cs *ring);
1808         } gt;
1809
1810         /*
1811          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
1812          * will be rejected. Instead look for a better place.
1813          */
1814 };
1815
1816 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1817 {
1818         return dev->dev_private;
1819 }
1820
1821 /* Iterate over initialised rings */
1822 #define for_each_ring(ring__, dev_priv__, i__) \
1823         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1824                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1825
1826 enum hdmi_force_audio {
1827         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1828         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1829         HDMI_AUDIO_AUTO,                /* trust EDID */
1830         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1831 };
1832
1833 #define I915_GTT_OFFSET_NONE ((u32)-1)
1834
1835 struct drm_i915_gem_object_ops {
1836         /* Interface between the GEM object and its backing storage.
1837          * get_pages() is called once prior to the use of the associated set
1838          * of pages before to binding them into the GTT, and put_pages() is
1839          * called after we no longer need them. As we expect there to be
1840          * associated cost with migrating pages between the backing storage
1841          * and making them available for the GPU (e.g. clflush), we may hold
1842          * onto the pages after they are no longer referenced by the GPU
1843          * in case they may be used again shortly (for example migrating the
1844          * pages to a different memory domain within the GTT). put_pages()
1845          * will therefore most likely be called when the object itself is
1846          * being released or under memory pressure (where we attempt to
1847          * reap pages for the shrinker).
1848          */
1849         int (*get_pages)(struct drm_i915_gem_object *);
1850         void (*put_pages)(struct drm_i915_gem_object *);
1851         int (*dmabuf_export)(struct drm_i915_gem_object *);
1852         void (*release)(struct drm_i915_gem_object *);
1853 };
1854
1855 /*
1856  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
1857  * considered to be the frontbuffer for the given plane interface-vise. This
1858  * doesn't mean that the hw necessarily already scans it out, but that any
1859  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
1860  *
1861  * We have one bit per pipe and per scanout plane type.
1862  */
1863 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 4
1864 #define INTEL_FRONTBUFFER_BITS \
1865         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
1866 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
1867         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
1868 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
1869         (1 << (1 +(INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
1870 #define INTEL_FRONTBUFFER_SPRITE(pipe) \
1871         (1 << (2 +(INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
1872 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
1873         (1 << (3 +(INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
1874 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
1875         (0xf << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
1876
1877 struct drm_i915_gem_object {
1878         struct drm_gem_object base;
1879
1880         const struct drm_i915_gem_object_ops *ops;
1881
1882         /** List of VMAs backed by this object */
1883         struct list_head vma_list;
1884
1885         /** Stolen memory for this object, instead of being backed by shmem. */
1886         struct drm_mm_node *stolen;
1887         struct list_head global_list;
1888
1889         struct list_head ring_list;
1890         /** Used in execbuf to temporarily hold a ref */
1891         struct list_head obj_exec_link;
1892
1893         /**
1894          * This is set if the object is on the active lists (has pending
1895          * rendering and so a non-zero seqno), and is not set if it i s on
1896          * inactive (ready to be unbound) list.
1897          */
1898         unsigned int active:1;
1899
1900         /**
1901          * This is set if the object has been written to since last bound
1902          * to the GTT
1903          */
1904         unsigned int dirty:1;
1905
1906         /**
1907          * Fence register bits (if any) for this object.  Will be set
1908          * as needed when mapped into the GTT.
1909          * Protected by dev->struct_mutex.
1910          */
1911         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
1912
1913         /**
1914          * Advice: are the backing pages purgeable?
1915          */
1916         unsigned int madv:2;
1917
1918         /**
1919          * Current tiling mode for the object.
1920          */
1921         unsigned int tiling_mode:2;
1922         /**
1923          * Whether the tiling parameters for the currently associated fence
1924          * register have changed. Note that for the purposes of tracking
1925          * tiling changes we also treat the unfenced register, the register
1926          * slot that the object occupies whilst it executes a fenced
1927          * command (such as BLT on gen2/3), as a "fence".
1928          */
1929         unsigned int fence_dirty:1;
1930
1931         /**
1932          * Is the object at the current location in the gtt mappable and
1933          * fenceable? Used to avoid costly recalculations.
1934          */
1935         unsigned int map_and_fenceable:1;
1936
1937         /**
1938          * Whether the current gtt mapping needs to be mappable (and isn't just
1939          * mappable by accident). Track pin and fault separate for a more
1940          * accurate mappable working set.
1941          */
1942         unsigned int fault_mappable:1;
1943         unsigned int pin_mappable:1;
1944         unsigned int pin_display:1;
1945
1946         /*
1947          * Is the object to be mapped as read-only to the GPU
1948          * Only honoured if hardware has relevant pte bit
1949          */
1950         unsigned long gt_ro:1;
1951         unsigned int cache_level:3;
1952
1953         unsigned int has_dma_mapping:1;
1954
1955         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
1956
1957         struct sg_table *pages;
1958         int pages_pin_count;
1959
1960         /* prime dma-buf support */
1961         void *dma_buf_vmapping;
1962         int vmapping_count;
1963
1964         struct intel_engine_cs *ring;
1965
1966         /** Breadcrumb of last rendering to the buffer. */
1967         uint32_t last_read_seqno;
1968         uint32_t last_write_seqno;
1969         /** Breadcrumb of last fenced GPU access to the buffer. */
1970         uint32_t last_fenced_seqno;
1971
1972         /** Current tiling stride for the object, if it's tiled. */
1973         uint32_t stride;
1974
1975         /** References from framebuffers, locks out tiling changes. */
1976         unsigned long framebuffer_references;
1977
1978         /** Record of address bit 17 of each page at last unbind. */
1979         unsigned long *bit_17;
1980
1981         /** User space pin count and filp owning the pin */
1982         unsigned long user_pin_count;
1983         struct drm_file *pin_filp;
1984
1985         union {
1986                 /** for phy allocated objects */
1987                 struct drm_dma_handle *phys_handle;
1988
1989                 struct i915_gem_userptr {
1990                         uintptr_t ptr;
1991                         unsigned read_only :1;
1992                         unsigned workers :4;
1993 #define I915_GEM_USERPTR_MAX_WORKERS 15
1994
1995                         struct i915_mm_struct *mm;
1996                         struct i915_mmu_object *mmu_object;
1997                         struct work_struct *work;
1998                 } userptr;
1999         };
2000 };
2001 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
2002
2003 void i915_gem_track_fb(struct drm_i915_gem_object *old,
2004                        struct drm_i915_gem_object *new,
2005                        unsigned frontbuffer_bits);
2006
2007 /**
2008  * Request queue structure.
2009  *
2010  * The request queue allows us to note sequence numbers that have been emitted
2011  * and may be associated with active buffers to be retired.
2012  *
2013  * By keeping this list, we can avoid having to do questionable
2014  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
2015  * an emission time with seqnos for tracking how far ahead of the GPU we are.
2016  */
2017 struct drm_i915_gem_request {
2018         /** On Which ring this request was generated */
2019         struct intel_engine_cs *ring;
2020
2021         /** GEM sequence number associated with this request. */
2022         uint32_t seqno;
2023
2024         /** Position in the ringbuffer of the start of the request */
2025         u32 head;
2026
2027         /** Position in the ringbuffer of the end of the request */
2028         u32 tail;
2029
2030         /** Context related to this request */
2031         struct intel_context *ctx;
2032
2033         /** Batch buffer related to this request if any */
2034         struct drm_i915_gem_object *batch_obj;
2035
2036         /** Time at which this request was emitted, in jiffies. */
2037         unsigned long emitted_jiffies;
2038
2039         /** global list entry for this request */
2040         struct list_head list;
2041
2042         struct drm_i915_file_private *file_priv;
2043         /** file_priv list entry for this request */
2044         struct list_head client_list;
2045 };
2046
2047 struct drm_i915_file_private {
2048         struct drm_i915_private *dev_priv;
2049         struct drm_file *file;
2050
2051         struct {
2052                 spinlock_t lock;
2053                 struct list_head request_list;
2054                 struct delayed_work idle_work;
2055         } mm;
2056         struct idr context_idr;
2057
2058         atomic_t rps_wait_boost;
2059         struct  intel_engine_cs *bsd_ring;
2060 };
2061
2062 /*
2063  * A command that requires special handling by the command parser.
2064  */
2065 struct drm_i915_cmd_descriptor {
2066         /*
2067          * Flags describing how the command parser processes the command.
2068          *
2069          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2070          *                 a length mask if not set
2071          * CMD_DESC_SKIP: The command is allowed but does not follow the
2072          *                standard length encoding for the opcode range in
2073          *                which it falls
2074          * CMD_DESC_REJECT: The command is never allowed
2075          * CMD_DESC_REGISTER: The command should be checked against the
2076          *                    register whitelist for the appropriate ring
2077          * CMD_DESC_MASTER: The command is allowed if the submitting process
2078          *                  is the DRM master
2079          */
2080         u32 flags;
2081 #define CMD_DESC_FIXED    (1<<0)
2082 #define CMD_DESC_SKIP     (1<<1)
2083 #define CMD_DESC_REJECT   (1<<2)
2084 #define CMD_DESC_REGISTER (1<<3)
2085 #define CMD_DESC_BITMASK  (1<<4)
2086 #define CMD_DESC_MASTER   (1<<5)
2087
2088         /*
2089          * The command's unique identification bits and the bitmask to get them.
2090          * This isn't strictly the opcode field as defined in the spec and may
2091          * also include type, subtype, and/or subop fields.
2092          */
2093         struct {
2094                 u32 value;
2095                 u32 mask;
2096         } cmd;
2097
2098         /*
2099          * The command's length. The command is either fixed length (i.e. does
2100          * not include a length field) or has a length field mask. The flag
2101          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2102          * a length mask. All command entries in a command table must include
2103          * length information.
2104          */
2105         union {
2106                 u32 fixed;
2107                 u32 mask;
2108         } length;
2109
2110         /*
2111          * Describes where to find a register address in the command to check
2112          * against the ring's register whitelist. Only valid if flags has the
2113          * CMD_DESC_REGISTER bit set.
2114          */
2115         struct {
2116                 u32 offset;
2117                 u32 mask;
2118         } reg;
2119
2120 #define MAX_CMD_DESC_BITMASKS 3
2121         /*
2122          * Describes command checks where a particular dword is masked and
2123          * compared against an expected value. If the command does not match
2124          * the expected value, the parser rejects it. Only valid if flags has
2125          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2126          * are valid.
2127          *
2128          * If the check specifies a non-zero condition_mask then the parser
2129          * only performs the check when the bits specified by condition_mask
2130          * are non-zero.
2131          */
2132         struct {
2133                 u32 offset;
2134                 u32 mask;
2135                 u32 expected;
2136                 u32 condition_offset;
2137                 u32 condition_mask;
2138         } bits[MAX_CMD_DESC_BITMASKS];
2139 };
2140
2141 /*
2142  * A table of commands requiring special handling by the command parser.
2143  *
2144  * Each ring has an array of tables. Each table consists of an array of command
2145  * descriptors, which must be sorted with command opcodes in ascending order.
2146  */
2147 struct drm_i915_cmd_table {
2148         const struct drm_i915_cmd_descriptor *table;
2149         int count;
2150 };
2151
2152 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2153 #define __I915__(p) ({ \
2154         struct drm_i915_private *__p; \
2155         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2156                 __p = (struct drm_i915_private *)p; \
2157         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2158                 __p = to_i915((struct drm_device *)p); \
2159         else \
2160                 BUILD_BUG(); \
2161         __p; \
2162 })
2163 #define INTEL_INFO(p)   (&__I915__(p)->info)
2164 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2165
2166 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2167 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2168 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2169 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2170 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2171 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2172 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2173 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2174 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2175 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2176 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2177 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2178 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2179 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2180 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2181 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2182 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2183 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2184 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2185                                  INTEL_DEVID(dev) == 0x0152 || \
2186                                  INTEL_DEVID(dev) == 0x015a)
2187 #define IS_SNB_GT1(dev)         (INTEL_DEVID(dev) == 0x0102 || \
2188                                  INTEL_DEVID(dev) == 0x0106 || \
2189                                  INTEL_DEVID(dev) == 0x010A)
2190 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2191 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2192 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2193 #define IS_BROADWELL(dev)       (!INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2194 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2195 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2196 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2197                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2198 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2199                                  ((INTEL_DEVID(dev) & 0xf) == 0x2  || \
2200                                  (INTEL_DEVID(dev) & 0xf) == 0x6 || \
2201                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2202 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2203                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2204 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2205                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2206 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2207                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2208 /* ULX machines are also considered ULT. */
2209 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2210                                  INTEL_DEVID(dev) == 0x0A1E)
2211 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2212
2213 /*
2214  * The genX designation typically refers to the render engine, so render
2215  * capability related checks should use IS_GEN, while display and other checks
2216  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2217  * chips, etc.).
2218  */
2219 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
2220 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
2221 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
2222 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
2223 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
2224 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
2225 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen == 8)
2226 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen == 9)
2227
2228 #define RENDER_RING             (1<<RCS)
2229 #define BSD_RING                (1<<VCS)
2230 #define BLT_RING                (1<<BCS)
2231 #define VEBOX_RING              (1<<VECS)
2232 #define BSD2_RING               (1<<VCS2)
2233 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
2234 #define HAS_BSD2(dev)           (INTEL_INFO(dev)->ring_mask & BSD2_RING)
2235 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
2236 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
2237 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2238 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2239                                  __I915__(dev)->ellc_size)
2240 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2241
2242 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2243 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2244 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2245 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt == 2)
2246
2247 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2248 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2249
2250 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2251 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2252 /*
2253  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2254  * even when in MSI mode. This results in spurious interrupt warnings if the
2255  * legacy irq no. is shared with another device. The kernel then disables that
2256  * interrupt source and so prevents the other device from working properly.
2257  */
2258 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2259 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2260
2261 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2262  * rows, which changed the alignment requirements and fence programming.
2263  */
2264 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2265                                                       IS_I915GM(dev)))
2266 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
2267 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
2268 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
2269 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2270 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2271
2272 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2273 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2274 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2275
2276 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2277
2278 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2279 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2280 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev))
2281 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2282                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev))
2283 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2284 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->gen == 6 || IS_IVYBRIDGE(dev))
2285
2286 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2287 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2288 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2289 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2290 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2291 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2292 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2293 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2294
2295 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2296 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2297 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2298 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2299 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2300 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2301 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2302
2303 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || IS_VALLEYVIEW(dev))
2304
2305 /* DPF == dynamic parity feature */
2306 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2307 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2308
2309 #define GT_FREQUENCY_MULTIPLIER 50
2310
2311 #include "i915_trace.h"
2312
2313 extern const struct drm_ioctl_desc i915_ioctls[];
2314 extern int i915_max_ioctl;
2315
2316 extern int i915_suspend_legacy(struct drm_device *dev, pm_message_t state);
2317 extern int i915_resume_legacy(struct drm_device *dev);
2318 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
2319 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
2320
2321 /* i915_params.c */
2322 struct i915_params {
2323         int modeset;
2324         int panel_ignore_lid;
2325         unsigned int powersave;
2326         int semaphores;
2327         unsigned int lvds_downclock;
2328         int lvds_channel_mode;
2329         int panel_use_ssc;
2330         int vbt_sdvo_panel_type;
2331         int enable_rc6;
2332         int enable_fbc;
2333         int enable_ppgtt;
2334         int enable_execlists;
2335         int enable_psr;
2336         unsigned int preliminary_hw_support;
2337         int disable_power_well;
2338         int enable_ips;
2339         int invert_brightness;
2340         int enable_cmd_parser;
2341         /* leave bools at the end to not create holes */
2342         bool enable_hangcheck;
2343         bool fastboot;
2344         bool prefault_disable;
2345         bool reset;
2346         bool disable_display;
2347         bool disable_vtd_wa;
2348         int use_mmio_flip;
2349         bool mmio_debug;
2350 };
2351 extern struct i915_params i915 __read_mostly;
2352
2353                                 /* i915_dma.c */
2354 void i915_update_dri1_breadcrumb(struct drm_device *dev);
2355 extern void i915_kernel_lost_context(struct drm_device * dev);
2356 extern int i915_driver_load(struct drm_device *, unsigned long flags);
2357 extern int i915_driver_unload(struct drm_device *);
2358 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file);
2359 extern void i915_driver_lastclose(struct drm_device * dev);
2360 extern void i915_driver_preclose(struct drm_device *dev,
2361                                  struct drm_file *file);
2362 extern void i915_driver_postclose(struct drm_device *dev,
2363                                   struct drm_file *file);
2364 extern int i915_driver_device_is_agp(struct drm_device * dev);
2365 #ifdef CONFIG_COMPAT
2366 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2367                               unsigned long arg);
2368 #endif
2369 extern int i915_emit_box(struct drm_device *dev,
2370                          struct drm_clip_rect *box,
2371                          int DR1, int DR4);
2372 extern int intel_gpu_reset(struct drm_device *dev);
2373 extern int i915_reset(struct drm_device *dev);
2374 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2375 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2376 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2377 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2378 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2379 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2380
2381 /* i915_irq.c */
2382 void i915_queue_hangcheck(struct drm_device *dev);
2383 __printf(3, 4)
2384 void i915_handle_error(struct drm_device *dev, bool wedged,
2385                        const char *fmt, ...);
2386
2387 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2388 extern void intel_hpd_init(struct drm_i915_private *dev_priv);
2389 int intel_irq_install(struct drm_i915_private *dev_priv);
2390 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2391
2392 extern void intel_uncore_sanitize(struct drm_device *dev);
2393 extern void intel_uncore_early_sanitize(struct drm_device *dev,
2394                                         bool restore_forcewake);
2395 extern void intel_uncore_init(struct drm_device *dev);
2396 extern void intel_uncore_check_errors(struct drm_device *dev);
2397 extern void intel_uncore_fini(struct drm_device *dev);
2398 extern void intel_uncore_forcewake_reset(struct drm_device *dev, bool restore);
2399
2400 void
2401 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2402                      u32 status_mask);
2403
2404 void
2405 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2406                       u32 status_mask);
2407
2408 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2409 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2410 void
2411 ironlake_enable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2412 void
2413 ironlake_disable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2414 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
2415                                   uint32_t interrupt_mask,
2416                                   uint32_t enabled_irq_mask);
2417 #define ibx_enable_display_interrupt(dev_priv, bits) \
2418         ibx_display_interrupt_update((dev_priv), (bits), (bits))
2419 #define ibx_disable_display_interrupt(dev_priv, bits) \
2420         ibx_display_interrupt_update((dev_priv), (bits), 0)
2421
2422 /* i915_gem.c */
2423 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
2424                         struct drm_file *file_priv);
2425 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
2426                           struct drm_file *file_priv);
2427 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2428                          struct drm_file *file_priv);
2429 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2430                           struct drm_file *file_priv);
2431 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2432                         struct drm_file *file_priv);
2433 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2434                         struct drm_file *file_priv);
2435 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2436                               struct drm_file *file_priv);
2437 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2438                              struct drm_file *file_priv);
2439 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
2440                                         struct intel_engine_cs *ring);
2441 void i915_gem_execbuffer_retire_commands(struct drm_device *dev,
2442                                          struct drm_file *file,
2443                                          struct intel_engine_cs *ring,
2444                                          struct drm_i915_gem_object *obj);
2445 int i915_gem_ringbuffer_submission(struct drm_device *dev,
2446                                    struct drm_file *file,
2447                                    struct intel_engine_cs *ring,
2448                                    struct intel_context *ctx,
2449                                    struct drm_i915_gem_execbuffer2 *args,
2450                                    struct list_head *vmas,
2451                                    struct drm_i915_gem_object *batch_obj,
2452                                    u64 exec_start, u32 flags);
2453 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2454                         struct drm_file *file_priv);
2455 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2456                          struct drm_file *file_priv);
2457 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
2458                        struct drm_file *file_priv);
2459 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
2460                          struct drm_file *file_priv);
2461 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2462                         struct drm_file *file_priv);
2463 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2464                                struct drm_file *file);
2465 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2466                                struct drm_file *file);
2467 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2468                             struct drm_file *file_priv);
2469 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2470                            struct drm_file *file_priv);
2471 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
2472                            struct drm_file *file_priv);
2473 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
2474                            struct drm_file *file_priv);
2475 int i915_gem_set_tiling(struct drm_device *dev, void *data,
2476                         struct drm_file *file_priv);
2477 int i915_gem_get_tiling(struct drm_device *dev, void *data,
2478                         struct drm_file *file_priv);
2479 int i915_gem_init_userptr(struct drm_device *dev);
2480 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
2481                            struct drm_file *file);
2482 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
2483                                 struct drm_file *file_priv);
2484 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
2485                         struct drm_file *file_priv);
2486 void i915_gem_load(struct drm_device *dev);
2487 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
2488                               long target,
2489                               unsigned flags);
2490 #define I915_SHRINK_PURGEABLE 0x1
2491 #define I915_SHRINK_UNBOUND 0x2
2492 #define I915_SHRINK_BOUND 0x4
2493 void *i915_gem_object_alloc(struct drm_device *dev);
2494 void i915_gem_object_free(struct drm_i915_gem_object *obj);
2495 void i915_gem_object_init(struct drm_i915_gem_object *obj,
2496                          const struct drm_i915_gem_object_ops *ops);
2497 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
2498                                                   size_t size);
2499 void i915_init_vm(struct drm_i915_private *dev_priv,
2500                   struct i915_address_space *vm);
2501 void i915_gem_free_object(struct drm_gem_object *obj);
2502 void i915_gem_vma_destroy(struct i915_vma *vma);
2503
2504 #define PIN_MAPPABLE 0x1
2505 #define PIN_NONBLOCK 0x2
2506 #define PIN_GLOBAL 0x4
2507 #define PIN_OFFSET_BIAS 0x8
2508 #define PIN_OFFSET_MASK (~4095)
2509 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
2510                                      struct i915_address_space *vm,
2511                                      uint32_t alignment,
2512                                      uint64_t flags);
2513 int __must_check i915_vma_unbind(struct i915_vma *vma);
2514 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
2515 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
2516 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
2517 void i915_gem_lastclose(struct drm_device *dev);
2518
2519 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
2520                                     int *needs_clflush);
2521
2522 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
2523 static inline struct page *i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
2524 {
2525         struct sg_page_iter sg_iter;
2526
2527         for_each_sg_page(obj->pages->sgl, &sg_iter, obj->pages->nents, n)
2528                 return sg_page_iter_page(&sg_iter);
2529
2530         return NULL;
2531 }
2532 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
2533 {
2534         BUG_ON(obj->pages == NULL);
2535         obj->pages_pin_count++;
2536 }
2537 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
2538 {
2539         BUG_ON(obj->pages_pin_count == 0);
2540         obj->pages_pin_count--;
2541 }
2542
2543 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
2544 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
2545                          struct intel_engine_cs *to);
2546 void i915_vma_move_to_active(struct i915_vma *vma,
2547                              struct intel_engine_cs *ring);
2548 int i915_gem_dumb_create(struct drm_file *file_priv,
2549                          struct drm_device *dev,
2550                          struct drm_mode_create_dumb *args);
2551 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
2552                       uint32_t handle, uint64_t *offset);
2553 /**
2554  * Returns true if seq1 is later than seq2.
2555  */
2556 static inline bool
2557 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
2558 {
2559         return (int32_t)(seq1 - seq2) >= 0;
2560 }
2561
2562 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
2563 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
2564 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
2565 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
2566
2567 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
2568 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
2569
2570 struct drm_i915_gem_request *
2571 i915_gem_find_active_request(struct intel_engine_cs *ring);
2572
2573 bool i915_gem_retire_requests(struct drm_device *dev);
2574 void i915_gem_retire_requests_ring(struct intel_engine_cs *ring);
2575 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
2576                                       bool interruptible);
2577 int __must_check i915_gem_check_olr(struct intel_engine_cs *ring, u32 seqno);
2578
2579 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
2580 {
2581         return unlikely(atomic_read(&error->reset_counter)
2582                         & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
2583 }
2584
2585 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
2586 {
2587         return atomic_read(&error->reset_counter) & I915_WEDGED;
2588 }
2589
2590 static inline u32 i915_reset_count(struct i915_gpu_error *error)
2591 {
2592         return ((atomic_read(&error->reset_counter) & ~I915_WEDGED) + 1) / 2;
2593 }
2594
2595 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
2596 {
2597         return dev_priv->gpu_error.stop_rings == 0 ||
2598                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
2599 }
2600
2601 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
2602 {
2603         return dev_priv->gpu_error.stop_rings == 0 ||
2604                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
2605 }
2606
2607 void i915_gem_reset(struct drm_device *dev);
2608 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
2609 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
2610 int __must_check i915_gem_init(struct drm_device *dev);
2611 int i915_gem_init_rings(struct drm_device *dev);
2612 int __must_check i915_gem_init_hw(struct drm_device *dev);
2613 int i915_gem_l3_remap(struct intel_engine_cs *ring, int slice);
2614 void i915_gem_init_swizzling(struct drm_device *dev);
2615 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
2616 int __must_check i915_gpu_idle(struct drm_device *dev);
2617 int __must_check i915_gem_suspend(struct drm_device *dev);
2618 int __i915_add_request(struct intel_engine_cs *ring,
2619                        struct drm_file *file,
2620                        struct drm_i915_gem_object *batch_obj,
2621                        u32 *seqno);
2622 #define i915_add_request(ring, seqno) \
2623         __i915_add_request(ring, NULL, NULL, seqno)
2624 int __i915_wait_seqno(struct intel_engine_cs *ring, u32 seqno,
2625                         unsigned reset_counter,
2626                         bool interruptible,
2627                         s64 *timeout,
2628                         struct drm_i915_file_private *file_priv);
2629 int __must_check i915_wait_seqno(struct intel_engine_cs *ring,
2630                                  uint32_t seqno);
2631 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
2632 int __must_check
2633 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
2634                                   bool write);
2635 int __must_check
2636 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
2637 int __must_check
2638 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
2639                                      u32 alignment,
2640                                      struct intel_engine_cs *pipelined);
2641 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj);
2642 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
2643                                 int align);
2644 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
2645 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
2646
2647 uint32_t
2648 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
2649 uint32_t
2650 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
2651                             int tiling_mode, bool fenced);
2652
2653 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
2654                                     enum i915_cache_level cache_level);
2655
2656 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
2657                                 struct dma_buf *dma_buf);
2658
2659 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
2660                                 struct drm_gem_object *gem_obj, int flags);
2661
2662 void i915_gem_restore_fences(struct drm_device *dev);
2663
2664 unsigned long i915_gem_obj_offset(struct drm_i915_gem_object *o,
2665                                   struct i915_address_space *vm);
2666 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
2667 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
2668                         struct i915_address_space *vm);
2669 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
2670                                 struct i915_address_space *vm);
2671 struct i915_vma *i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
2672                                      struct i915_address_space *vm);
2673 struct i915_vma *
2674 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
2675                                   struct i915_address_space *vm);
2676
2677 struct i915_vma *i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj);
2678 static inline bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj) {
2679         struct i915_vma *vma;
2680         list_for_each_entry(vma, &obj->vma_list, vma_link)
2681                 if (vma->pin_count > 0)
2682                         return true;
2683         return false;
2684 }
2685
2686 /* Some GGTT VM helpers */
2687 #define i915_obj_to_ggtt(obj) \
2688         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
2689 static inline bool i915_is_ggtt(struct i915_address_space *vm)
2690 {
2691         struct i915_address_space *ggtt =
2692                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
2693         return vm == ggtt;
2694 }
2695
2696 static inline struct i915_hw_ppgtt *
2697 i915_vm_to_ppgtt(struct i915_address_space *vm)
2698 {
2699         WARN_ON(i915_is_ggtt(vm));
2700
2701         return container_of(vm, struct i915_hw_ppgtt, base);
2702 }
2703
2704
2705 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
2706 {
2707         return i915_gem_obj_bound(obj, i915_obj_to_ggtt(obj));
2708 }
2709
2710 static inline unsigned long
2711 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *obj)
2712 {
2713         return i915_gem_obj_offset(obj, i915_obj_to_ggtt(obj));
2714 }
2715
2716 static inline unsigned long
2717 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
2718 {
2719         return i915_gem_obj_size(obj, i915_obj_to_ggtt(obj));
2720 }
2721
2722 static inline int __must_check
2723 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
2724                       uint32_t alignment,
2725                       unsigned flags)
2726 {
2727         return i915_gem_object_pin(obj, i915_obj_to_ggtt(obj),
2728                                    alignment, flags | PIN_GLOBAL);
2729 }
2730
2731 static inline int
2732 i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj)
2733 {
2734         return i915_vma_unbind(i915_gem_obj_to_ggtt(obj));
2735 }
2736
2737 void i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj);
2738
2739 /* i915_gem_context.c */
2740 int __must_check i915_gem_context_init(struct drm_device *dev);
2741 void i915_gem_context_fini(struct drm_device *dev);
2742 void i915_gem_context_reset(struct drm_device *dev);
2743 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
2744 int i915_gem_context_enable(struct drm_i915_private *dev_priv);
2745 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
2746 int i915_switch_context(struct intel_engine_cs *ring,
2747                         struct intel_context *to);
2748 struct intel_context *
2749 i915_gem_context_get(struct drm_i915_file_private *file_priv, u32 id);
2750 void i915_gem_context_free(struct kref *ctx_ref);
2751 struct drm_i915_gem_object *
2752 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
2753 static inline void i915_gem_context_reference(struct intel_context *ctx)
2754 {
2755         kref_get(&ctx->ref);
2756 }
2757
2758 static inline void i915_gem_context_unreference(struct intel_context *ctx)
2759 {
2760         kref_put(&ctx->ref, i915_gem_context_free);
2761 }
2762
2763 static inline bool i915_gem_context_is_default(const struct intel_context *c)
2764 {
2765         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
2766 }
2767
2768 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
2769                                   struct drm_file *file);
2770 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
2771                                    struct drm_file *file);
2772
2773 /* i915_gem_evict.c */
2774 int __must_check i915_gem_evict_something(struct drm_device *dev,
2775                                           struct i915_address_space *vm,
2776                                           int min_size,
2777                                           unsigned alignment,
2778                                           unsigned cache_level,
2779                                           unsigned long start,
2780                                           unsigned long end,
2781                                           unsigned flags);
2782 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
2783 int i915_gem_evict_everything(struct drm_device *dev);
2784
2785 /* belongs in i915_gem_gtt.h */
2786 static inline void i915_gem_chipset_flush(struct drm_device *dev)
2787 {
2788         if (INTEL_INFO(dev)->gen < 6)
2789                 intel_gtt_chipset_flush();
2790 }
2791
2792 /* i915_gem_stolen.c */
2793 int i915_gem_init_stolen(struct drm_device *dev);
2794 int i915_gem_stolen_setup_compression(struct drm_device *dev, int size, int fb_cpp);
2795 void i915_gem_stolen_cleanup_compression(struct drm_device *dev);
2796 void i915_gem_cleanup_stolen(struct drm_device *dev);
2797 struct drm_i915_gem_object *
2798 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
2799 struct drm_i915_gem_object *
2800 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
2801                                                u32 stolen_offset,
2802                                                u32 gtt_offset,
2803                                                u32 size);
2804
2805 /* i915_gem_tiling.c */
2806 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
2807 {
2808         struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
2809
2810         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
2811                 obj->tiling_mode != I915_TILING_NONE;
2812 }
2813
2814 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
2815 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
2816 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
2817
2818 /* i915_gem_debug.c */
2819 #if WATCH_LISTS
2820 int i915_verify_lists(struct drm_device *dev);
2821 #else
2822 #define i915_verify_lists(dev) 0
2823 #endif
2824
2825 /* i915_debugfs.c */
2826 int i915_debugfs_init(struct drm_minor *minor);
2827 void i915_debugfs_cleanup(struct drm_minor *minor);
2828 #ifdef CONFIG_DEBUG_FS
2829 void intel_display_crc_init(struct drm_device *dev);
2830 #else
2831 static inline void intel_display_crc_init(struct drm_device *dev) {}
2832 #endif
2833
2834 /* i915_gpu_error.c */
2835 __printf(2, 3)
2836 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
2837 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
2838                             const struct i915_error_state_file_priv *error);
2839 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
2840                               struct drm_i915_private *i915,
2841                               size_t count, loff_t pos);
2842 static inline void i915_error_state_buf_release(
2843         struct drm_i915_error_state_buf *eb)
2844 {
2845         kfree(eb->buf);
2846 }
2847 void i915_capture_error_state(struct drm_device *dev, bool wedge,
2848                               const char *error_msg);
2849 void i915_error_state_get(struct drm_device *dev,
2850                           struct i915_error_state_file_priv *error_priv);
2851 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
2852 void i915_destroy_error_state(struct drm_device *dev);
2853
2854 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
2855 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
2856
2857 /* i915_cmd_parser.c */
2858 int i915_cmd_parser_get_version(void);
2859 int i915_cmd_parser_init_ring(struct intel_engine_cs *ring);
2860 void i915_cmd_parser_fini_ring(struct intel_engine_cs *ring);
2861 bool i915_needs_cmd_parser(struct intel_engine_cs *ring);
2862 int i915_parse_cmds(struct intel_engine_cs *ring,
2863                     struct drm_i915_gem_object *batch_obj,
2864                     u32 batch_start_offset,
2865                     bool is_master);
2866
2867 /* i915_suspend.c */
2868 extern int i915_save_state(struct drm_device *dev);
2869 extern int i915_restore_state(struct drm_device *dev);
2870
2871 /* i915_ums.c */
2872 void i915_save_display_reg(struct drm_device *dev);
2873 void i915_restore_display_reg(struct drm_device *dev);
2874
2875 /* i915_sysfs.c */
2876 void i915_setup_sysfs(struct drm_device *dev_priv);
2877 void i915_teardown_sysfs(struct drm_device *dev_priv);
2878
2879 /* intel_i2c.c */
2880 extern int intel_setup_gmbus(struct drm_device *dev);
2881 extern void intel_teardown_gmbus(struct drm_device *dev);
2882 static inline bool intel_gmbus_is_port_valid(unsigned port)
2883 {
2884         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
2885 }
2886
2887 extern struct i2c_adapter *intel_gmbus_get_adapter(
2888                 struct drm_i915_private *dev_priv, unsigned port);
2889 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
2890 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
2891 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
2892 {
2893         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
2894 }
2895 extern void intel_i2c_reset(struct drm_device *dev);
2896
2897 /* intel_opregion.c */
2898 #ifdef CONFIG_ACPI
2899 extern int intel_opregion_setup(struct drm_device *dev);
2900 extern void intel_opregion_init(struct drm_device *dev);
2901 extern void intel_opregion_fini(struct drm_device *dev);
2902 extern void intel_opregion_asle_intr(struct drm_device *dev);
2903 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
2904                                          bool enable);
2905 extern int intel_opregion_notify_adapter(struct drm_device *dev,
2906                                          pci_power_t state);
2907 #else
2908 static inline int intel_opregion_setup(struct drm_device *dev) { return 0; }
2909 static inline void intel_opregion_init(struct drm_device *dev) { return; }
2910 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
2911 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
2912 static inline int
2913 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
2914 {
2915         return 0;
2916 }
2917 static inline int
2918 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
2919 {
2920         return 0;
2921 }
2922 #endif
2923
2924 /* intel_acpi.c */
2925 #ifdef CONFIG_ACPI
2926 extern void intel_register_dsm_handler(void);
2927 extern void intel_unregister_dsm_handler(void);
2928 #else
2929 static inline void intel_register_dsm_handler(void) { return; }
2930 static inline void intel_unregister_dsm_handler(void) { return; }
2931 #endif /* CONFIG_ACPI */
2932
2933 /* modesetting */
2934 extern void intel_modeset_init_hw(struct drm_device *dev);
2935 extern void intel_modeset_init(struct drm_device *dev);
2936 extern void intel_modeset_gem_init(struct drm_device *dev);
2937 extern void intel_modeset_cleanup(struct drm_device *dev);
2938 extern void intel_connector_unregister(struct intel_connector *);
2939 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
2940 extern void intel_modeset_setup_hw_state(struct drm_device *dev,
2941                                          bool force_restore);
2942 extern void i915_redisable_vga(struct drm_device *dev);
2943 extern void i915_redisable_vga_power_on(struct drm_device *dev);
2944 extern bool intel_fbc_enabled(struct drm_device *dev);
2945 extern void bdw_fbc_sw_flush(struct drm_device *dev, u32 value);
2946 extern void intel_disable_fbc(struct drm_device *dev);
2947 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
2948 extern void intel_init_pch_refclk(struct drm_device *dev);
2949 extern void gen6_set_rps(struct drm_device *dev, u8 val);
2950 extern void valleyview_set_rps(struct drm_device *dev, u8 val);
2951 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
2952                                   bool enable);
2953 extern void intel_detect_pch(struct drm_device *dev);
2954 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
2955 extern int intel_enable_rc6(const struct drm_device *dev);
2956
2957 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
2958 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
2959                         struct drm_file *file);
2960 int i915_get_reset_stats_ioctl(struct drm_device *dev, void *data,
2961                                struct drm_file *file);
2962
2963 void intel_notify_mmio_flip(struct intel_engine_cs *ring);
2964
2965 /* overlay */
2966 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
2967 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
2968                                             struct intel_overlay_error_state *error);
2969
2970 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
2971 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
2972                                             struct drm_device *dev,
2973                                             struct intel_display_error_state *error);
2974
2975 /* On SNB platform, before reading ring registers forcewake bit
2976  * must be set to prevent GT core from power down and stale values being
2977  * returned.
2978  */
2979 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv, int fw_engine);
2980 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv, int fw_engine);
2981 void assert_force_wake_inactive(struct drm_i915_private *dev_priv);
2982
2983 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
2984 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
2985
2986 /* intel_sideband.c */
2987 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u8 addr);
2988 void vlv_punit_write(struct drm_i915_private *dev_priv, u8 addr, u32 val);
2989 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
2990 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
2991 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2992 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
2993 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2994 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
2995 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2996 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
2997 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2998 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
2999 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3000 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3001 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3002 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3003                    enum intel_sbi_destination destination);
3004 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3005                      enum intel_sbi_destination destination);
3006 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3007 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3008
3009 int vlv_gpu_freq(struct drm_i915_private *dev_priv, int val);
3010 int vlv_freq_opcode(struct drm_i915_private *dev_priv, int val);
3011
3012 #define FORCEWAKE_RENDER        (1 << 0)
3013 #define FORCEWAKE_MEDIA         (1 << 1)
3014 #define FORCEWAKE_BLITTER       (1 << 2)
3015 #define FORCEWAKE_ALL           (FORCEWAKE_RENDER | FORCEWAKE_MEDIA | \
3016                                         FORCEWAKE_BLITTER)
3017
3018
3019 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3020 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3021
3022 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3023 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3024 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3025 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3026
3027 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3028 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3029 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3030 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3031
3032 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3033  * will be implemented using 2 32-bit writes in an arbitrary order with
3034  * an arbitrary delay between them. This can cause the hardware to
3035  * act upon the intermediate value, possibly leading to corruption and
3036  * machine death. You have been warned.
3037  */
3038 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3039 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3040
3041 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3042                 u32 upper = I915_READ(upper_reg);                       \
3043                 u32 lower = I915_READ(lower_reg);                       \
3044                 u32 tmp = I915_READ(upper_reg);                         \
3045                 if (upper != tmp) {                                     \
3046                         upper = tmp;                                    \
3047                         lower = I915_READ(lower_reg);                   \
3048                         WARN_ON(I915_READ(upper_reg) != upper);         \
3049                 }                                                       \
3050                 (u64)upper << 32 | lower; })
3051
3052 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3053 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3054
3055 /* "Broadcast RGB" property */
3056 #define INTEL_BROADCAST_RGB_AUTO 0
3057 #define INTEL_BROADCAST_RGB_FULL 1
3058 #define INTEL_BROADCAST_RGB_LIMITED 2
3059
3060 static inline uint32_t i915_vgacntrl_reg(struct drm_device *dev)
3061 {
3062         if (IS_VALLEYVIEW(dev))
3063                 return VLV_VGACNTRL;
3064         else if (INTEL_INFO(dev)->gen >= 5)
3065                 return CPU_VGACNTRL;
3066         else
3067                 return VGACNTRL;
3068 }
3069
3070 static inline void __user *to_user_ptr(u64 address)
3071 {
3072         return (void __user *)(uintptr_t)address;
3073 }
3074
3075 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3076 {
3077         unsigned long j = msecs_to_jiffies(m);
3078
3079         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3080 }
3081
3082 static inline unsigned long
3083 timespec_to_jiffies_timeout(const struct timespec *value)
3084 {
3085         unsigned long j = timespec_to_jiffies(value);
3086
3087         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3088 }
3089
3090 /*
3091  * If you need to wait X milliseconds between events A and B, but event B
3092  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3093  * when event A happened, then just before event B you call this function and
3094  * pass the timestamp as the first argument, and X as the second argument.
3095  */
3096 static inline void
3097 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3098 {
3099         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3100
3101         /*
3102          * Don't re-read the value of "jiffies" every time since it may change
3103          * behind our back and break the math.
3104          */
3105         tmp_jiffies = jiffies;
3106         target_jiffies = timestamp_jiffies +
3107                          msecs_to_jiffies_timeout(to_wait_ms);
3108
3109         if (time_after(target_jiffies, tmp_jiffies)) {
3110                 remaining_jiffies = target_jiffies - tmp_jiffies;
3111                 while (remaining_jiffies)
3112                         remaining_jiffies =
3113                             schedule_timeout_uninterruptible(remaining_jiffies);
3114         }
3115 }
3116
3117 #endif