drm/i915: move dri1 vblank stubs to i915_dma.c
[cascardo/linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include "intel_ringbuffer.h"
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <drm/intel-gtt.h>
40 #include <linux/backlight.h>
41 #include <linux/intel-iommu.h>
42
43 /* General customization:
44  */
45
46 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
47
48 #define DRIVER_NAME             "i915"
49 #define DRIVER_DESC             "Intel Graphics"
50 #define DRIVER_DATE             "20080730"
51
52 enum pipe {
53         PIPE_A = 0,
54         PIPE_B,
55         PIPE_C,
56         I915_MAX_PIPES
57 };
58 #define pipe_name(p) ((p) + 'A')
59
60 enum plane {
61         PLANE_A = 0,
62         PLANE_B,
63         PLANE_C,
64 };
65 #define plane_name(p) ((p) + 'A')
66
67 enum port {
68         PORT_A = 0,
69         PORT_B,
70         PORT_C,
71         PORT_D,
72         PORT_E,
73         I915_MAX_PORTS
74 };
75 #define port_name(p) ((p) + 'A')
76
77 #define I915_GEM_GPU_DOMAINS    (~(I915_GEM_DOMAIN_CPU | I915_GEM_DOMAIN_GTT))
78
79 #define for_each_pipe(p) for ((p) = 0; (p) < dev_priv->num_pipe; (p)++)
80
81 struct intel_pch_pll {
82         int refcount; /* count of number of CRTCs sharing this PLL */
83         int active; /* count of number of active CRTCs (i.e. DPMS on) */
84         bool on; /* is the PLL actually active? Disabled during modeset */
85         int pll_reg;
86         int fp0_reg;
87         int fp1_reg;
88 };
89 #define I915_NUM_PLLS 2
90
91 /* Interface history:
92  *
93  * 1.1: Original.
94  * 1.2: Add Power Management
95  * 1.3: Add vblank support
96  * 1.4: Fix cmdbuffer path, add heap destroy
97  * 1.5: Add vblank pipe configuration
98  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
99  *      - Support vertical blank on secondary display pipe
100  */
101 #define DRIVER_MAJOR            1
102 #define DRIVER_MINOR            6
103 #define DRIVER_PATCHLEVEL       0
104
105 #define WATCH_COHERENCY 0
106 #define WATCH_LISTS     0
107
108 #define I915_GEM_PHYS_CURSOR_0 1
109 #define I915_GEM_PHYS_CURSOR_1 2
110 #define I915_GEM_PHYS_OVERLAY_REGS 3
111 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
112
113 struct drm_i915_gem_phys_object {
114         int id;
115         struct page **page_list;
116         drm_dma_handle_t *handle;
117         struct drm_i915_gem_object *cur_obj;
118 };
119
120 struct mem_block {
121         struct mem_block *next;
122         struct mem_block *prev;
123         int start;
124         int size;
125         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
126 };
127
128 struct opregion_header;
129 struct opregion_acpi;
130 struct opregion_swsci;
131 struct opregion_asle;
132 struct drm_i915_private;
133
134 struct intel_opregion {
135         struct opregion_header __iomem *header;
136         struct opregion_acpi __iomem *acpi;
137         struct opregion_swsci __iomem *swsci;
138         struct opregion_asle __iomem *asle;
139         void __iomem *vbt;
140         u32 __iomem *lid_state;
141 };
142 #define OPREGION_SIZE            (8*1024)
143
144 struct intel_overlay;
145 struct intel_overlay_error_state;
146
147 struct drm_i915_master_private {
148         drm_local_map_t *sarea;
149         struct _drm_i915_sarea *sarea_priv;
150 };
151 #define I915_FENCE_REG_NONE -1
152 #define I915_MAX_NUM_FENCES 16
153 /* 16 fences + sign bit for FENCE_REG_NONE */
154 #define I915_MAX_NUM_FENCE_BITS 5
155
156 struct drm_i915_fence_reg {
157         struct list_head lru_list;
158         struct drm_i915_gem_object *obj;
159         int pin_count;
160 };
161
162 struct sdvo_device_mapping {
163         u8 initialized;
164         u8 dvo_port;
165         u8 slave_addr;
166         u8 dvo_wiring;
167         u8 i2c_pin;
168         u8 ddc_pin;
169 };
170
171 struct intel_display_error_state;
172
173 struct drm_i915_error_state {
174         u32 eir;
175         u32 pgtbl_er;
176         u32 ier;
177         bool waiting[I915_NUM_RINGS];
178         u32 pipestat[I915_MAX_PIPES];
179         u32 tail[I915_NUM_RINGS];
180         u32 head[I915_NUM_RINGS];
181         u32 ipeir[I915_NUM_RINGS];
182         u32 ipehr[I915_NUM_RINGS];
183         u32 instdone[I915_NUM_RINGS];
184         u32 acthd[I915_NUM_RINGS];
185         u32 semaphore_mboxes[I915_NUM_RINGS][I915_NUM_RINGS - 1];
186         /* our own tracking of ring head and tail */
187         u32 cpu_ring_head[I915_NUM_RINGS];
188         u32 cpu_ring_tail[I915_NUM_RINGS];
189         u32 error; /* gen6+ */
190         u32 instpm[I915_NUM_RINGS];
191         u32 instps[I915_NUM_RINGS];
192         u32 instdone1;
193         u32 seqno[I915_NUM_RINGS];
194         u64 bbaddr;
195         u32 fault_reg[I915_NUM_RINGS];
196         u32 done_reg;
197         u32 faddr[I915_NUM_RINGS];
198         u64 fence[I915_MAX_NUM_FENCES];
199         struct timeval time;
200         struct drm_i915_error_ring {
201                 struct drm_i915_error_object {
202                         int page_count;
203                         u32 gtt_offset;
204                         u32 *pages[0];
205                 } *ringbuffer, *batchbuffer;
206                 struct drm_i915_error_request {
207                         long jiffies;
208                         u32 seqno;
209                         u32 tail;
210                 } *requests;
211                 int num_requests;
212         } ring[I915_NUM_RINGS];
213         struct drm_i915_error_buffer {
214                 u32 size;
215                 u32 name;
216                 u32 seqno;
217                 u32 gtt_offset;
218                 u32 read_domains;
219                 u32 write_domain;
220                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
221                 s32 pinned:2;
222                 u32 tiling:2;
223                 u32 dirty:1;
224                 u32 purgeable:1;
225                 s32 ring:4;
226                 u32 cache_level:2;
227         } *active_bo, *pinned_bo;
228         u32 active_bo_count, pinned_bo_count;
229         struct intel_overlay_error_state *overlay;
230         struct intel_display_error_state *display;
231 };
232
233 struct drm_i915_display_funcs {
234         void (*dpms)(struct drm_crtc *crtc, int mode);
235         bool (*fbc_enabled)(struct drm_device *dev);
236         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
237         void (*disable_fbc)(struct drm_device *dev);
238         int (*get_display_clock_speed)(struct drm_device *dev);
239         int (*get_fifo_size)(struct drm_device *dev, int plane);
240         void (*update_wm)(struct drm_device *dev);
241         void (*update_sprite_wm)(struct drm_device *dev, int pipe,
242                                  uint32_t sprite_width, int pixel_size);
243         int (*crtc_mode_set)(struct drm_crtc *crtc,
244                              struct drm_display_mode *mode,
245                              struct drm_display_mode *adjusted_mode,
246                              int x, int y,
247                              struct drm_framebuffer *old_fb);
248         void (*off)(struct drm_crtc *crtc);
249         void (*write_eld)(struct drm_connector *connector,
250                           struct drm_crtc *crtc);
251         void (*fdi_link_train)(struct drm_crtc *crtc);
252         void (*init_clock_gating)(struct drm_device *dev);
253         void (*init_pch_clock_gating)(struct drm_device *dev);
254         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
255                           struct drm_framebuffer *fb,
256                           struct drm_i915_gem_object *obj);
257         int (*update_plane)(struct drm_crtc *crtc, struct drm_framebuffer *fb,
258                             int x, int y);
259         void (*force_wake_get)(struct drm_i915_private *dev_priv);
260         void (*force_wake_put)(struct drm_i915_private *dev_priv);
261         /* clock updates for mode set */
262         /* cursor updates */
263         /* render clock increase/decrease */
264         /* display clock increase/decrease */
265         /* pll clock increase/decrease */
266 };
267
268 struct intel_device_info {
269         u8 gen;
270         u8 is_mobile:1;
271         u8 is_i85x:1;
272         u8 is_i915g:1;
273         u8 is_i945gm:1;
274         u8 is_g33:1;
275         u8 need_gfx_hws:1;
276         u8 is_g4x:1;
277         u8 is_pineview:1;
278         u8 is_broadwater:1;
279         u8 is_crestline:1;
280         u8 is_ivybridge:1;
281         u8 is_valleyview:1;
282         u8 has_pch_split:1;
283         u8 is_haswell:1;
284         u8 has_fbc:1;
285         u8 has_pipe_cxsr:1;
286         u8 has_hotplug:1;
287         u8 cursor_needs_physical:1;
288         u8 has_overlay:1;
289         u8 overlay_needs_physical:1;
290         u8 supports_tv:1;
291         u8 has_bsd_ring:1;
292         u8 has_blt_ring:1;
293         u8 has_llc:1;
294 };
295
296 #define I915_PPGTT_PD_ENTRIES 512
297 #define I915_PPGTT_PT_ENTRIES 1024
298 struct i915_hw_ppgtt {
299         unsigned num_pd_entries;
300         struct page **pt_pages;
301         uint32_t pd_offset;
302         dma_addr_t *pt_dma_addr;
303         dma_addr_t scratch_page_dma_addr;
304 };
305
306 enum no_fbc_reason {
307         FBC_NO_OUTPUT, /* no outputs enabled to compress */
308         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
309         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
310         FBC_MODE_TOO_LARGE, /* mode too large for compression */
311         FBC_BAD_PLANE, /* fbc not supported on plane */
312         FBC_NOT_TILED, /* buffer not tiled */
313         FBC_MULTIPLE_PIPES, /* more than one pipe active */
314         FBC_MODULE_PARAM,
315 };
316
317 enum intel_pch {
318         PCH_IBX,        /* Ibexpeak PCH */
319         PCH_CPT,        /* Cougarpoint PCH */
320         PCH_LPT,        /* Lynxpoint PCH */
321 };
322
323 #define QUIRK_PIPEA_FORCE (1<<0)
324 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
325 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
326
327 struct intel_fbdev;
328 struct intel_fbc_work;
329
330 struct intel_gmbus {
331         struct i2c_adapter adapter;
332         bool force_bit;
333         u32 reg0;
334         u32 gpio_reg;
335         struct i2c_algo_bit_data bit_algo;
336         struct drm_i915_private *dev_priv;
337 };
338
339 typedef struct drm_i915_private {
340         struct drm_device *dev;
341
342         const struct intel_device_info *info;
343
344         int relative_constants_mode;
345
346         void __iomem *regs;
347         /** gt_fifo_count and the subsequent register write are synchronized
348          * with dev->struct_mutex. */
349         unsigned gt_fifo_count;
350         /** forcewake_count is protected by gt_lock */
351         unsigned forcewake_count;
352         /** gt_lock is also taken in irq contexts. */
353         struct spinlock gt_lock;
354
355         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
356
357         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
358          * controller on different i2c buses. */
359         struct mutex gmbus_mutex;
360
361         /**
362          * Base address of the gmbus and gpio block.
363          */
364         uint32_t gpio_mmio_base;
365
366         struct pci_dev *bridge_dev;
367         struct intel_ring_buffer ring[I915_NUM_RINGS];
368         uint32_t next_seqno;
369
370         drm_dma_handle_t *status_page_dmah;
371         uint32_t counter;
372         drm_local_map_t hws_map;
373         struct drm_i915_gem_object *pwrctx;
374         struct drm_i915_gem_object *renderctx;
375
376         struct resource mch_res;
377
378         unsigned int cpp;
379         int back_offset;
380         int front_offset;
381         int current_page;
382         int page_flipping;
383
384         atomic_t irq_received;
385
386         /* protects the irq masks */
387         spinlock_t irq_lock;
388
389         /* DPIO indirect register protection */
390         spinlock_t dpio_lock;
391
392         /** Cached value of IMR to avoid reads in updating the bitfield */
393         u32 pipestat[2];
394         u32 irq_mask;
395         u32 gt_irq_mask;
396         u32 pch_irq_mask;
397
398         u32 hotplug_supported_mask;
399         struct work_struct hotplug_work;
400
401         int tex_lru_log_granularity;
402         int allow_batchbuffer;
403         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
404         int num_pipe;
405         int num_pch_pll;
406
407         /* For hangcheck timer */
408 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
409         struct timer_list hangcheck_timer;
410         int hangcheck_count;
411         uint32_t last_acthd;
412         uint32_t last_acthd_bsd;
413         uint32_t last_acthd_blt;
414         uint32_t last_instdone;
415         uint32_t last_instdone1;
416
417         unsigned long cfb_size;
418         unsigned int cfb_fb;
419         enum plane cfb_plane;
420         int cfb_y;
421         struct intel_fbc_work *fbc_work;
422
423         struct intel_opregion opregion;
424
425         /* overlay */
426         struct intel_overlay *overlay;
427         bool sprite_scaling_enabled;
428
429         /* LVDS info */
430         int backlight_level;  /* restore backlight to this value */
431         bool backlight_enabled;
432         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
433         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
434
435         /* Feature bits from the VBIOS */
436         unsigned int int_tv_support:1;
437         unsigned int lvds_dither:1;
438         unsigned int lvds_vbt:1;
439         unsigned int int_crt_support:1;
440         unsigned int lvds_use_ssc:1;
441         unsigned int display_clock_mode:1;
442         int lvds_ssc_freq;
443         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
444         unsigned int lvds_val; /* used for checking LVDS channel mode */
445         struct {
446                 int rate;
447                 int lanes;
448                 int preemphasis;
449                 int vswing;
450
451                 bool initialized;
452                 bool support;
453                 int bpp;
454                 struct edp_power_seq pps;
455         } edp;
456         bool no_aux_handshake;
457
458         struct notifier_block lid_notifier;
459
460         int crt_ddc_pin;
461         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
462         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
463         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
464
465         unsigned int fsb_freq, mem_freq, is_ddr3;
466
467         spinlock_t error_lock;
468         struct drm_i915_error_state *first_error;
469         struct work_struct error_work;
470         struct completion error_completion;
471         struct workqueue_struct *wq;
472
473         /* Display functions */
474         struct drm_i915_display_funcs display;
475
476         /* PCH chipset type */
477         enum intel_pch pch_type;
478
479         unsigned long quirks;
480
481         /* Register state */
482         bool modeset_on_lid;
483         u8 saveLBB;
484         u32 saveDSPACNTR;
485         u32 saveDSPBCNTR;
486         u32 saveDSPARB;
487         u32 saveHWS;
488         u32 savePIPEACONF;
489         u32 savePIPEBCONF;
490         u32 savePIPEASRC;
491         u32 savePIPEBSRC;
492         u32 saveFPA0;
493         u32 saveFPA1;
494         u32 saveDPLL_A;
495         u32 saveDPLL_A_MD;
496         u32 saveHTOTAL_A;
497         u32 saveHBLANK_A;
498         u32 saveHSYNC_A;
499         u32 saveVTOTAL_A;
500         u32 saveVBLANK_A;
501         u32 saveVSYNC_A;
502         u32 saveBCLRPAT_A;
503         u32 saveTRANSACONF;
504         u32 saveTRANS_HTOTAL_A;
505         u32 saveTRANS_HBLANK_A;
506         u32 saveTRANS_HSYNC_A;
507         u32 saveTRANS_VTOTAL_A;
508         u32 saveTRANS_VBLANK_A;
509         u32 saveTRANS_VSYNC_A;
510         u32 savePIPEASTAT;
511         u32 saveDSPASTRIDE;
512         u32 saveDSPASIZE;
513         u32 saveDSPAPOS;
514         u32 saveDSPAADDR;
515         u32 saveDSPASURF;
516         u32 saveDSPATILEOFF;
517         u32 savePFIT_PGM_RATIOS;
518         u32 saveBLC_HIST_CTL;
519         u32 saveBLC_PWM_CTL;
520         u32 saveBLC_PWM_CTL2;
521         u32 saveBLC_CPU_PWM_CTL;
522         u32 saveBLC_CPU_PWM_CTL2;
523         u32 saveFPB0;
524         u32 saveFPB1;
525         u32 saveDPLL_B;
526         u32 saveDPLL_B_MD;
527         u32 saveHTOTAL_B;
528         u32 saveHBLANK_B;
529         u32 saveHSYNC_B;
530         u32 saveVTOTAL_B;
531         u32 saveVBLANK_B;
532         u32 saveVSYNC_B;
533         u32 saveBCLRPAT_B;
534         u32 saveTRANSBCONF;
535         u32 saveTRANS_HTOTAL_B;
536         u32 saveTRANS_HBLANK_B;
537         u32 saveTRANS_HSYNC_B;
538         u32 saveTRANS_VTOTAL_B;
539         u32 saveTRANS_VBLANK_B;
540         u32 saveTRANS_VSYNC_B;
541         u32 savePIPEBSTAT;
542         u32 saveDSPBSTRIDE;
543         u32 saveDSPBSIZE;
544         u32 saveDSPBPOS;
545         u32 saveDSPBADDR;
546         u32 saveDSPBSURF;
547         u32 saveDSPBTILEOFF;
548         u32 saveVGA0;
549         u32 saveVGA1;
550         u32 saveVGA_PD;
551         u32 saveVGACNTRL;
552         u32 saveADPA;
553         u32 saveLVDS;
554         u32 savePP_ON_DELAYS;
555         u32 savePP_OFF_DELAYS;
556         u32 saveDVOA;
557         u32 saveDVOB;
558         u32 saveDVOC;
559         u32 savePP_ON;
560         u32 savePP_OFF;
561         u32 savePP_CONTROL;
562         u32 savePP_DIVISOR;
563         u32 savePFIT_CONTROL;
564         u32 save_palette_a[256];
565         u32 save_palette_b[256];
566         u32 saveDPFC_CB_BASE;
567         u32 saveFBC_CFB_BASE;
568         u32 saveFBC_LL_BASE;
569         u32 saveFBC_CONTROL;
570         u32 saveFBC_CONTROL2;
571         u32 saveIER;
572         u32 saveIIR;
573         u32 saveIMR;
574         u32 saveDEIER;
575         u32 saveDEIMR;
576         u32 saveGTIER;
577         u32 saveGTIMR;
578         u32 saveFDI_RXA_IMR;
579         u32 saveFDI_RXB_IMR;
580         u32 saveCACHE_MODE_0;
581         u32 saveMI_ARB_STATE;
582         u32 saveSWF0[16];
583         u32 saveSWF1[16];
584         u32 saveSWF2[3];
585         u8 saveMSR;
586         u8 saveSR[8];
587         u8 saveGR[25];
588         u8 saveAR_INDEX;
589         u8 saveAR[21];
590         u8 saveDACMASK;
591         u8 saveCR[37];
592         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
593         u32 saveCURACNTR;
594         u32 saveCURAPOS;
595         u32 saveCURABASE;
596         u32 saveCURBCNTR;
597         u32 saveCURBPOS;
598         u32 saveCURBBASE;
599         u32 saveCURSIZE;
600         u32 saveDP_B;
601         u32 saveDP_C;
602         u32 saveDP_D;
603         u32 savePIPEA_GMCH_DATA_M;
604         u32 savePIPEB_GMCH_DATA_M;
605         u32 savePIPEA_GMCH_DATA_N;
606         u32 savePIPEB_GMCH_DATA_N;
607         u32 savePIPEA_DP_LINK_M;
608         u32 savePIPEB_DP_LINK_M;
609         u32 savePIPEA_DP_LINK_N;
610         u32 savePIPEB_DP_LINK_N;
611         u32 saveFDI_RXA_CTL;
612         u32 saveFDI_TXA_CTL;
613         u32 saveFDI_RXB_CTL;
614         u32 saveFDI_TXB_CTL;
615         u32 savePFA_CTL_1;
616         u32 savePFB_CTL_1;
617         u32 savePFA_WIN_SZ;
618         u32 savePFB_WIN_SZ;
619         u32 savePFA_WIN_POS;
620         u32 savePFB_WIN_POS;
621         u32 savePCH_DREF_CONTROL;
622         u32 saveDISP_ARB_CTL;
623         u32 savePIPEA_DATA_M1;
624         u32 savePIPEA_DATA_N1;
625         u32 savePIPEA_LINK_M1;
626         u32 savePIPEA_LINK_N1;
627         u32 savePIPEB_DATA_M1;
628         u32 savePIPEB_DATA_N1;
629         u32 savePIPEB_LINK_M1;
630         u32 savePIPEB_LINK_N1;
631         u32 saveMCHBAR_RENDER_STANDBY;
632         u32 savePCH_PORT_HOTPLUG;
633
634         struct {
635                 /** Bridge to intel-gtt-ko */
636                 const struct intel_gtt *gtt;
637                 /** Memory allocator for GTT stolen memory */
638                 struct drm_mm stolen;
639                 /** Memory allocator for GTT */
640                 struct drm_mm gtt_space;
641                 /** List of all objects in gtt_space. Used to restore gtt
642                  * mappings on resume */
643                 struct list_head gtt_list;
644
645                 /** Usable portion of the GTT for GEM */
646                 unsigned long gtt_start;
647                 unsigned long gtt_mappable_end;
648                 unsigned long gtt_end;
649
650                 struct io_mapping *gtt_mapping;
651                 int gtt_mtrr;
652
653                 /** PPGTT used for aliasing the PPGTT with the GTT */
654                 struct i915_hw_ppgtt *aliasing_ppgtt;
655
656                 struct shrinker inactive_shrinker;
657
658                 /**
659                  * List of objects currently involved in rendering.
660                  *
661                  * Includes buffers having the contents of their GPU caches
662                  * flushed, not necessarily primitives.  last_rendering_seqno
663                  * represents when the rendering involved will be completed.
664                  *
665                  * A reference is held on the buffer while on this list.
666                  */
667                 struct list_head active_list;
668
669                 /**
670                  * List of objects which are not in the ringbuffer but which
671                  * still have a write_domain which needs to be flushed before
672                  * unbinding.
673                  *
674                  * last_rendering_seqno is 0 while an object is in this list.
675                  *
676                  * A reference is held on the buffer while on this list.
677                  */
678                 struct list_head flushing_list;
679
680                 /**
681                  * LRU list of objects which are not in the ringbuffer and
682                  * are ready to unbind, but are still in the GTT.
683                  *
684                  * last_rendering_seqno is 0 while an object is in this list.
685                  *
686                  * A reference is not held on the buffer while on this list,
687                  * as merely being GTT-bound shouldn't prevent its being
688                  * freed, and we'll pull it off the list in the free path.
689                  */
690                 struct list_head inactive_list;
691
692                 /** LRU list of objects with fence regs on them. */
693                 struct list_head fence_list;
694
695                 /**
696                  * We leave the user IRQ off as much as possible,
697                  * but this means that requests will finish and never
698                  * be retired once the system goes idle. Set a timer to
699                  * fire periodically while the ring is running. When it
700                  * fires, go retire requests.
701                  */
702                 struct delayed_work retire_work;
703
704                 /**
705                  * Are we in a non-interruptible section of code like
706                  * modesetting?
707                  */
708                 bool interruptible;
709
710                 /**
711                  * Flag if the X Server, and thus DRM, is not currently in
712                  * control of the device.
713                  *
714                  * This is set between LeaveVT and EnterVT.  It needs to be
715                  * replaced with a semaphore.  It also needs to be
716                  * transitioned away from for kernel modesetting.
717                  */
718                 int suspended;
719
720                 /**
721                  * Flag if the hardware appears to be wedged.
722                  *
723                  * This is set when attempts to idle the device timeout.
724                  * It prevents command submission from occurring and makes
725                  * every pending request fail
726                  */
727                 atomic_t wedged;
728
729                 /** Bit 6 swizzling required for X tiling */
730                 uint32_t bit_6_swizzle_x;
731                 /** Bit 6 swizzling required for Y tiling */
732                 uint32_t bit_6_swizzle_y;
733
734                 /* storage for physical objects */
735                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
736
737                 /* accounting, useful for userland debugging */
738                 size_t gtt_total;
739                 size_t mappable_gtt_total;
740                 size_t object_memory;
741                 u32 object_count;
742         } mm;
743         struct sdvo_device_mapping sdvo_mappings[2];
744         /* indicate whether the LVDS_BORDER should be enabled or not */
745         unsigned int lvds_border_bits;
746         /* Panel fitter placement and size for Ironlake+ */
747         u32 pch_pf_pos, pch_pf_size;
748
749         struct drm_crtc *plane_to_crtc_mapping[3];
750         struct drm_crtc *pipe_to_crtc_mapping[3];
751         wait_queue_head_t pending_flip_queue;
752
753         struct intel_pch_pll pch_plls[I915_NUM_PLLS];
754
755         /* Reclocking support */
756         bool render_reclock_avail;
757         bool lvds_downclock_avail;
758         /* indicates the reduced downclock for LVDS*/
759         int lvds_downclock;
760         struct work_struct idle_work;
761         struct timer_list idle_timer;
762         bool busy;
763         u16 orig_clock;
764         int child_dev_num;
765         struct child_device_config *child_dev;
766         struct drm_connector *int_lvds_connector;
767         struct drm_connector *int_edp_connector;
768
769         bool mchbar_need_disable;
770
771         struct work_struct rps_work;
772         spinlock_t rps_lock;
773         u32 pm_iir;
774
775         u8 cur_delay;
776         u8 min_delay;
777         u8 max_delay;
778         u8 fmax;
779         u8 fstart;
780
781         u64 last_count1;
782         unsigned long last_time1;
783         unsigned long chipset_power;
784         u64 last_count2;
785         struct timespec last_time2;
786         unsigned long gfx_power;
787         int c_m;
788         int r_t;
789         u8 corr;
790         spinlock_t *mchdev_lock;
791
792         enum no_fbc_reason no_fbc_reason;
793
794         struct drm_mm_node *compressed_fb;
795         struct drm_mm_node *compressed_llb;
796
797         unsigned long last_gpu_reset;
798
799         /* list of fbdev register on this device */
800         struct intel_fbdev *fbdev;
801
802         struct backlight_device *backlight;
803
804         struct drm_property *broadcast_rgb_property;
805         struct drm_property *force_audio_property;
806 } drm_i915_private_t;
807
808 enum hdmi_force_audio {
809         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
810         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
811         HDMI_AUDIO_AUTO,                /* trust EDID */
812         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
813 };
814
815 enum i915_cache_level {
816         I915_CACHE_NONE,
817         I915_CACHE_LLC,
818         I915_CACHE_LLC_MLC, /* gen6+ */
819 };
820
821 struct drm_i915_gem_object {
822         struct drm_gem_object base;
823
824         /** Current space allocated to this object in the GTT, if any. */
825         struct drm_mm_node *gtt_space;
826         struct list_head gtt_list;
827
828         /** This object's place on the active/flushing/inactive lists */
829         struct list_head ring_list;
830         struct list_head mm_list;
831         /** This object's place on GPU write list */
832         struct list_head gpu_write_list;
833         /** This object's place in the batchbuffer or on the eviction list */
834         struct list_head exec_list;
835
836         /**
837          * This is set if the object is on the active or flushing lists
838          * (has pending rendering), and is not set if it's on inactive (ready
839          * to be unbound).
840          */
841         unsigned int active:1;
842
843         /**
844          * This is set if the object has been written to since last bound
845          * to the GTT
846          */
847         unsigned int dirty:1;
848
849         /**
850          * This is set if the object has been written to since the last
851          * GPU flush.
852          */
853         unsigned int pending_gpu_write:1;
854
855         /**
856          * Fence register bits (if any) for this object.  Will be set
857          * as needed when mapped into the GTT.
858          * Protected by dev->struct_mutex.
859          */
860         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
861
862         /**
863          * Advice: are the backing pages purgeable?
864          */
865         unsigned int madv:2;
866
867         /**
868          * Current tiling mode for the object.
869          */
870         unsigned int tiling_mode:2;
871         /**
872          * Whether the tiling parameters for the currently associated fence
873          * register have changed. Note that for the purposes of tracking
874          * tiling changes we also treat the unfenced register, the register
875          * slot that the object occupies whilst it executes a fenced
876          * command (such as BLT on gen2/3), as a "fence".
877          */
878         unsigned int fence_dirty:1;
879
880         /** How many users have pinned this object in GTT space. The following
881          * users can each hold at most one reference: pwrite/pread, pin_ioctl
882          * (via user_pin_count), execbuffer (objects are not allowed multiple
883          * times for the same batchbuffer), and the framebuffer code. When
884          * switching/pageflipping, the framebuffer code has at most two buffers
885          * pinned per crtc.
886          *
887          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
888          * bits with absolutely no headroom. So use 4 bits. */
889         unsigned int pin_count:4;
890 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
891
892         /**
893          * Is the object at the current location in the gtt mappable and
894          * fenceable? Used to avoid costly recalculations.
895          */
896         unsigned int map_and_fenceable:1;
897
898         /**
899          * Whether the current gtt mapping needs to be mappable (and isn't just
900          * mappable by accident). Track pin and fault separate for a more
901          * accurate mappable working set.
902          */
903         unsigned int fault_mappable:1;
904         unsigned int pin_mappable:1;
905
906         /*
907          * Is the GPU currently using a fence to access this buffer,
908          */
909         unsigned int pending_fenced_gpu_access:1;
910         unsigned int fenced_gpu_access:1;
911
912         unsigned int cache_level:2;
913
914         unsigned int has_aliasing_ppgtt_mapping:1;
915         unsigned int has_global_gtt_mapping:1;
916
917         struct page **pages;
918
919         /**
920          * DMAR support
921          */
922         struct scatterlist *sg_list;
923         int num_sg;
924
925         /**
926          * Used for performing relocations during execbuffer insertion.
927          */
928         struct hlist_node exec_node;
929         unsigned long exec_handle;
930         struct drm_i915_gem_exec_object2 *exec_entry;
931
932         /**
933          * Current offset of the object in GTT space.
934          *
935          * This is the same as gtt_space->start
936          */
937         uint32_t gtt_offset;
938
939         struct intel_ring_buffer *ring;
940
941         /** Breadcrumb of last rendering to the buffer. */
942         uint32_t last_rendering_seqno;
943         /** Breadcrumb of last fenced GPU access to the buffer. */
944         uint32_t last_fenced_seqno;
945
946         /** Current tiling stride for the object, if it's tiled. */
947         uint32_t stride;
948
949         /** Record of address bit 17 of each page at last unbind. */
950         unsigned long *bit_17;
951
952         /** User space pin count and filp owning the pin */
953         uint32_t user_pin_count;
954         struct drm_file *pin_filp;
955
956         /** for phy allocated objects */
957         struct drm_i915_gem_phys_object *phys_obj;
958
959         /**
960          * Number of crtcs where this object is currently the fb, but
961          * will be page flipped away on the next vblank.  When it
962          * reaches 0, dev_priv->pending_flip_queue will be woken up.
963          */
964         atomic_t pending_flip;
965 };
966
967 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
968
969 /**
970  * Request queue structure.
971  *
972  * The request queue allows us to note sequence numbers that have been emitted
973  * and may be associated with active buffers to be retired.
974  *
975  * By keeping this list, we can avoid having to do questionable
976  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
977  * an emission time with seqnos for tracking how far ahead of the GPU we are.
978  */
979 struct drm_i915_gem_request {
980         /** On Which ring this request was generated */
981         struct intel_ring_buffer *ring;
982
983         /** GEM sequence number associated with this request. */
984         uint32_t seqno;
985
986         /** Postion in the ringbuffer of the end of the request */
987         u32 tail;
988
989         /** Time at which this request was emitted, in jiffies. */
990         unsigned long emitted_jiffies;
991
992         /** global list entry for this request */
993         struct list_head list;
994
995         struct drm_i915_file_private *file_priv;
996         /** file_priv list entry for this request */
997         struct list_head client_list;
998 };
999
1000 struct drm_i915_file_private {
1001         struct {
1002                 struct spinlock lock;
1003                 struct list_head request_list;
1004         } mm;
1005 };
1006
1007 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
1008
1009 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1010 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1011 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1012 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1013 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1014 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1015 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1016 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1017 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1018 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1019 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1020 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1021 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1022 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1023 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1024 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1025 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
1026 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1027 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
1028 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
1029 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
1030 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1031
1032 /*
1033  * The genX designation typically refers to the render engine, so render
1034  * capability related checks should use IS_GEN, while display and other checks
1035  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
1036  * chips, etc.).
1037  */
1038 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1039 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1040 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1041 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1042 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1043 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
1044
1045 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
1046 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
1047 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
1048 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1049
1050 #define HAS_ALIASING_PPGTT(dev) (INTEL_INFO(dev)->gen >=6)
1051
1052 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1053 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1054
1055 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1056  * rows, which changed the alignment requirements and fence programming.
1057  */
1058 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1059                                                       IS_I915GM(dev)))
1060 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1061 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1062 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1063 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1064 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1065 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1066 /* dsparb controlled by hw only */
1067 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
1068
1069 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1070 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1071 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1072
1073 #define HAS_PCH_SPLIT(dev) (INTEL_INFO(dev)->has_pch_split)
1074 #define HAS_PIPE_CONTROL(dev) (INTEL_INFO(dev)->gen >= 5)
1075
1076 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
1077 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
1078 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1079 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
1080
1081 #include "i915_trace.h"
1082
1083 /**
1084  * RC6 is a special power stage which allows the GPU to enter an very
1085  * low-voltage mode when idle, using down to 0V while at this stage.  This
1086  * stage is entered automatically when the GPU is idle when RC6 support is
1087  * enabled, and as soon as new workload arises GPU wakes up automatically as well.
1088  *
1089  * There are different RC6 modes available in Intel GPU, which differentiate
1090  * among each other with the latency required to enter and leave RC6 and
1091  * voltage consumed by the GPU in different states.
1092  *
1093  * The combination of the following flags define which states GPU is allowed
1094  * to enter, while RC6 is the normal RC6 state, RC6p is the deep RC6, and
1095  * RC6pp is deepest RC6. Their support by hardware varies according to the
1096  * GPU, BIOS, chipset and platform. RC6 is usually the safest one and the one
1097  * which brings the most power savings; deeper states save more power, but
1098  * require higher latency to switch to and wake up.
1099  */
1100 #define INTEL_RC6_ENABLE                        (1<<0)
1101 #define INTEL_RC6p_ENABLE                       (1<<1)
1102 #define INTEL_RC6pp_ENABLE                      (1<<2)
1103
1104 extern struct drm_ioctl_desc i915_ioctls[];
1105 extern int i915_max_ioctl;
1106 extern unsigned int i915_fbpercrtc __always_unused;
1107 extern int i915_panel_ignore_lid __read_mostly;
1108 extern unsigned int i915_powersave __read_mostly;
1109 extern int i915_semaphores __read_mostly;
1110 extern unsigned int i915_lvds_downclock __read_mostly;
1111 extern int i915_lvds_channel_mode __read_mostly;
1112 extern int i915_panel_use_ssc __read_mostly;
1113 extern int i915_vbt_sdvo_panel_type __read_mostly;
1114 extern int i915_enable_rc6 __read_mostly;
1115 extern int i915_enable_fbc __read_mostly;
1116 extern bool i915_enable_hangcheck __read_mostly;
1117 extern int i915_enable_ppgtt __read_mostly;
1118
1119 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1120 extern int i915_resume(struct drm_device *dev);
1121 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1122 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1123
1124                                 /* i915_dma.c */
1125 extern void i915_kernel_lost_context(struct drm_device * dev);
1126 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1127 extern int i915_driver_unload(struct drm_device *);
1128 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1129 extern void i915_driver_lastclose(struct drm_device * dev);
1130 extern void i915_driver_preclose(struct drm_device *dev,
1131                                  struct drm_file *file_priv);
1132 extern void i915_driver_postclose(struct drm_device *dev,
1133                                   struct drm_file *file_priv);
1134 extern int i915_driver_device_is_agp(struct drm_device * dev);
1135 #ifdef CONFIG_COMPAT
1136 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1137                               unsigned long arg);
1138 #endif
1139 extern int i915_emit_box(struct drm_device *dev,
1140                          struct drm_clip_rect *box,
1141                          int DR1, int DR4);
1142 extern int i915_reset(struct drm_device *dev, u8 flags);
1143 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1144 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1145 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1146 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1147
1148
1149 /* i915_irq.c */
1150 void i915_hangcheck_elapsed(unsigned long data);
1151 void i915_handle_error(struct drm_device *dev, bool wedged);
1152 extern int i915_irq_emit(struct drm_device *dev, void *data,
1153                          struct drm_file *file_priv);
1154 extern int i915_irq_wait(struct drm_device *dev, void *data,
1155                          struct drm_file *file_priv);
1156
1157 extern void intel_irq_init(struct drm_device *dev);
1158
1159 void
1160 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1161
1162 void
1163 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1164
1165 void intel_enable_asle(struct drm_device *dev);
1166
1167 #ifdef CONFIG_DEBUG_FS
1168 extern void i915_destroy_error_state(struct drm_device *dev);
1169 #else
1170 #define i915_destroy_error_state(x)
1171 #endif
1172
1173
1174 /* i915_gem.c */
1175 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1176                         struct drm_file *file_priv);
1177 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1178                           struct drm_file *file_priv);
1179 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
1180                          struct drm_file *file_priv);
1181 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1182                           struct drm_file *file_priv);
1183 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
1184                         struct drm_file *file_priv);
1185 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
1186                         struct drm_file *file_priv);
1187 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1188                               struct drm_file *file_priv);
1189 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
1190                              struct drm_file *file_priv);
1191 int i915_gem_execbuffer(struct drm_device *dev, void *data,
1192                         struct drm_file *file_priv);
1193 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
1194                          struct drm_file *file_priv);
1195 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
1196                        struct drm_file *file_priv);
1197 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
1198                          struct drm_file *file_priv);
1199 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1200                         struct drm_file *file_priv);
1201 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1202                             struct drm_file *file_priv);
1203 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1204                            struct drm_file *file_priv);
1205 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1206                            struct drm_file *file_priv);
1207 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1208                            struct drm_file *file_priv);
1209 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1210                         struct drm_file *file_priv);
1211 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1212                         struct drm_file *file_priv);
1213 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1214                                 struct drm_file *file_priv);
1215 void i915_gem_load(struct drm_device *dev);
1216 int i915_gem_init_object(struct drm_gem_object *obj);
1217 int __must_check i915_gem_flush_ring(struct intel_ring_buffer *ring,
1218                                      uint32_t invalidate_domains,
1219                                      uint32_t flush_domains);
1220 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
1221                                                   size_t size);
1222 void i915_gem_free_object(struct drm_gem_object *obj);
1223 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
1224                                      uint32_t alignment,
1225                                      bool map_and_fenceable);
1226 void i915_gem_object_unpin(struct drm_i915_gem_object *obj);
1227 int __must_check i915_gem_object_unbind(struct drm_i915_gem_object *obj);
1228 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
1229 void i915_gem_lastclose(struct drm_device *dev);
1230
1231 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
1232 int __must_check i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj);
1233 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
1234                          struct intel_ring_buffer *to);
1235 void i915_gem_object_move_to_active(struct drm_i915_gem_object *obj,
1236                                     struct intel_ring_buffer *ring,
1237                                     u32 seqno);
1238
1239 int i915_gem_dumb_create(struct drm_file *file_priv,
1240                          struct drm_device *dev,
1241                          struct drm_mode_create_dumb *args);
1242 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
1243                       uint32_t handle, uint64_t *offset);
1244 int i915_gem_dumb_destroy(struct drm_file *file_priv, struct drm_device *dev,
1245                           uint32_t handle);
1246 /**
1247  * Returns true if seq1 is later than seq2.
1248  */
1249 static inline bool
1250 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1251 {
1252         return (int32_t)(seq1 - seq2) >= 0;
1253 }
1254
1255 u32 i915_gem_next_request_seqno(struct intel_ring_buffer *ring);
1256
1257 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
1258 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
1259
1260 static inline bool
1261 i915_gem_object_pin_fence(struct drm_i915_gem_object *obj)
1262 {
1263         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1264                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1265                 dev_priv->fence_regs[obj->fence_reg].pin_count++;
1266                 return true;
1267         } else
1268                 return false;
1269 }
1270
1271 static inline void
1272 i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj)
1273 {
1274         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1275                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1276                 dev_priv->fence_regs[obj->fence_reg].pin_count--;
1277         }
1278 }
1279
1280 void i915_gem_retire_requests(struct drm_device *dev);
1281 void i915_gem_retire_requests_ring(struct intel_ring_buffer *ring);
1282
1283 void i915_gem_reset(struct drm_device *dev);
1284 void i915_gem_clflush_object(struct drm_i915_gem_object *obj);
1285 int __must_check i915_gem_object_set_domain(struct drm_i915_gem_object *obj,
1286                                             uint32_t read_domains,
1287                                             uint32_t write_domain);
1288 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
1289 int __must_check i915_gem_init(struct drm_device *dev);
1290 int __must_check i915_gem_init_hw(struct drm_device *dev);
1291 void i915_gem_init_swizzling(struct drm_device *dev);
1292 void i915_gem_init_ppgtt(struct drm_device *dev);
1293 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1294 int __must_check i915_gpu_idle(struct drm_device *dev);
1295 int __must_check i915_gem_idle(struct drm_device *dev);
1296 int __must_check i915_add_request(struct intel_ring_buffer *ring,
1297                                   struct drm_file *file,
1298                                   struct drm_i915_gem_request *request);
1299 int __must_check i915_wait_request(struct intel_ring_buffer *ring,
1300                                    uint32_t seqno);
1301 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1302 int __must_check
1303 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
1304                                   bool write);
1305 int __must_check
1306 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
1307 int __must_check
1308 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
1309                                      u32 alignment,
1310                                      struct intel_ring_buffer *pipelined);
1311 int i915_gem_attach_phys_object(struct drm_device *dev,
1312                                 struct drm_i915_gem_object *obj,
1313                                 int id,
1314                                 int align);
1315 void i915_gem_detach_phys_object(struct drm_device *dev,
1316                                  struct drm_i915_gem_object *obj);
1317 void i915_gem_free_all_phys_object(struct drm_device *dev);
1318 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
1319
1320 uint32_t
1321 i915_gem_get_unfenced_gtt_alignment(struct drm_device *dev,
1322                                     uint32_t size,
1323                                     int tiling_mode);
1324
1325 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
1326                                     enum i915_cache_level cache_level);
1327
1328 /* i915_gem_gtt.c */
1329 int __must_check i915_gem_init_aliasing_ppgtt(struct drm_device *dev);
1330 void i915_gem_cleanup_aliasing_ppgtt(struct drm_device *dev);
1331 void i915_ppgtt_bind_object(struct i915_hw_ppgtt *ppgtt,
1332                             struct drm_i915_gem_object *obj,
1333                             enum i915_cache_level cache_level);
1334 void i915_ppgtt_unbind_object(struct i915_hw_ppgtt *ppgtt,
1335                               struct drm_i915_gem_object *obj);
1336
1337 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
1338 int __must_check i915_gem_gtt_prepare_object(struct drm_i915_gem_object *obj);
1339 void i915_gem_gtt_bind_object(struct drm_i915_gem_object *obj,
1340                                 enum i915_cache_level cache_level);
1341 void i915_gem_gtt_unbind_object(struct drm_i915_gem_object *obj);
1342 void i915_gem_gtt_finish_object(struct drm_i915_gem_object *obj);
1343 void i915_gem_init_global_gtt(struct drm_device *dev,
1344                               unsigned long start,
1345                               unsigned long mappable_end,
1346                               unsigned long end);
1347
1348 /* i915_gem_evict.c */
1349 int __must_check i915_gem_evict_something(struct drm_device *dev, int min_size,
1350                                           unsigned alignment, bool mappable);
1351 int i915_gem_evict_everything(struct drm_device *dev, bool purgeable_only);
1352
1353 /* i915_gem_stolen.c */
1354 int i915_gem_init_stolen(struct drm_device *dev);
1355 void i915_gem_cleanup_stolen(struct drm_device *dev);
1356
1357 /* i915_gem_tiling.c */
1358 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1359 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
1360 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
1361
1362 /* i915_gem_debug.c */
1363 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1364                           const char *where, uint32_t mark);
1365 #if WATCH_LISTS
1366 int i915_verify_lists(struct drm_device *dev);
1367 #else
1368 #define i915_verify_lists(dev) 0
1369 #endif
1370 void i915_gem_object_check_coherency(struct drm_i915_gem_object *obj,
1371                                      int handle);
1372 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1373                           const char *where, uint32_t mark);
1374
1375 /* i915_debugfs.c */
1376 int i915_debugfs_init(struct drm_minor *minor);
1377 void i915_debugfs_cleanup(struct drm_minor *minor);
1378
1379 /* i915_suspend.c */
1380 extern int i915_save_state(struct drm_device *dev);
1381 extern int i915_restore_state(struct drm_device *dev);
1382
1383 /* i915_suspend.c */
1384 extern int i915_save_state(struct drm_device *dev);
1385 extern int i915_restore_state(struct drm_device *dev);
1386
1387 /* i915_sysfs.c */
1388 void i915_setup_sysfs(struct drm_device *dev_priv);
1389 void i915_teardown_sysfs(struct drm_device *dev_priv);
1390
1391 /* intel_i2c.c */
1392 extern int intel_setup_gmbus(struct drm_device *dev);
1393 extern void intel_teardown_gmbus(struct drm_device *dev);
1394 extern inline bool intel_gmbus_is_port_valid(unsigned port)
1395 {
1396         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
1397 }
1398
1399 extern struct i2c_adapter *intel_gmbus_get_adapter(
1400                 struct drm_i915_private *dev_priv, unsigned port);
1401 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
1402 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
1403 extern inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
1404 {
1405         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
1406 }
1407 extern void intel_i2c_reset(struct drm_device *dev);
1408
1409 /* intel_opregion.c */
1410 extern int intel_opregion_setup(struct drm_device *dev);
1411 #ifdef CONFIG_ACPI
1412 extern void intel_opregion_init(struct drm_device *dev);
1413 extern void intel_opregion_fini(struct drm_device *dev);
1414 extern void intel_opregion_asle_intr(struct drm_device *dev);
1415 extern void intel_opregion_gse_intr(struct drm_device *dev);
1416 extern void intel_opregion_enable_asle(struct drm_device *dev);
1417 #else
1418 static inline void intel_opregion_init(struct drm_device *dev) { return; }
1419 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
1420 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
1421 static inline void intel_opregion_gse_intr(struct drm_device *dev) { return; }
1422 static inline void intel_opregion_enable_asle(struct drm_device *dev) { return; }
1423 #endif
1424
1425 /* intel_acpi.c */
1426 #ifdef CONFIG_ACPI
1427 extern void intel_register_dsm_handler(void);
1428 extern void intel_unregister_dsm_handler(void);
1429 #else
1430 static inline void intel_register_dsm_handler(void) { return; }
1431 static inline void intel_unregister_dsm_handler(void) { return; }
1432 #endif /* CONFIG_ACPI */
1433
1434 /* modesetting */
1435 extern void intel_modeset_init_hw(struct drm_device *dev);
1436 extern void intel_modeset_init(struct drm_device *dev);
1437 extern void intel_modeset_gem_init(struct drm_device *dev);
1438 extern void intel_modeset_cleanup(struct drm_device *dev);
1439 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1440 extern bool intel_fbc_enabled(struct drm_device *dev);
1441 extern void intel_disable_fbc(struct drm_device *dev);
1442 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1443 extern void ironlake_init_pch_refclk(struct drm_device *dev);
1444 extern void ironlake_enable_rc6(struct drm_device *dev);
1445 extern void gen6_set_rps(struct drm_device *dev, u8 val);
1446 extern void intel_detect_pch(struct drm_device *dev);
1447 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
1448 extern int intel_enable_rc6(const struct drm_device *dev);
1449
1450 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
1451 extern void __gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1452 extern void __gen6_gt_force_wake_mt_get(struct drm_i915_private *dev_priv);
1453 extern void __gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1454 extern void __gen6_gt_force_wake_mt_put(struct drm_i915_private *dev_priv);
1455
1456 extern void vlv_force_wake_get(struct drm_i915_private *dev_priv);
1457 extern void vlv_force_wake_put(struct drm_i915_private *dev_priv);
1458
1459 /* overlay */
1460 #ifdef CONFIG_DEBUG_FS
1461 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
1462 extern void intel_overlay_print_error_state(struct seq_file *m, struct intel_overlay_error_state *error);
1463
1464 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
1465 extern void intel_display_print_error_state(struct seq_file *m,
1466                                             struct drm_device *dev,
1467                                             struct intel_display_error_state *error);
1468 #endif
1469
1470 #define LP_RING(d) (&((struct drm_i915_private *)(d))->ring[RCS])
1471
1472 #define BEGIN_LP_RING(n) \
1473         intel_ring_begin(LP_RING(dev_priv), (n))
1474
1475 #define OUT_RING(x) \
1476         intel_ring_emit(LP_RING(dev_priv), x)
1477
1478 #define ADVANCE_LP_RING() \
1479         intel_ring_advance(LP_RING(dev_priv))
1480
1481 /**
1482  * Lock test for when it's just for synchronization of ring access.
1483  *
1484  * In that case, we don't need to do it when GEM is initialized as nobody else
1485  * has access to the ring.
1486  */
1487 #define RING_LOCK_TEST_WITH_RETURN(dev, file) do {                      \
1488         if (LP_RING(dev->dev_private)->obj == NULL)                     \
1489                 LOCK_TEST_WITH_RETURN(dev, file);                       \
1490 } while (0)
1491
1492 /* On SNB platform, before reading ring registers forcewake bit
1493  * must be set to prevent GT core from power down and stale values being
1494  * returned.
1495  */
1496 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1497 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1498 int __gen6_gt_wait_for_fifo(struct drm_i915_private *dev_priv);
1499
1500 #define __i915_read(x, y) \
1501         u##x i915_read##x(struct drm_i915_private *dev_priv, u32 reg);
1502
1503 __i915_read(8, b)
1504 __i915_read(16, w)
1505 __i915_read(32, l)
1506 __i915_read(64, q)
1507 #undef __i915_read
1508
1509 #define __i915_write(x, y) \
1510         void i915_write##x(struct drm_i915_private *dev_priv, u32 reg, u##x val);
1511
1512 __i915_write(8, b)
1513 __i915_write(16, w)
1514 __i915_write(32, l)
1515 __i915_write(64, q)
1516 #undef __i915_write
1517
1518 #define I915_READ8(reg)         i915_read8(dev_priv, (reg))
1519 #define I915_WRITE8(reg, val)   i915_write8(dev_priv, (reg), (val))
1520
1521 #define I915_READ16(reg)        i915_read16(dev_priv, (reg))
1522 #define I915_WRITE16(reg, val)  i915_write16(dev_priv, (reg), (val))
1523 #define I915_READ16_NOTRACE(reg)        readw(dev_priv->regs + (reg))
1524 #define I915_WRITE16_NOTRACE(reg, val)  writew(val, dev_priv->regs + (reg))
1525
1526 #define I915_READ(reg)          i915_read32(dev_priv, (reg))
1527 #define I915_WRITE(reg, val)    i915_write32(dev_priv, (reg), (val))
1528 #define I915_READ_NOTRACE(reg)          readl(dev_priv->regs + (reg))
1529 #define I915_WRITE_NOTRACE(reg, val)    writel(val, dev_priv->regs + (reg))
1530
1531 #define I915_WRITE64(reg, val)  i915_write64(dev_priv, (reg), (val))
1532 #define I915_READ64(reg)        i915_read64(dev_priv, (reg))
1533
1534 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
1535 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
1536
1537
1538 #endif