drm/nv50-/disp: audit and version LVDS_SCRIPT method
[cascardo/linux.git] / drivers / gpu / drm / nouveau / core / engine / disp / nva3.c
1 /*
2  * Copyright 2012 Red Hat Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * Authors: Ben Skeggs
23  */
24
25 #include <engine/software.h>
26 #include <engine/disp.h>
27
28 #include <core/class.h>
29
30 #include "nv50.h"
31
32 /*******************************************************************************
33  * Base display object
34  ******************************************************************************/
35
36 static struct nouveau_oclass
37 nva3_disp_sclass[] = {
38         { NVA3_DISP_MAST_CLASS, &nv50_disp_mast_ofuncs.base },
39         { NVA3_DISP_SYNC_CLASS, &nv50_disp_sync_ofuncs.base },
40         { NVA3_DISP_OVLY_CLASS, &nv50_disp_ovly_ofuncs.base },
41         { NVA3_DISP_OIMM_CLASS, &nv50_disp_oimm_ofuncs.base },
42         { NVA3_DISP_CURS_CLASS, &nv50_disp_curs_ofuncs.base },
43         {}
44 };
45
46 static struct nouveau_omthds
47 nva3_disp_base_omthds[] = {
48         { HEAD_MTHD(NV50_DISP_SCANOUTPOS)     , nv50_disp_base_scanoutpos },
49         { SOR_MTHD(NV94_DISP_SOR_DP_PWR)      , nv50_sor_mthd },
50         { PIOR_MTHD(NV50_DISP_PIOR_PWR)       , nv50_pior_mthd },
51         { PIOR_MTHD(NV50_DISP_PIOR_TMDS_PWR)  , nv50_pior_mthd },
52         { PIOR_MTHD(NV50_DISP_PIOR_DP_PWR)    , nv50_pior_mthd },
53         {},
54 };
55
56 static struct nouveau_oclass
57 nva3_disp_base_oclass[] = {
58         { NVA3_DISP_CLASS, &nv50_disp_base_ofuncs, nva3_disp_base_omthds },
59         {}
60 };
61
62 /*******************************************************************************
63  * Display engine implementation
64  ******************************************************************************/
65
66 static int
67 nva3_disp_ctor(struct nouveau_object *parent, struct nouveau_object *engine,
68                struct nouveau_oclass *oclass, void *data, u32 size,
69                struct nouveau_object **pobject)
70 {
71         struct nv50_disp_priv *priv;
72         int ret;
73
74         ret = nouveau_disp_create(parent, engine, oclass, 2, "PDISP",
75                                   "display", &priv);
76         *pobject = nv_object(priv);
77         if (ret)
78                 return ret;
79
80         nv_engine(priv)->sclass = nva3_disp_base_oclass;
81         nv_engine(priv)->cclass = &nv50_disp_cclass;
82         nv_subdev(priv)->intr = nv50_disp_intr;
83         INIT_WORK(&priv->supervisor, nv50_disp_intr_supervisor);
84         priv->sclass = nva3_disp_sclass;
85         priv->head.nr = 2;
86         priv->dac.nr = 3;
87         priv->sor.nr = 4;
88         priv->pior.nr = 3;
89         priv->dac.power = nv50_dac_power;
90         priv->dac.sense = nv50_dac_sense;
91         priv->sor.power = nv50_sor_power;
92         priv->sor.hda_eld = nva3_hda_eld;
93         priv->sor.hdmi = nva3_hdmi_ctrl;
94         priv->pior.power = nv50_pior_power;
95         return 0;
96 }
97
98 struct nouveau_oclass *
99 nva3_disp_oclass = &(struct nv50_disp_impl) {
100         .base.base.handle = NV_ENGINE(DISP, 0x85),
101         .base.base.ofuncs = &(struct nouveau_ofuncs) {
102                 .ctor = nva3_disp_ctor,
103                 .dtor = _nouveau_disp_dtor,
104                 .init = _nouveau_disp_init,
105                 .fini = _nouveau_disp_fini,
106         },
107         .base.vblank = &nv50_disp_vblank_func,
108         .base.outp =  nv94_disp_outp_sclass,
109         .mthd.core = &nv94_disp_mast_mthd_chan,
110         .mthd.base = &nv84_disp_sync_mthd_chan,
111         .mthd.ovly = &nv84_disp_ovly_mthd_chan,
112         .mthd.prev = 0x000004,
113 }.base.base;