drm/nv40/pm: parse geometric delta clock from vbios
[cascardo/linux.git] / drivers / gpu / drm / nouveau / nvc0_pm.c
1 /*
2  * Copyright 2011 Red Hat Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * Authors: Ben Skeggs
23  */
24
25 #include "drmP.h"
26 #include "nouveau_drv.h"
27 #include "nouveau_bios.h"
28 #include "nouveau_pm.h"
29
30 static u32 read_div(struct drm_device *, int, u32, u32);
31 static u32 read_pll(struct drm_device *, u32);
32
33 static u32
34 read_vco(struct drm_device *dev, u32 dsrc)
35 {
36         u32 ssrc = nv_rd32(dev, dsrc);
37         if (!(ssrc & 0x00000100))
38                 return read_pll(dev, 0x00e800);
39         return read_pll(dev, 0x00e820);
40 }
41
42 static u32
43 read_pll(struct drm_device *dev, u32 pll)
44 {
45         u32 coef = nv_rd32(dev, pll + 4);
46         u32 P = (coef & 0x003f0000) >> 16;
47         u32 N = (coef & 0x0000ff00) >> 8;
48         u32 M = (coef & 0x000000ff) >> 0;
49         u32 sclk, doff;
50
51         switch (pll & 0xfff000) {
52         case 0x00e000:
53                 sclk = 27000;
54                 P = 1;
55                 break;
56         case 0x137000:
57                 doff = (pll - 0x137000) / 0x20;
58                 sclk = read_div(dev, doff, 0x137120, 0x137140);
59                 break;
60         case 0x132000:
61                 switch (pll) {
62                 case 0x132000:
63                         sclk = read_pll(dev, 0x132020);
64                         break;
65                 case 0x132020:
66                         sclk = read_div(dev, 0, 0x137320, 0x137330);
67                         break;
68                 default:
69                         return 0;
70                 }
71                 break;
72         default:
73                 return 0;
74         }
75
76         return sclk * N / M / P;
77 }
78
79 static u32
80 read_div(struct drm_device *dev, int doff, u32 dsrc, u32 dctl)
81 {
82         u32 ssrc = nv_rd32(dev, dsrc + (doff * 4));
83         u32 sctl = nv_rd32(dev, dctl + (doff * 4));
84
85         switch (ssrc & 0x00000003) {
86         case 0:
87                 if ((ssrc & 0x00030000) != 0x00030000)
88                         return 27000;
89                 return 108000;
90         case 2:
91                 return 100000;
92         case 3:
93                 if (sctl & 0x80000000) {
94                         u32 sclk = read_vco(dev, dsrc);
95                         u32 sdiv = (sctl & 0x0000003f) + 2;
96                         return (sclk * 2) / sdiv;
97                 }
98
99                 return read_vco(dev, dsrc);
100         default:
101                 return 0;
102         }
103 }
104
105 static u32
106 read_mem(struct drm_device *dev)
107 {
108         u32 ssel = nv_rd32(dev, 0x1373f0);
109         if (ssel & 0x00000001)
110                 return read_div(dev, 0, 0x137300, 0x137310);
111         return read_pll(dev, 0x132000);
112 }
113
114 static u32
115 read_clk(struct drm_device *dev, int clk)
116 {
117         u32 sctl = nv_rd32(dev, 0x137250 + (clk * 4));
118         u32 ssel = nv_rd32(dev, 0x137100);
119         u32 sclk, sdiv;
120
121         if (ssel & (1 << clk)) {
122                 if (clk < 7)
123                         sclk = read_pll(dev, 0x137000 + (clk * 0x20));
124                 else
125                         sclk = read_pll(dev, 0x1370e0);
126                 sdiv = ((sctl & 0x00003f00) >> 8) + 2;
127         } else {
128                 sclk = read_div(dev, clk, 0x137160, 0x1371d0);
129                 sdiv = ((sctl & 0x0000003f) >> 0) + 2;
130         }
131
132         if (sctl & 0x80000000)
133                 return (sclk * 2) / sdiv;
134         return sclk;
135 }
136
137 int
138 nvc0_pm_clocks_get(struct drm_device *dev, struct nouveau_pm_level *perflvl)
139 {
140         perflvl->shader = read_clk(dev, 0x00);
141         perflvl->core   = perflvl->shader / 2;
142         perflvl->memory = read_mem(dev);
143         perflvl->rop    = read_clk(dev, 0x01);
144         perflvl->hub07  = read_clk(dev, 0x02);
145         perflvl->hub06  = read_clk(dev, 0x07);
146         perflvl->hub01  = read_clk(dev, 0x08);
147         perflvl->copy   = read_clk(dev, 0x09);
148         perflvl->daemon = read_clk(dev, 0x0c);
149         perflvl->vdec   = read_clk(dev, 0x0e);
150         return 0;
151 }