Merge tag 'sphinx-4.8' of git://git.lwn.net/linux into topic/drm-misc
[cascardo/linux.git] / drivers / gpu / drm / radeon / radeon_drv.c
1 /**
2  * \file radeon_drv.c
3  * ATI Radeon driver
4  *
5  * \author Gareth Hughes <gareth@valinux.com>
6  */
7
8 /*
9  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
10  * All Rights Reserved.
11  *
12  * Permission is hereby granted, free of charge, to any person obtaining a
13  * copy of this software and associated documentation files (the "Software"),
14  * to deal in the Software without restriction, including without limitation
15  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
16  * and/or sell copies of the Software, and to permit persons to whom the
17  * Software is furnished to do so, subject to the following conditions:
18  *
19  * The above copyright notice and this permission notice (including the next
20  * paragraph) shall be included in all copies or substantial portions of the
21  * Software.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
24  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
25  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
26  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
27  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
28  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
29  * OTHER DEALINGS IN THE SOFTWARE.
30  */
31
32 #include <drm/drmP.h>
33 #include <drm/radeon_drm.h>
34 #include "radeon_drv.h"
35
36 #include <drm/drm_pciids.h>
37 #include <linux/console.h>
38 #include <linux/module.h>
39 #include <linux/pm_runtime.h>
40 #include <linux/vga_switcheroo.h>
41 #include <drm/drm_gem.h>
42
43 #include "drm_crtc_helper.h"
44 #include "radeon_kfd.h"
45
46 /*
47  * KMS wrapper.
48  * - 2.0.0 - initial interface
49  * - 2.1.0 - add square tiling interface
50  * - 2.2.0 - add r6xx/r7xx const buffer support
51  * - 2.3.0 - add MSPOS + 3D texture + r500 VAP regs
52  * - 2.4.0 - add crtc id query
53  * - 2.5.0 - add get accel 2 to work around ddx breakage for evergreen
54  * - 2.6.0 - add tiling config query (r6xx+), add initial HiZ support (r300->r500)
55  *   2.7.0 - fixups for r600 2D tiling support. (no external ABI change), add eg dyn gpr regs
56  *   2.8.0 - pageflip support, r500 US_FORMAT regs. r500 ARGB2101010 colorbuf, r300->r500 CMASK, clock crystal query
57  *   2.9.0 - r600 tiling (s3tc,rgtc) working, SET_PREDICATION packet 3 on r600 + eg, backend query
58  *   2.10.0 - fusion 2D tiling
59  *   2.11.0 - backend map, initial compute support for the CS checker
60  *   2.12.0 - RADEON_CS_KEEP_TILING_FLAGS
61  *   2.13.0 - virtual memory support, streamout
62  *   2.14.0 - add evergreen tiling informations
63  *   2.15.0 - add max_pipes query
64  *   2.16.0 - fix evergreen 2D tiled surface calculation
65  *   2.17.0 - add STRMOUT_BASE_UPDATE for r7xx
66  *   2.18.0 - r600-eg: allow "invalid" DB formats
67  *   2.19.0 - r600-eg: MSAA textures
68  *   2.20.0 - r600-si: RADEON_INFO_TIMESTAMP query
69  *   2.21.0 - r600-r700: FMASK and CMASK
70  *   2.22.0 - r600 only: RESOLVE_BOX allowed
71  *   2.23.0 - allow STRMOUT_BASE_UPDATE on RS780 and RS880
72  *   2.24.0 - eg only: allow MIP_ADDRESS=0 for MSAA textures
73  *   2.25.0 - eg+: new info request for num SE and num SH
74  *   2.26.0 - r600-eg: fix htile size computation
75  *   2.27.0 - r600-SI: Add CS ioctl support for async DMA
76  *   2.28.0 - r600-eg: Add MEM_WRITE packet support
77  *   2.29.0 - R500 FP16 color clear registers
78  *   2.30.0 - fix for FMASK texturing
79  *   2.31.0 - Add fastfb support for rs690
80  *   2.32.0 - new info request for rings working
81  *   2.33.0 - Add SI tiling mode array query
82  *   2.34.0 - Add CIK tiling mode array query
83  *   2.35.0 - Add CIK macrotile mode array query
84  *   2.36.0 - Fix CIK DCE tiling setup
85  *   2.37.0 - allow GS ring setup on r6xx/r7xx
86  *   2.38.0 - RADEON_GEM_OP (GET_INITIAL_DOMAIN, SET_INITIAL_DOMAIN),
87  *            CIK: 1D and linear tiling modes contain valid PIPE_CONFIG
88  *   2.39.0 - Add INFO query for number of active CUs
89  *   2.40.0 - Add RADEON_GEM_GTT_WC/UC, flush HDP cache before submitting
90  *            CS to GPU on >= r600
91  *   2.41.0 - evergreen/cayman: Add SET_BASE/DRAW_INDIRECT command parsing support
92  *   2.42.0 - Add VCE/VUI (Video Usability Information) support
93  *   2.43.0 - RADEON_INFO_GPU_RESET_COUNTER
94  *   2.44.0 - SET_APPEND_CNT packet3 support
95  *   2.45.0 - Allow setting shader registers using DMA/COPY packet3 on SI
96  */
97 #define KMS_DRIVER_MAJOR        2
98 #define KMS_DRIVER_MINOR        45
99 #define KMS_DRIVER_PATCHLEVEL   0
100 int radeon_driver_load_kms(struct drm_device *dev, unsigned long flags);
101 int radeon_driver_unload_kms(struct drm_device *dev);
102 void radeon_driver_lastclose_kms(struct drm_device *dev);
103 int radeon_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
104 void radeon_driver_postclose_kms(struct drm_device *dev,
105                                  struct drm_file *file_priv);
106 void radeon_driver_preclose_kms(struct drm_device *dev,
107                                 struct drm_file *file_priv);
108 int radeon_suspend_kms(struct drm_device *dev, bool suspend,
109                        bool fbcon, bool freeze);
110 int radeon_resume_kms(struct drm_device *dev, bool resume, bool fbcon);
111 u32 radeon_get_vblank_counter_kms(struct drm_device *dev, unsigned int pipe);
112 int radeon_enable_vblank_kms(struct drm_device *dev, unsigned int pipe);
113 void radeon_disable_vblank_kms(struct drm_device *dev, unsigned int pipe);
114 int radeon_get_vblank_timestamp_kms(struct drm_device *dev, unsigned int pipe,
115                                     int *max_error,
116                                     struct timeval *vblank_time,
117                                     unsigned flags);
118 void radeon_driver_irq_preinstall_kms(struct drm_device *dev);
119 int radeon_driver_irq_postinstall_kms(struct drm_device *dev);
120 void radeon_driver_irq_uninstall_kms(struct drm_device *dev);
121 irqreturn_t radeon_driver_irq_handler_kms(int irq, void *arg);
122 void radeon_gem_object_free(struct drm_gem_object *obj);
123 int radeon_gem_object_open(struct drm_gem_object *obj,
124                                 struct drm_file *file_priv);
125 void radeon_gem_object_close(struct drm_gem_object *obj,
126                                 struct drm_file *file_priv);
127 struct dma_buf *radeon_gem_prime_export(struct drm_device *dev,
128                                         struct drm_gem_object *gobj,
129                                         int flags);
130 extern int radeon_get_crtc_scanoutpos(struct drm_device *dev, unsigned int crtc,
131                                       unsigned int flags, int *vpos, int *hpos,
132                                       ktime_t *stime, ktime_t *etime,
133                                       const struct drm_display_mode *mode);
134 extern bool radeon_is_px(struct drm_device *dev);
135 extern const struct drm_ioctl_desc radeon_ioctls_kms[];
136 extern int radeon_max_kms_ioctl;
137 int radeon_mmap(struct file *filp, struct vm_area_struct *vma);
138 int radeon_mode_dumb_mmap(struct drm_file *filp,
139                           struct drm_device *dev,
140                           uint32_t handle, uint64_t *offset_p);
141 int radeon_mode_dumb_create(struct drm_file *file_priv,
142                             struct drm_device *dev,
143                             struct drm_mode_create_dumb *args);
144 struct sg_table *radeon_gem_prime_get_sg_table(struct drm_gem_object *obj);
145 struct drm_gem_object *radeon_gem_prime_import_sg_table(struct drm_device *dev,
146                                                         struct dma_buf_attachment *,
147                                                         struct sg_table *sg);
148 int radeon_gem_prime_pin(struct drm_gem_object *obj);
149 void radeon_gem_prime_unpin(struct drm_gem_object *obj);
150 struct reservation_object *radeon_gem_prime_res_obj(struct drm_gem_object *);
151 void *radeon_gem_prime_vmap(struct drm_gem_object *obj);
152 void radeon_gem_prime_vunmap(struct drm_gem_object *obj, void *vaddr);
153 extern long radeon_kms_compat_ioctl(struct file *filp, unsigned int cmd,
154                                     unsigned long arg);
155
156 #if defined(CONFIG_DEBUG_FS)
157 int radeon_debugfs_init(struct drm_minor *minor);
158 void radeon_debugfs_cleanup(struct drm_minor *minor);
159 #endif
160
161 /* atpx handler */
162 #if defined(CONFIG_VGA_SWITCHEROO)
163 void radeon_register_atpx_handler(void);
164 void radeon_unregister_atpx_handler(void);
165 #else
166 static inline void radeon_register_atpx_handler(void) {}
167 static inline void radeon_unregister_atpx_handler(void) {}
168 #endif
169
170 int radeon_no_wb;
171 int radeon_modeset = -1;
172 int radeon_dynclks = -1;
173 int radeon_r4xx_atom = 0;
174 int radeon_agpmode = 0;
175 int radeon_vram_limit = 0;
176 int radeon_gart_size = -1; /* auto */
177 int radeon_benchmarking = 0;
178 int radeon_testing = 0;
179 int radeon_connector_table = 0;
180 int radeon_tv = 1;
181 int radeon_audio = -1;
182 int radeon_disp_priority = 0;
183 int radeon_hw_i2c = 0;
184 int radeon_pcie_gen2 = -1;
185 int radeon_msi = -1;
186 int radeon_lockup_timeout = 10000;
187 int radeon_fastfb = 0;
188 int radeon_dpm = -1;
189 int radeon_aspm = -1;
190 int radeon_runtime_pm = -1;
191 int radeon_hard_reset = 0;
192 int radeon_vm_size = 8;
193 int radeon_vm_block_size = -1;
194 int radeon_deep_color = 0;
195 int radeon_use_pflipirq = 2;
196 int radeon_bapm = -1;
197 int radeon_backlight = -1;
198 int radeon_auxch = -1;
199 int radeon_mst = 0;
200 int radeon_uvd = 1;
201 int radeon_vce = 1;
202
203 MODULE_PARM_DESC(no_wb, "Disable AGP writeback for scratch registers");
204 module_param_named(no_wb, radeon_no_wb, int, 0444);
205
206 MODULE_PARM_DESC(modeset, "Disable/Enable modesetting");
207 module_param_named(modeset, radeon_modeset, int, 0400);
208
209 MODULE_PARM_DESC(dynclks, "Disable/Enable dynamic clocks");
210 module_param_named(dynclks, radeon_dynclks, int, 0444);
211
212 MODULE_PARM_DESC(r4xx_atom, "Enable ATOMBIOS modesetting for R4xx");
213 module_param_named(r4xx_atom, radeon_r4xx_atom, int, 0444);
214
215 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
216 module_param_named(vramlimit, radeon_vram_limit, int, 0600);
217
218 MODULE_PARM_DESC(agpmode, "AGP Mode (-1 == PCI)");
219 module_param_named(agpmode, radeon_agpmode, int, 0444);
220
221 MODULE_PARM_DESC(gartsize, "Size of PCIE/IGP gart to setup in megabytes (32, 64, etc., -1 = auto)");
222 module_param_named(gartsize, radeon_gart_size, int, 0600);
223
224 MODULE_PARM_DESC(benchmark, "Run benchmark");
225 module_param_named(benchmark, radeon_benchmarking, int, 0444);
226
227 MODULE_PARM_DESC(test, "Run tests");
228 module_param_named(test, radeon_testing, int, 0444);
229
230 MODULE_PARM_DESC(connector_table, "Force connector table");
231 module_param_named(connector_table, radeon_connector_table, int, 0444);
232
233 MODULE_PARM_DESC(tv, "TV enable (0 = disable)");
234 module_param_named(tv, radeon_tv, int, 0444);
235
236 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
237 module_param_named(audio, radeon_audio, int, 0444);
238
239 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
240 module_param_named(disp_priority, radeon_disp_priority, int, 0444);
241
242 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
243 module_param_named(hw_i2c, radeon_hw_i2c, int, 0444);
244
245 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
246 module_param_named(pcie_gen2, radeon_pcie_gen2, int, 0444);
247
248 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
249 module_param_named(msi, radeon_msi, int, 0444);
250
251 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (default 10000 = 10 seconds, 0 = disable)");
252 module_param_named(lockup_timeout, radeon_lockup_timeout, int, 0444);
253
254 MODULE_PARM_DESC(fastfb, "Direct FB access for IGP chips (0 = disable, 1 = enable)");
255 module_param_named(fastfb, radeon_fastfb, int, 0444);
256
257 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
258 module_param_named(dpm, radeon_dpm, int, 0444);
259
260 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
261 module_param_named(aspm, radeon_aspm, int, 0444);
262
263 MODULE_PARM_DESC(runpm, "PX runtime pm (1 = force enable, 0 = disable, -1 = PX only default)");
264 module_param_named(runpm, radeon_runtime_pm, int, 0444);
265
266 MODULE_PARM_DESC(hard_reset, "PCI config reset (1 = force enable, 0 = disable (default))");
267 module_param_named(hard_reset, radeon_hard_reset, int, 0444);
268
269 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 4GB)");
270 module_param_named(vm_size, radeon_vm_size, int, 0444);
271
272 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
273 module_param_named(vm_block_size, radeon_vm_block_size, int, 0444);
274
275 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
276 module_param_named(deep_color, radeon_deep_color, int, 0444);
277
278 MODULE_PARM_DESC(use_pflipirq, "Pflip irqs for pageflip completion (0 = disable, 1 = as fallback, 2 = exclusive (default))");
279 module_param_named(use_pflipirq, radeon_use_pflipirq, int, 0444);
280
281 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
282 module_param_named(bapm, radeon_bapm, int, 0444);
283
284 MODULE_PARM_DESC(backlight, "backlight support (1 = enable, 0 = disable, -1 = auto)");
285 module_param_named(backlight, radeon_backlight, int, 0444);
286
287 MODULE_PARM_DESC(auxch, "Use native auxch experimental support (1 = enable, 0 = disable, -1 = auto)");
288 module_param_named(auxch, radeon_auxch, int, 0444);
289
290 MODULE_PARM_DESC(mst, "DisplayPort MST experimental support (1 = enable, 0 = disable)");
291 module_param_named(mst, radeon_mst, int, 0444);
292
293 MODULE_PARM_DESC(uvd, "uvd enable/disable uvd support (1 = enable, 0 = disable)");
294 module_param_named(uvd, radeon_uvd, int, 0444);
295
296 MODULE_PARM_DESC(vce, "vce enable/disable vce support (1 = enable, 0 = disable)");
297 module_param_named(vce, radeon_vce, int, 0444);
298
299 static struct pci_device_id pciidlist[] = {
300         radeon_PCI_IDS
301 };
302
303 MODULE_DEVICE_TABLE(pci, pciidlist);
304
305 static struct drm_driver kms_driver;
306
307 static int radeon_kick_out_firmware_fb(struct pci_dev *pdev)
308 {
309         struct apertures_struct *ap;
310         bool primary = false;
311
312         ap = alloc_apertures(1);
313         if (!ap)
314                 return -ENOMEM;
315
316         ap->ranges[0].base = pci_resource_start(pdev, 0);
317         ap->ranges[0].size = pci_resource_len(pdev, 0);
318
319 #ifdef CONFIG_X86
320         primary = pdev->resource[PCI_ROM_RESOURCE].flags & IORESOURCE_ROM_SHADOW;
321 #endif
322         remove_conflicting_framebuffers(ap, "radeondrmfb", primary);
323         kfree(ap);
324
325         return 0;
326 }
327
328 static int radeon_pci_probe(struct pci_dev *pdev,
329                             const struct pci_device_id *ent)
330 {
331         int ret;
332
333         /*
334          * Initialize amdkfd before starting radeon. If it was not loaded yet,
335          * defer radeon probing
336          */
337         ret = radeon_kfd_init();
338         if (ret == -EPROBE_DEFER)
339                 return ret;
340
341         if (vga_switcheroo_client_probe_defer(pdev))
342                 return -EPROBE_DEFER;
343
344         /* Get rid of things like offb */
345         ret = radeon_kick_out_firmware_fb(pdev);
346         if (ret)
347                 return ret;
348
349         return drm_get_pci_dev(pdev, ent, &kms_driver);
350 }
351
352 static void
353 radeon_pci_remove(struct pci_dev *pdev)
354 {
355         struct drm_device *dev = pci_get_drvdata(pdev);
356
357         drm_put_dev(dev);
358 }
359
360 static int radeon_pmops_suspend(struct device *dev)
361 {
362         struct pci_dev *pdev = to_pci_dev(dev);
363         struct drm_device *drm_dev = pci_get_drvdata(pdev);
364         return radeon_suspend_kms(drm_dev, true, true, false);
365 }
366
367 static int radeon_pmops_resume(struct device *dev)
368 {
369         struct pci_dev *pdev = to_pci_dev(dev);
370         struct drm_device *drm_dev = pci_get_drvdata(pdev);
371         return radeon_resume_kms(drm_dev, true, true);
372 }
373
374 static int radeon_pmops_freeze(struct device *dev)
375 {
376         struct pci_dev *pdev = to_pci_dev(dev);
377         struct drm_device *drm_dev = pci_get_drvdata(pdev);
378         return radeon_suspend_kms(drm_dev, false, true, true);
379 }
380
381 static int radeon_pmops_thaw(struct device *dev)
382 {
383         struct pci_dev *pdev = to_pci_dev(dev);
384         struct drm_device *drm_dev = pci_get_drvdata(pdev);
385         return radeon_resume_kms(drm_dev, false, true);
386 }
387
388 static int radeon_pmops_runtime_suspend(struct device *dev)
389 {
390         struct pci_dev *pdev = to_pci_dev(dev);
391         struct drm_device *drm_dev = pci_get_drvdata(pdev);
392         int ret;
393
394         if (!radeon_is_px(drm_dev)) {
395                 pm_runtime_forbid(dev);
396                 return -EBUSY;
397         }
398
399         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
400         drm_kms_helper_poll_disable(drm_dev);
401         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_OFF);
402
403         ret = radeon_suspend_kms(drm_dev, false, false, false);
404         pci_save_state(pdev);
405         pci_disable_device(pdev);
406         pci_ignore_hotplug(pdev);
407         pci_set_power_state(pdev, PCI_D3cold);
408         drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
409
410         return 0;
411 }
412
413 static int radeon_pmops_runtime_resume(struct device *dev)
414 {
415         struct pci_dev *pdev = to_pci_dev(dev);
416         struct drm_device *drm_dev = pci_get_drvdata(pdev);
417         int ret;
418
419         if (!radeon_is_px(drm_dev))
420                 return -EINVAL;
421
422         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
423
424         pci_set_power_state(pdev, PCI_D0);
425         pci_restore_state(pdev);
426         ret = pci_enable_device(pdev);
427         if (ret)
428                 return ret;
429         pci_set_master(pdev);
430
431         ret = radeon_resume_kms(drm_dev, false, false);
432         drm_kms_helper_poll_enable(drm_dev);
433         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_ON);
434         drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
435         return 0;
436 }
437
438 static int radeon_pmops_runtime_idle(struct device *dev)
439 {
440         struct pci_dev *pdev = to_pci_dev(dev);
441         struct drm_device *drm_dev = pci_get_drvdata(pdev);
442         struct drm_crtc *crtc;
443
444         if (!radeon_is_px(drm_dev)) {
445                 pm_runtime_forbid(dev);
446                 return -EBUSY;
447         }
448
449         list_for_each_entry(crtc, &drm_dev->mode_config.crtc_list, head) {
450                 if (crtc->enabled) {
451                         DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
452                         return -EBUSY;
453                 }
454         }
455
456         pm_runtime_mark_last_busy(dev);
457         pm_runtime_autosuspend(dev);
458         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
459         return 1;
460 }
461
462 long radeon_drm_ioctl(struct file *filp,
463                       unsigned int cmd, unsigned long arg)
464 {
465         struct drm_file *file_priv = filp->private_data;
466         struct drm_device *dev;
467         long ret;
468         dev = file_priv->minor->dev;
469         ret = pm_runtime_get_sync(dev->dev);
470         if (ret < 0)
471                 return ret;
472
473         ret = drm_ioctl(filp, cmd, arg);
474         
475         pm_runtime_mark_last_busy(dev->dev);
476         pm_runtime_put_autosuspend(dev->dev);
477         return ret;
478 }
479
480 static const struct dev_pm_ops radeon_pm_ops = {
481         .suspend = radeon_pmops_suspend,
482         .resume = radeon_pmops_resume,
483         .freeze = radeon_pmops_freeze,
484         .thaw = radeon_pmops_thaw,
485         .poweroff = radeon_pmops_freeze,
486         .restore = radeon_pmops_resume,
487         .runtime_suspend = radeon_pmops_runtime_suspend,
488         .runtime_resume = radeon_pmops_runtime_resume,
489         .runtime_idle = radeon_pmops_runtime_idle,
490 };
491
492 static const struct file_operations radeon_driver_kms_fops = {
493         .owner = THIS_MODULE,
494         .open = drm_open,
495         .release = drm_release,
496         .unlocked_ioctl = radeon_drm_ioctl,
497         .mmap = radeon_mmap,
498         .poll = drm_poll,
499         .read = drm_read,
500 #ifdef CONFIG_COMPAT
501         .compat_ioctl = radeon_kms_compat_ioctl,
502 #endif
503 };
504
505 static struct drm_driver kms_driver = {
506         .driver_features =
507             DRIVER_USE_AGP |
508             DRIVER_HAVE_IRQ | DRIVER_IRQ_SHARED | DRIVER_GEM |
509             DRIVER_PRIME | DRIVER_RENDER,
510         .load = radeon_driver_load_kms,
511         .open = radeon_driver_open_kms,
512         .preclose = radeon_driver_preclose_kms,
513         .postclose = radeon_driver_postclose_kms,
514         .lastclose = radeon_driver_lastclose_kms,
515         .set_busid = drm_pci_set_busid,
516         .unload = radeon_driver_unload_kms,
517         .get_vblank_counter = radeon_get_vblank_counter_kms,
518         .enable_vblank = radeon_enable_vblank_kms,
519         .disable_vblank = radeon_disable_vblank_kms,
520         .get_vblank_timestamp = radeon_get_vblank_timestamp_kms,
521         .get_scanout_position = radeon_get_crtc_scanoutpos,
522 #if defined(CONFIG_DEBUG_FS)
523         .debugfs_init = radeon_debugfs_init,
524         .debugfs_cleanup = radeon_debugfs_cleanup,
525 #endif
526         .irq_preinstall = radeon_driver_irq_preinstall_kms,
527         .irq_postinstall = radeon_driver_irq_postinstall_kms,
528         .irq_uninstall = radeon_driver_irq_uninstall_kms,
529         .irq_handler = radeon_driver_irq_handler_kms,
530         .ioctls = radeon_ioctls_kms,
531         .gem_free_object_unlocked = radeon_gem_object_free,
532         .gem_open_object = radeon_gem_object_open,
533         .gem_close_object = radeon_gem_object_close,
534         .dumb_create = radeon_mode_dumb_create,
535         .dumb_map_offset = radeon_mode_dumb_mmap,
536         .dumb_destroy = drm_gem_dumb_destroy,
537         .fops = &radeon_driver_kms_fops,
538
539         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
540         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
541         .gem_prime_export = radeon_gem_prime_export,
542         .gem_prime_import = drm_gem_prime_import,
543         .gem_prime_pin = radeon_gem_prime_pin,
544         .gem_prime_unpin = radeon_gem_prime_unpin,
545         .gem_prime_res_obj = radeon_gem_prime_res_obj,
546         .gem_prime_get_sg_table = radeon_gem_prime_get_sg_table,
547         .gem_prime_import_sg_table = radeon_gem_prime_import_sg_table,
548         .gem_prime_vmap = radeon_gem_prime_vmap,
549         .gem_prime_vunmap = radeon_gem_prime_vunmap,
550
551         .name = DRIVER_NAME,
552         .desc = DRIVER_DESC,
553         .date = DRIVER_DATE,
554         .major = KMS_DRIVER_MAJOR,
555         .minor = KMS_DRIVER_MINOR,
556         .patchlevel = KMS_DRIVER_PATCHLEVEL,
557 };
558
559 static struct drm_driver *driver;
560 static struct pci_driver *pdriver;
561
562 static struct pci_driver radeon_kms_pci_driver = {
563         .name = DRIVER_NAME,
564         .id_table = pciidlist,
565         .probe = radeon_pci_probe,
566         .remove = radeon_pci_remove,
567         .driver.pm = &radeon_pm_ops,
568 };
569
570 static int __init radeon_init(void)
571 {
572         if (vgacon_text_force() && radeon_modeset == -1) {
573                 DRM_INFO("VGACON disable radeon kernel modesetting.\n");
574                 radeon_modeset = 0;
575         }
576         /* set to modesetting by default if not nomodeset */
577         if (radeon_modeset == -1)
578                 radeon_modeset = 1;
579
580         if (radeon_modeset == 1) {
581                 DRM_INFO("radeon kernel modesetting enabled.\n");
582                 driver = &kms_driver;
583                 pdriver = &radeon_kms_pci_driver;
584                 driver->driver_features |= DRIVER_MODESET;
585                 driver->num_ioctls = radeon_max_kms_ioctl;
586                 radeon_register_atpx_handler();
587
588         } else {
589                 DRM_ERROR("No UMS support in radeon module!\n");
590                 return -EINVAL;
591         }
592
593         /* let modprobe override vga console setting */
594         return drm_pci_init(driver, pdriver);
595 }
596
597 static void __exit radeon_exit(void)
598 {
599         radeon_kfd_fini();
600         drm_pci_exit(driver, pdriver);
601         radeon_unregister_atpx_handler();
602 }
603
604 module_init(radeon_init);
605 module_exit(radeon_exit);
606
607 MODULE_AUTHOR(DRIVER_AUTHOR);
608 MODULE_DESCRIPTION(DRIVER_DESC);
609 MODULE_LICENSE("GPL and additional rights");