352c5dabdf75f2a19f4d0449d6b2fc2fc948d573
[cascardo/linux.git] / drivers / net / wireless / ath / ath9k / ath9k.h
1 /*
2  * Copyright (c) 2008-2011 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef ATH9K_H
18 #define ATH9K_H
19
20 #include <linux/etherdevice.h>
21 #include <linux/device.h>
22 #include <linux/interrupt.h>
23 #include <linux/leds.h>
24 #include <linux/completion.h>
25 #include <linux/time.h>
26
27 #include "common.h"
28 #include "debug.h"
29 #include "mci.h"
30 #include "dfs.h"
31 #include "spectral.h"
32
33 struct ath_node;
34
35 extern struct ieee80211_ops ath9k_ops;
36 extern int ath9k_modparam_nohwcrypt;
37 extern int led_blink;
38 extern bool is_ath9k_unloaded;
39 extern int ath9k_use_chanctx;
40
41 /*************************/
42 /* Descriptor Management */
43 /*************************/
44
45 #define ATH_TXSTATUS_RING_SIZE 512
46
47 /* Macro to expand scalars to 64-bit objects */
48 #define ito64(x) (sizeof(x) == 1) ?                     \
49         (((unsigned long long int)(x)) & (0xff)) :      \
50         (sizeof(x) == 2) ?                              \
51         (((unsigned long long int)(x)) & 0xffff) :      \
52         ((sizeof(x) == 4) ?                             \
53          (((unsigned long long int)(x)) & 0xffffffff) : \
54          (unsigned long long int)(x))
55
56 #define ATH_TXBUF_RESET(_bf) do {                               \
57                 (_bf)->bf_lastbf = NULL;                        \
58                 (_bf)->bf_next = NULL;                          \
59                 memset(&((_bf)->bf_state), 0,                   \
60                        sizeof(struct ath_buf_state));           \
61         } while (0)
62
63 #define DS2PHYS(_dd, _ds)                                               \
64         ((_dd)->dd_desc_paddr + ((caddr_t)(_ds) - (caddr_t)(_dd)->dd_desc))
65 #define ATH_DESC_4KB_BOUND_CHECK(_daddr) ((((_daddr) & 0xFFF) > 0xF7F) ? 1 : 0)
66 #define ATH_DESC_4KB_BOUND_NUM_SKIPPED(_len) ((_len) / 4096)
67
68 struct ath_descdma {
69         void *dd_desc;
70         dma_addr_t dd_desc_paddr;
71         u32 dd_desc_len;
72 };
73
74 int ath_descdma_setup(struct ath_softc *sc, struct ath_descdma *dd,
75                       struct list_head *head, const char *name,
76                       int nbuf, int ndesc, bool is_tx);
77
78 /***********/
79 /* RX / TX */
80 /***********/
81
82 #define ATH_TXQ_SETUP(sc, i) ((sc)->tx.txqsetup & (1<<i))
83
84 /* increment with wrap-around */
85 #define INCR(_l, _sz)   do {                    \
86                 (_l)++;                         \
87                 (_l) &= ((_sz) - 1);            \
88         } while (0)
89
90 #define ATH_RXBUF               512
91 #define ATH_TXBUF               512
92 #define ATH_TXBUF_RESERVE       5
93 #define ATH_MAX_QDEPTH          (ATH_TXBUF / 4 - ATH_TXBUF_RESERVE)
94 #define ATH_TXMAXTRY            13
95 #define ATH_MAX_SW_RETRIES      30
96
97 #define TID_TO_WME_AC(_tid)                             \
98         ((((_tid) == 0) || ((_tid) == 3)) ? IEEE80211_AC_BE :   \
99          (((_tid) == 1) || ((_tid) == 2)) ? IEEE80211_AC_BK :   \
100          (((_tid) == 4) || ((_tid) == 5)) ? IEEE80211_AC_VI :   \
101          IEEE80211_AC_VO)
102
103 #define ATH_AGGR_DELIM_SZ          4
104 #define ATH_AGGR_MINPLEN           256 /* in bytes, minimum packet length */
105 /* number of delimiters for encryption padding */
106 #define ATH_AGGR_ENCRYPTDELIM      10
107 /* minimum h/w qdepth to be sustained to maximize aggregation */
108 #define ATH_AGGR_MIN_QDEPTH        2
109 /* minimum h/w qdepth for non-aggregated traffic */
110 #define ATH_NON_AGGR_MIN_QDEPTH    8
111 #define ATH_TX_COMPLETE_POLL_INT   1000
112 #define ATH_TXFIFO_DEPTH           8
113 #define ATH_TX_ERROR               0x01
114
115 /* Stop tx traffic 1ms before the GO goes away */
116 #define ATH_P2P_PS_STOP_TIME       1000
117
118 #define IEEE80211_SEQ_SEQ_SHIFT    4
119 #define IEEE80211_SEQ_MAX          4096
120 #define IEEE80211_WEP_IVLEN        3
121 #define IEEE80211_WEP_KIDLEN       1
122 #define IEEE80211_WEP_CRCLEN       4
123 #define IEEE80211_MAX_MPDU_LEN     (3840 + FCS_LEN +            \
124                                     (IEEE80211_WEP_IVLEN +      \
125                                      IEEE80211_WEP_KIDLEN +     \
126                                      IEEE80211_WEP_CRCLEN))
127
128 /* return whether a bit at index _n in bitmap _bm is set
129  * _sz is the size of the bitmap  */
130 #define ATH_BA_ISSET(_bm, _n)  (((_n) < (WME_BA_BMP_SIZE)) &&           \
131                                 ((_bm)[(_n) >> 5] & (1 << ((_n) & 31))))
132
133 /* return block-ack bitmap index given sequence and starting sequence */
134 #define ATH_BA_INDEX(_st, _seq) (((_seq) - (_st)) & (IEEE80211_SEQ_MAX - 1))
135
136 /* return the seqno for _start + _offset */
137 #define ATH_BA_INDEX2SEQ(_seq, _offset) (((_seq) + (_offset)) & (IEEE80211_SEQ_MAX - 1))
138
139 /* returns delimiter padding required given the packet length */
140 #define ATH_AGGR_GET_NDELIM(_len)                                       \
141        (((_len) >= ATH_AGGR_MINPLEN) ? 0 :                             \
142         DIV_ROUND_UP(ATH_AGGR_MINPLEN - (_len), ATH_AGGR_DELIM_SZ))
143
144 #define BAW_WITHIN(_start, _bawsz, _seqno) \
145         ((((_seqno) - (_start)) & 4095) < (_bawsz))
146
147 #define ATH_AN_2_TID(_an, _tidno)  (&(_an)->tid[(_tidno)])
148
149 #define IS_HT_RATE(rate)   (rate & 0x80)
150 #define IS_CCK_RATE(rate)  ((rate >= 0x18) && (rate <= 0x1e))
151 #define IS_OFDM_RATE(rate) ((rate >= 0x8) && (rate <= 0xf))
152
153 enum {
154        WLAN_RC_PHY_OFDM,
155        WLAN_RC_PHY_CCK,
156 };
157
158 struct ath_txq {
159         int mac80211_qnum; /* mac80211 queue number, -1 means not mac80211 Q */
160         u32 axq_qnum; /* ath9k hardware queue number */
161         void *axq_link;
162         struct list_head axq_q;
163         spinlock_t axq_lock;
164         u32 axq_depth;
165         u32 axq_ampdu_depth;
166         bool stopped;
167         bool axq_tx_inprogress;
168         struct list_head txq_fifo[ATH_TXFIFO_DEPTH];
169         u8 txq_headidx;
170         u8 txq_tailidx;
171         int pending_frames;
172         struct sk_buff_head complete_q;
173 };
174
175 struct ath_atx_ac {
176         struct ath_txq *txq;
177         struct list_head list;
178         struct list_head tid_q;
179         bool clear_ps_filter;
180         bool sched;
181 };
182
183 struct ath_frame_info {
184         struct ath_buf *bf;
185         u16 framelen;
186         s8 txq;
187         enum ath9k_key_type keytype;
188         u8 keyix;
189         u8 rtscts_rate;
190         u8 retries : 7;
191         u8 baw_tracked : 1;
192 };
193
194 struct ath_rxbuf {
195         struct list_head list;
196         struct sk_buff *bf_mpdu;
197         void *bf_desc;
198         dma_addr_t bf_daddr;
199         dma_addr_t bf_buf_addr;
200 };
201
202 /**
203  * enum buffer_type - Buffer type flags
204  *
205  * @BUF_AMPDU: This buffer is an ampdu, as part of an aggregate (during TX)
206  * @BUF_AGGR: Indicates whether the buffer can be aggregated
207  *      (used in aggregation scheduling)
208  */
209 enum buffer_type {
210         BUF_AMPDU               = BIT(0),
211         BUF_AGGR                = BIT(1),
212 };
213
214 #define bf_isampdu(bf)          (bf->bf_state.bf_type & BUF_AMPDU)
215 #define bf_isaggr(bf)           (bf->bf_state.bf_type & BUF_AGGR)
216
217 struct ath_buf_state {
218         u8 bf_type;
219         u8 bfs_paprd;
220         u8 ndelim;
221         bool stale;
222         u16 seqno;
223         unsigned long bfs_paprd_timestamp;
224 };
225
226 struct ath_buf {
227         struct list_head list;
228         struct ath_buf *bf_lastbf;      /* last buf of this unit (a frame or
229                                            an aggregate) */
230         struct ath_buf *bf_next;        /* next subframe in the aggregate */
231         struct sk_buff *bf_mpdu;        /* enclosing frame structure */
232         void *bf_desc;                  /* virtual addr of desc */
233         dma_addr_t bf_daddr;            /* physical addr of desc */
234         dma_addr_t bf_buf_addr; /* physical addr of data buffer, for DMA */
235         struct ieee80211_tx_rate rates[4];
236         struct ath_buf_state bf_state;
237 };
238
239 struct ath_atx_tid {
240         struct list_head list;
241         struct sk_buff_head buf_q;
242         struct sk_buff_head retry_q;
243         struct ath_node *an;
244         struct ath_atx_ac *ac;
245         unsigned long tx_buf[BITS_TO_LONGS(ATH_TID_MAX_BUFS)];
246         u16 seq_start;
247         u16 seq_next;
248         u16 baw_size;
249         u8 tidno;
250         int baw_head;   /* first un-acked tx buffer */
251         int baw_tail;   /* next unused tx buffer slot */
252
253         s8 bar_index;
254         bool sched;
255         bool active;
256 };
257
258 struct ath_node {
259         struct ath_softc *sc;
260         struct ieee80211_sta *sta; /* station struct we're part of */
261         struct ieee80211_vif *vif; /* interface with which we're associated */
262         struct ath_atx_tid tid[IEEE80211_NUM_TIDS];
263         struct ath_atx_ac ac[IEEE80211_NUM_ACS];
264
265         u16 maxampdu;
266         u8 mpdudensity;
267         s8 ps_key;
268
269         bool sleeping;
270         bool no_ps_filter;
271
272 #ifdef CONFIG_ATH9K_STATION_STATISTICS
273         struct ath_rx_rate_stats rx_rate_stats;
274 #endif
275         u8 key_idx[4];
276 };
277
278 struct ath_tx_control {
279         struct ath_txq *txq;
280         struct ath_node *an;
281         struct ieee80211_sta *sta;
282         u8 paprd;
283         bool force_channel;
284 };
285
286
287 /**
288  * @txq_map:  Index is mac80211 queue number.  This is
289  *  not necessarily the same as the hardware queue number
290  *  (axq_qnum).
291  */
292 struct ath_tx {
293         u16 seq_no;
294         u32 txqsetup;
295         spinlock_t txbuflock;
296         struct list_head txbuf;
297         struct ath_txq txq[ATH9K_NUM_TX_QUEUES];
298         struct ath_descdma txdma;
299         struct ath_txq *txq_map[IEEE80211_NUM_ACS];
300         struct ath_txq *uapsdq;
301         u32 txq_max_pending[IEEE80211_NUM_ACS];
302         u16 max_aggr_framelen[IEEE80211_NUM_ACS][4][32];
303 };
304
305 struct ath_rx_edma {
306         struct sk_buff_head rx_fifo;
307         u32 rx_fifo_hwsize;
308 };
309
310 struct ath_rx {
311         u8 defant;
312         u8 rxotherant;
313         bool discard_next;
314         u32 *rxlink;
315         u32 num_pkts;
316         unsigned int rxfilter;
317         struct list_head rxbuf;
318         struct ath_descdma rxdma;
319         struct ath_rx_edma rx_edma[ATH9K_RX_QUEUE_MAX];
320
321         struct ath_rxbuf *buf_hold;
322         struct sk_buff *frag;
323
324         u32 ampdu_ref;
325 };
326
327 struct ath_chanctx {
328         struct cfg80211_chan_def chandef;
329         struct list_head vifs;
330         struct list_head acq[IEEE80211_NUM_ACS];
331         int hw_queue_base;
332
333         /* do not dereference, use for comparison only */
334         struct ieee80211_vif *primary_sta;
335
336         struct ath_beacon_config beacon;
337         struct ath9k_hw_cal_data caldata;
338         struct timespec tsf_ts;
339         u64 tsf_val;
340         u32 last_beacon;
341
342         u16 txpower;
343         bool offchannel;
344         bool stopped;
345         bool active;
346         bool assigned;
347         bool switch_after_beacon;
348 };
349
350 enum ath_chanctx_event {
351         ATH_CHANCTX_EVENT_BEACON_PREPARE,
352         ATH_CHANCTX_EVENT_BEACON_SENT,
353         ATH_CHANCTX_EVENT_TSF_TIMER,
354         ATH_CHANCTX_EVENT_BEACON_RECEIVED,
355         ATH_CHANCTX_EVENT_ASSOC,
356         ATH_CHANCTX_EVENT_SWITCH,
357         ATH_CHANCTX_EVENT_UNASSIGN,
358         ATH_CHANCTX_EVENT_ENABLE_MULTICHANNEL,
359 };
360
361 enum ath_chanctx_state {
362         ATH_CHANCTX_STATE_IDLE,
363         ATH_CHANCTX_STATE_WAIT_FOR_BEACON,
364         ATH_CHANCTX_STATE_WAIT_FOR_TIMER,
365         ATH_CHANCTX_STATE_SWITCH,
366         ATH_CHANCTX_STATE_FORCE_ACTIVE,
367 };
368
369 struct ath_chanctx_sched {
370         bool beacon_pending;
371         bool offchannel_pending;
372         enum ath_chanctx_state state;
373         u8 beacon_miss;
374
375         u32 next_tbtt;
376         u32 switch_start_time;
377         unsigned int offchannel_duration;
378         unsigned int channel_switch_time;
379
380         /* backup, in case the hardware timer fails */
381         struct timer_list timer;
382 };
383
384 enum ath_offchannel_state {
385         ATH_OFFCHANNEL_IDLE,
386         ATH_OFFCHANNEL_PROBE_SEND,
387         ATH_OFFCHANNEL_PROBE_WAIT,
388         ATH_OFFCHANNEL_SUSPEND,
389         ATH_OFFCHANNEL_ROC_START,
390         ATH_OFFCHANNEL_ROC_WAIT,
391         ATH_OFFCHANNEL_ROC_DONE,
392 };
393
394 struct ath_offchannel {
395         struct ath_chanctx chan;
396         struct timer_list timer;
397         struct cfg80211_scan_request *scan_req;
398         struct ieee80211_vif *scan_vif;
399         int scan_idx;
400         enum ath_offchannel_state state;
401         struct ieee80211_channel *roc_chan;
402         struct ieee80211_vif *roc_vif;
403         int roc_duration;
404         int duration;
405 };
406 #define ath_for_each_chanctx(_sc, _ctx)                             \
407         for (ctx = &sc->chanctx[0];                                 \
408              ctx <= &sc->chanctx[ARRAY_SIZE(sc->chanctx) - 1];      \
409              ctx++)
410
411 static inline struct ath_chanctx *
412 ath_chanctx_get(struct ieee80211_chanctx_conf *ctx)
413 {
414         struct ath_chanctx **ptr = (void *) ctx->drv_priv;
415         return *ptr;
416 }
417 void ath_chanctx_init(struct ath_softc *sc);
418 void ath_chanctx_set_channel(struct ath_softc *sc, struct ath_chanctx *ctx,
419                              struct cfg80211_chan_def *chandef);
420 void ath_chanctx_check_active(struct ath_softc *sc, struct ath_chanctx *ctx);
421
422 #ifdef CONFIG_ATH9K_CHANNEL_CONTEXT
423 bool ath9k_is_chanctx_enabled(void);
424 void ath9k_fill_chanctx_ops(void);
425 void ath9k_init_channel_context(struct ath_softc *sc);
426 void ath9k_deinit_channel_context(struct ath_softc *sc);
427 int ath9k_init_p2p(struct ath_softc *sc);
428 void ath9k_deinit_p2p(struct ath_softc *sc);
429 void ath9k_p2p_remove_vif(struct ath_softc *sc,
430                           struct ieee80211_vif *vif);
431 void ath9k_p2p_beacon_sync(struct ath_softc *sc);
432 void ath9k_p2p_bss_info_changed(struct ath_softc *sc,
433                                 struct ieee80211_vif *vif);
434 void ath9k_p2p_ps_timer(void *priv);
435
436 void ath_chanctx_beacon_recv_ev(struct ath_softc *sc, u32 ts,
437                                 enum ath_chanctx_event ev);
438 void ath_chanctx_beacon_sent_ev(struct ath_softc *sc,
439                                 enum ath_chanctx_event ev);
440 void ath_chanctx_event(struct ath_softc *sc, struct ieee80211_vif *vif,
441                        enum ath_chanctx_event ev);
442 void ath_chanctx_set_next(struct ath_softc *sc, bool force);
443 void ath_offchannel_next(struct ath_softc *sc);
444 void ath_scan_complete(struct ath_softc *sc, bool abort);
445 void ath_roc_complete(struct ath_softc *sc, bool abort);
446 #else
447 static inline bool ath9k_is_chanctx_enabled(void)
448 {
449         return false;
450 }
451 static inline void ath9k_fill_chanctx_ops(void)
452 {
453 }
454 static inline void ath9k_init_channel_context(struct ath_softc *sc)
455 {
456 }
457 static inline void ath9k_deinit_channel_context(struct ath_softc *sc)
458 {
459 }
460 static inline void ath_chanctx_beacon_recv_ev(struct ath_softc *sc, u32 ts,
461                                               enum ath_chanctx_event ev)
462 {
463 }
464 static inline void ath_chanctx_beacon_sent_ev(struct ath_softc *sc,
465                                               enum ath_chanctx_event ev)
466 {
467 }
468 static inline void ath_chanctx_event(struct ath_softc *sc,
469                                      struct ieee80211_vif *vif,
470                                      enum ath_chanctx_event ev)
471 {
472 }
473 static inline int ath9k_init_p2p(struct ath_softc *sc)
474 {
475         return 0;
476 }
477 static inline void ath9k_deinit_p2p(struct ath_softc *sc)
478 {
479 }
480 static inline void ath9k_p2p_remove_vif(struct ath_softc *sc,
481                                         struct ieee80211_vif *vif)
482 {
483 }
484 static inline void ath9k_p2p_beacon_sync(struct ath_softc *sc)
485 {
486 }
487 static inline void ath9k_p2p_bss_info_changed(struct ath_softc *sc,
488                                               struct ieee80211_vif *vif)
489 {
490 }
491 static inline void ath9k_p2p_ps_timer(struct ath_softc *sc)
492 {
493 }
494 #endif /* CONFIG_ATH9K_CHANNEL_CONTEXT */
495
496 int ath_reset_internal(struct ath_softc *sc, struct ath9k_channel *hchan);
497 int ath_startrecv(struct ath_softc *sc);
498 bool ath_stoprecv(struct ath_softc *sc);
499 u32 ath_calcrxfilter(struct ath_softc *sc);
500 int ath_rx_init(struct ath_softc *sc, int nbufs);
501 void ath_rx_cleanup(struct ath_softc *sc);
502 int ath_rx_tasklet(struct ath_softc *sc, int flush, bool hp);
503 struct ath_txq *ath_txq_setup(struct ath_softc *sc, int qtype, int subtype);
504 void ath_txq_lock(struct ath_softc *sc, struct ath_txq *txq);
505 void ath_txq_unlock(struct ath_softc *sc, struct ath_txq *txq);
506 void ath_txq_unlock_complete(struct ath_softc *sc, struct ath_txq *txq);
507 void ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq);
508 bool ath_drain_all_txq(struct ath_softc *sc);
509 void ath_draintxq(struct ath_softc *sc, struct ath_txq *txq);
510 void ath_tx_node_init(struct ath_softc *sc, struct ath_node *an);
511 void ath_tx_node_cleanup(struct ath_softc *sc, struct ath_node *an);
512 void ath_txq_schedule(struct ath_softc *sc, struct ath_txq *txq);
513 void ath_txq_schedule_all(struct ath_softc *sc);
514 int ath_tx_init(struct ath_softc *sc, int nbufs);
515 int ath_txq_update(struct ath_softc *sc, int qnum,
516                    struct ath9k_tx_queue_info *q);
517 void ath_update_max_aggr_framelen(struct ath_softc *sc, int queue, int txop);
518 int ath_tx_start(struct ieee80211_hw *hw, struct sk_buff *skb,
519                  struct ath_tx_control *txctl);
520 void ath_tx_cabq(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
521                  struct sk_buff *skb);
522 void ath_tx_tasklet(struct ath_softc *sc);
523 void ath_tx_edma_tasklet(struct ath_softc *sc);
524 int ath_tx_aggr_start(struct ath_softc *sc, struct ieee80211_sta *sta,
525                       u16 tid, u16 *ssn);
526 void ath_tx_aggr_stop(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid);
527 void ath_tx_aggr_resume(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid);
528
529 void ath_tx_aggr_wakeup(struct ath_softc *sc, struct ath_node *an);
530 void ath_tx_aggr_sleep(struct ieee80211_sta *sta, struct ath_softc *sc,
531                        struct ath_node *an);
532 void ath9k_release_buffered_frames(struct ieee80211_hw *hw,
533                                    struct ieee80211_sta *sta,
534                                    u16 tids, int nframes,
535                                    enum ieee80211_frame_release_type reason,
536                                    bool more_data);
537
538 /********/
539 /* VIFs */
540 /********/
541
542 struct ath_vif {
543         struct list_head list;
544
545         struct ieee80211_vif *vif;
546         struct ath_node mcast_node;
547         int av_bslot;
548         __le64 tsf_adjust; /* TSF adjustment for staggered beacons */
549         struct ath_buf *av_bcbuf;
550         struct ath_chanctx *chanctx;
551
552         /* P2P Client */
553         struct ieee80211_noa_data noa;
554
555         /* P2P GO */
556         u8 noa_index;
557         u32 offchannel_start;
558         u32 offchannel_duration;
559
560         u32 periodic_noa_start;
561         u32 periodic_noa_duration;
562 };
563
564 struct ath9k_vif_iter_data {
565         u8 hw_macaddr[ETH_ALEN]; /* address of the first vif */
566         u8 mask[ETH_ALEN]; /* bssid mask */
567         bool has_hw_macaddr;
568         u8 slottime;
569         bool beacons;
570
571         int naps;      /* number of AP vifs */
572         int nmeshes;   /* number of mesh vifs */
573         int nstations; /* number of station vifs */
574         int nwds;      /* number of WDS vifs */
575         int nadhocs;   /* number of adhoc vifs */
576         struct ieee80211_vif *primary_sta;
577 };
578
579 void ath9k_calculate_iter_data(struct ath_softc *sc,
580                                struct ath_chanctx *ctx,
581                                struct ath9k_vif_iter_data *iter_data);
582 void ath9k_calculate_summary_state(struct ath_softc *sc,
583                                    struct ath_chanctx *ctx);
584
585 /*******************/
586 /* Beacon Handling */
587 /*******************/
588
589 /*
590  * Regardless of the number of beacons we stagger, (i.e. regardless of the
591  * number of BSSIDs) if a given beacon does not go out even after waiting this
592  * number of beacon intervals, the game's up.
593  */
594 #define BSTUCK_THRESH                   9
595 #define ATH_BCBUF                       8
596 #define ATH_DEFAULT_BINTVAL             100 /* TU */
597 #define ATH_DEFAULT_BMISS_LIMIT         10
598
599 #define TSF_TO_TU(_h,_l) \
600         ((((u32)(_h)) << 22) | (((u32)(_l)) >> 10))
601
602 struct ath_beacon {
603         enum {
604                 OK,             /* no change needed */
605                 UPDATE,         /* update pending */
606                 COMMIT          /* beacon sent, commit change */
607         } updateslot;           /* slot time update fsm */
608
609         u32 beaconq;
610         u32 bmisscnt;
611         struct ieee80211_vif *bslot[ATH_BCBUF];
612         int slottime;
613         int slotupdate;
614         struct ath_descdma bdma;
615         struct ath_txq *cabq;
616         struct list_head bbuf;
617
618         bool tx_processed;
619         bool tx_last;
620 };
621
622 void ath9k_beacon_tasklet(unsigned long data);
623 void ath9k_beacon_config(struct ath_softc *sc, struct ieee80211_vif *vif,
624                          u32 changed);
625 void ath9k_beacon_assign_slot(struct ath_softc *sc, struct ieee80211_vif *vif);
626 void ath9k_beacon_remove_slot(struct ath_softc *sc, struct ieee80211_vif *vif);
627 void ath9k_set_beacon(struct ath_softc *sc);
628 bool ath9k_csa_is_finished(struct ath_softc *sc, struct ieee80211_vif *vif);
629 void ath9k_csa_update(struct ath_softc *sc);
630
631 /*******************/
632 /* Link Monitoring */
633 /*******************/
634
635 #define ATH_STA_SHORT_CALINTERVAL 1000    /* 1 second */
636 #define ATH_AP_SHORT_CALINTERVAL  100     /* 100 ms */
637 #define ATH_ANI_POLLINTERVAL_OLD  100     /* 100 ms */
638 #define ATH_ANI_POLLINTERVAL_NEW  1000    /* 1000 ms */
639 #define ATH_LONG_CALINTERVAL_INT  1000    /* 1000 ms */
640 #define ATH_LONG_CALINTERVAL      30000   /* 30 seconds */
641 #define ATH_RESTART_CALINTERVAL   1200000 /* 20 minutes */
642 #define ATH_ANI_MAX_SKIP_COUNT    10
643 #define ATH_PAPRD_TIMEOUT         100 /* msecs */
644 #define ATH_PLL_WORK_INTERVAL     100
645
646 void ath_tx_complete_poll_work(struct work_struct *work);
647 void ath_reset_work(struct work_struct *work);
648 bool ath_hw_check(struct ath_softc *sc);
649 void ath_hw_pll_work(struct work_struct *work);
650 void ath_paprd_calibrate(struct work_struct *work);
651 void ath_ani_calibrate(unsigned long data);
652 void ath_start_ani(struct ath_softc *sc);
653 void ath_stop_ani(struct ath_softc *sc);
654 void ath_check_ani(struct ath_softc *sc);
655 int ath_update_survey_stats(struct ath_softc *sc);
656 void ath_update_survey_nf(struct ath_softc *sc, int channel);
657 void ath9k_queue_reset(struct ath_softc *sc, enum ath_reset_type type);
658 void ath_ps_full_sleep(unsigned long data);
659 void __ath9k_flush(struct ieee80211_hw *hw, u32 queues, bool drop);
660
661 /**********/
662 /* BTCOEX */
663 /**********/
664
665 #define ATH_DUMP_BTCOEX(_s, _val)                               \
666         do {                                                    \
667                 len += scnprintf(buf + len, size - len,         \
668                                  "%20s : %10d\n", _s, (_val));  \
669         } while (0)
670
671 enum bt_op_flags {
672         BT_OP_PRIORITY_DETECTED,
673         BT_OP_SCAN,
674 };
675
676 struct ath_btcoex {
677         spinlock_t btcoex_lock;
678         struct timer_list period_timer; /* Timer for BT period */
679         struct timer_list no_stomp_timer;
680         u32 bt_priority_cnt;
681         unsigned long bt_priority_time;
682         unsigned long op_flags;
683         int bt_stomp_type; /* Types of BT stomping */
684         u32 btcoex_no_stomp; /* in msec */
685         u32 btcoex_period; /* in msec */
686         u32 btscan_no_stomp; /* in msec */
687         u32 duty_cycle;
688         u32 bt_wait_time;
689         int rssi_count;
690         struct ath_mci_profile mci;
691         u8 stomp_audio;
692 };
693
694 #ifdef CONFIG_ATH9K_BTCOEX_SUPPORT
695 int ath9k_init_btcoex(struct ath_softc *sc);
696 void ath9k_deinit_btcoex(struct ath_softc *sc);
697 void ath9k_start_btcoex(struct ath_softc *sc);
698 void ath9k_stop_btcoex(struct ath_softc *sc);
699 void ath9k_btcoex_timer_resume(struct ath_softc *sc);
700 void ath9k_btcoex_timer_pause(struct ath_softc *sc);
701 void ath9k_btcoex_handle_interrupt(struct ath_softc *sc, u32 status);
702 u16 ath9k_btcoex_aggr_limit(struct ath_softc *sc, u32 max_4ms_framelen);
703 void ath9k_btcoex_stop_gen_timer(struct ath_softc *sc);
704 int ath9k_dump_btcoex(struct ath_softc *sc, u8 *buf, u32 size);
705 #else
706 static inline int ath9k_init_btcoex(struct ath_softc *sc)
707 {
708         return 0;
709 }
710 static inline void ath9k_deinit_btcoex(struct ath_softc *sc)
711 {
712 }
713 static inline void ath9k_start_btcoex(struct ath_softc *sc)
714 {
715 }
716 static inline void ath9k_stop_btcoex(struct ath_softc *sc)
717 {
718 }
719 static inline void ath9k_btcoex_handle_interrupt(struct ath_softc *sc,
720                                                  u32 status)
721 {
722 }
723 static inline u16 ath9k_btcoex_aggr_limit(struct ath_softc *sc,
724                                           u32 max_4ms_framelen)
725 {
726         return 0;
727 }
728 static inline void ath9k_btcoex_stop_gen_timer(struct ath_softc *sc)
729 {
730 }
731 static inline int ath9k_dump_btcoex(struct ath_softc *sc, u8 *buf, u32 size)
732 {
733         return 0;
734 }
735 #endif /* CONFIG_ATH9K_BTCOEX_SUPPORT */
736
737 /********************/
738 /*   LED Control    */
739 /********************/
740
741 #define ATH_LED_PIN_DEF                 1
742 #define ATH_LED_PIN_9287                8
743 #define ATH_LED_PIN_9300                10
744 #define ATH_LED_PIN_9485                6
745 #define ATH_LED_PIN_9462                4
746
747 #ifdef CONFIG_MAC80211_LEDS
748 void ath_init_leds(struct ath_softc *sc);
749 void ath_deinit_leds(struct ath_softc *sc);
750 void ath_fill_led_pin(struct ath_softc *sc);
751 #else
752 static inline void ath_init_leds(struct ath_softc *sc)
753 {
754 }
755
756 static inline void ath_deinit_leds(struct ath_softc *sc)
757 {
758 }
759 static inline void ath_fill_led_pin(struct ath_softc *sc)
760 {
761 }
762 #endif
763
764 /************************/
765 /* Wake on Wireless LAN */
766 /************************/
767
768 struct ath9k_wow_pattern {
769         u8 pattern_bytes[MAX_PATTERN_SIZE];
770         u8 mask_bytes[MAX_PATTERN_SIZE];
771         u32 pattern_len;
772 };
773
774 #ifdef CONFIG_ATH9K_WOW
775 void ath9k_init_wow(struct ieee80211_hw *hw);
776 int ath9k_suspend(struct ieee80211_hw *hw,
777                   struct cfg80211_wowlan *wowlan);
778 int ath9k_resume(struct ieee80211_hw *hw);
779 void ath9k_set_wakeup(struct ieee80211_hw *hw, bool enabled);
780 #else
781 static inline void ath9k_init_wow(struct ieee80211_hw *hw)
782 {
783 }
784 static inline int ath9k_suspend(struct ieee80211_hw *hw,
785                                 struct cfg80211_wowlan *wowlan)
786 {
787         return 0;
788 }
789 static inline int ath9k_resume(struct ieee80211_hw *hw)
790 {
791         return 0;
792 }
793 static inline void ath9k_set_wakeup(struct ieee80211_hw *hw, bool enabled)
794 {
795 }
796 #endif /* CONFIG_ATH9K_WOW */
797
798 /*******************************/
799 /* Antenna diversity/combining */
800 /*******************************/
801
802 #define ATH_ANT_RX_CURRENT_SHIFT 4
803 #define ATH_ANT_RX_MAIN_SHIFT 2
804 #define ATH_ANT_RX_MASK 0x3
805
806 #define ATH_ANT_DIV_COMB_SHORT_SCAN_INTR 50
807 #define ATH_ANT_DIV_COMB_SHORT_SCAN_PKTCOUNT 0x100
808 #define ATH_ANT_DIV_COMB_MAX_PKTCOUNT 0x200
809 #define ATH_ANT_DIV_COMB_INIT_COUNT 95
810 #define ATH_ANT_DIV_COMB_MAX_COUNT 100
811 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO 30
812 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO2 20
813 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO_LOW_RSSI 50
814 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO2_LOW_RSSI 50
815
816 #define ATH_ANT_DIV_COMB_LNA1_DELTA_HI -4
817 #define ATH_ANT_DIV_COMB_LNA1_DELTA_MID -2
818 #define ATH_ANT_DIV_COMB_LNA1_DELTA_LOW 2
819
820 struct ath_ant_comb {
821         u16 count;
822         u16 total_pkt_count;
823         bool scan;
824         bool scan_not_start;
825         int main_total_rssi;
826         int alt_total_rssi;
827         int alt_recv_cnt;
828         int main_recv_cnt;
829         int rssi_lna1;
830         int rssi_lna2;
831         int rssi_add;
832         int rssi_sub;
833         int rssi_first;
834         int rssi_second;
835         int rssi_third;
836         int ant_ratio;
837         int ant_ratio2;
838         bool alt_good;
839         int quick_scan_cnt;
840         enum ath9k_ant_div_comb_lna_conf main_conf;
841         enum ath9k_ant_div_comb_lna_conf first_quick_scan_conf;
842         enum ath9k_ant_div_comb_lna_conf second_quick_scan_conf;
843         bool first_ratio;
844         bool second_ratio;
845         unsigned long scan_start_time;
846
847         /*
848          * Card-specific config values.
849          */
850         int low_rssi_thresh;
851         int fast_div_bias;
852 };
853
854 void ath_ant_comb_scan(struct ath_softc *sc, struct ath_rx_status *rs);
855
856 /********************/
857 /* Main driver core */
858 /********************/
859
860 #define ATH9K_PCI_CUS198          0x0001
861 #define ATH9K_PCI_CUS230          0x0002
862 #define ATH9K_PCI_CUS217          0x0004
863 #define ATH9K_PCI_CUS252          0x0008
864 #define ATH9K_PCI_WOW             0x0010
865 #define ATH9K_PCI_BT_ANT_DIV      0x0020
866 #define ATH9K_PCI_D3_L1_WAR       0x0040
867 #define ATH9K_PCI_AR9565_1ANT     0x0080
868 #define ATH9K_PCI_AR9565_2ANT     0x0100
869 #define ATH9K_PCI_NO_PLL_PWRSAVE  0x0200
870 #define ATH9K_PCI_KILLER          0x0400
871
872 /*
873  * Default cache line size, in bytes.
874  * Used when PCI device not fully initialized by bootrom/BIOS
875 */
876 #define DEFAULT_CACHELINE       32
877 #define ATH_CABQ_READY_TIME     80      /* % of beacon interval */
878 #define ATH_TXPOWER_MAX         100     /* .5 dBm units */
879 #define MAX_GTT_CNT             5
880
881 /* Powersave flags */
882 #define PS_WAIT_FOR_BEACON        BIT(0)
883 #define PS_WAIT_FOR_CAB           BIT(1)
884 #define PS_WAIT_FOR_PSPOLL_DATA   BIT(2)
885 #define PS_WAIT_FOR_TX_ACK        BIT(3)
886 #define PS_BEACON_SYNC            BIT(4)
887 #define PS_WAIT_FOR_ANI           BIT(5)
888
889 #define ATH9K_NUM_CHANCTX  2 /* supports 2 operating channels */
890
891 struct ath_softc {
892         struct ieee80211_hw *hw;
893         struct device *dev;
894
895         struct survey_info *cur_survey;
896         struct survey_info survey[ATH9K_NUM_CHANNELS];
897
898         struct tasklet_struct intr_tq;
899         struct tasklet_struct bcon_tasklet;
900         struct ath_hw *sc_ah;
901         void __iomem *mem;
902         int irq;
903         spinlock_t sc_serial_rw;
904         spinlock_t sc_pm_lock;
905         spinlock_t sc_pcu_lock;
906         struct mutex mutex;
907         struct work_struct paprd_work;
908         struct work_struct hw_reset_work;
909         struct work_struct chanctx_work;
910         struct completion paprd_complete;
911         wait_queue_head_t tx_wait;
912
913 #ifdef CONFIG_ATH9K_CHANNEL_CONTEXT
914         struct ath_gen_timer *p2p_ps_timer;
915         struct ath_vif *p2p_ps_vif;
916         struct ath_chanctx_sched sched;
917 #endif
918
919         unsigned long driver_data;
920
921         u8 gtt_cnt;
922         u32 intrstatus;
923         u16 ps_flags; /* PS_* */
924         u16 curtxpow;
925         bool ps_enabled;
926         bool ps_idle;
927         short nbcnvifs;
928         short nvifs;
929         unsigned long ps_usecount;
930
931         struct ath_rx rx;
932         struct ath_tx tx;
933         struct ath_beacon beacon;
934
935         struct cfg80211_chan_def cur_chandef;
936         struct ath_chanctx chanctx[ATH9K_NUM_CHANCTX];
937         struct ath_chanctx *cur_chan;
938         struct ath_chanctx *next_chan;
939         spinlock_t chan_lock;
940         struct ath_offchannel offchannel;
941
942 #ifdef CONFIG_MAC80211_LEDS
943         bool led_registered;
944         char led_name[32];
945         struct led_classdev led_cdev;
946 #endif
947
948 #ifdef CONFIG_ATH9K_DEBUGFS
949         struct ath9k_debug debug;
950 #endif
951         struct delayed_work tx_complete_work;
952         struct delayed_work hw_pll_work;
953         struct timer_list sleep_timer;
954
955 #ifdef CONFIG_ATH9K_BTCOEX_SUPPORT
956         struct ath_btcoex btcoex;
957         struct ath_mci_coex mci_coex;
958         struct work_struct mci_work;
959 #endif
960
961         struct ath_descdma txsdma;
962
963         struct ath_ant_comb ant_comb;
964         u8 ant_tx, ant_rx;
965         struct dfs_pattern_detector *dfs_detector;
966         u64 dfs_prev_pulse_ts;
967         u32 wow_enabled;
968         /* relay(fs) channel for spectral scan */
969         struct rchan *rfs_chan_spec_scan;
970         enum spectral_mode spectral_mode;
971         struct ath_spec_scan spec_config;
972
973         struct ieee80211_vif *tx99_vif;
974         struct sk_buff *tx99_skb;
975         bool tx99_state;
976         s16 tx99_power;
977
978 #ifdef CONFIG_ATH9K_WOW
979         atomic_t wow_got_bmiss_intr;
980         atomic_t wow_sleep_proc_intr; /* in the middle of WoW sleep ? */
981         u32 wow_intr_before_sleep;
982 #endif
983 };
984
985 /********/
986 /* TX99 */
987 /********/
988
989 #ifdef CONFIG_ATH9K_TX99
990 void ath9k_tx99_init_debug(struct ath_softc *sc);
991 int ath9k_tx99_send(struct ath_softc *sc, struct sk_buff *skb,
992                     struct ath_tx_control *txctl);
993 #else
994 static inline void ath9k_tx99_init_debug(struct ath_softc *sc)
995 {
996 }
997 static inline int ath9k_tx99_send(struct ath_softc *sc,
998                                   struct sk_buff *skb,
999                                   struct ath_tx_control *txctl)
1000 {
1001         return 0;
1002 }
1003 #endif /* CONFIG_ATH9K_TX99 */
1004
1005 static inline void ath_read_cachesize(struct ath_common *common, int *csz)
1006 {
1007         common->bus_ops->read_cachesize(common, csz);
1008 }
1009
1010 void ath9k_tasklet(unsigned long data);
1011 int ath_cabq_update(struct ath_softc *);
1012 u8 ath9k_parse_mpdudensity(u8 mpdudensity);
1013 irqreturn_t ath_isr(int irq, void *dev);
1014 int ath_reset(struct ath_softc *sc);
1015 void ath_cancel_work(struct ath_softc *sc);
1016 void ath_restart_work(struct ath_softc *sc);
1017 int ath9k_init_device(u16 devid, struct ath_softc *sc,
1018                     const struct ath_bus_ops *bus_ops);
1019 void ath9k_deinit_device(struct ath_softc *sc);
1020 void ath9k_reload_chainmask_settings(struct ath_softc *sc);
1021 u8 ath_txchainmask_reduction(struct ath_softc *sc, u8 chainmask, u32 rate);
1022 void ath_start_rfkill_poll(struct ath_softc *sc);
1023 void ath9k_rfkill_poll_state(struct ieee80211_hw *hw);
1024 void ath9k_ps_wakeup(struct ath_softc *sc);
1025 void ath9k_ps_restore(struct ath_softc *sc);
1026
1027 #ifdef CONFIG_ATH9K_PCI
1028 int ath_pci_init(void);
1029 void ath_pci_exit(void);
1030 #else
1031 static inline int ath_pci_init(void) { return 0; };
1032 static inline void ath_pci_exit(void) {};
1033 #endif
1034
1035 #ifdef CONFIG_ATH9K_AHB
1036 int ath_ahb_init(void);
1037 void ath_ahb_exit(void);
1038 #else
1039 static inline int ath_ahb_init(void) { return 0; };
1040 static inline void ath_ahb_exit(void) {};
1041 #endif
1042
1043 #endif /* ATH9K_H */