a0c7279e43642a80818b41757bc2652145a01a80
[cascardo/linux.git] / drivers / net / wireless / ath / ath9k / ath9k.h
1 /*
2  * Copyright (c) 2008-2011 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef ATH9K_H
18 #define ATH9K_H
19
20 #include <linux/etherdevice.h>
21 #include <linux/device.h>
22 #include <linux/interrupt.h>
23 #include <linux/leds.h>
24 #include <linux/completion.h>
25 #include <linux/time.h>
26
27 #include "common.h"
28 #include "debug.h"
29 #include "mci.h"
30 #include "dfs.h"
31 #include "spectral.h"
32
33 struct ath_node;
34
35 extern struct ieee80211_ops ath9k_ops;
36 extern int ath9k_modparam_nohwcrypt;
37 extern int led_blink;
38 extern bool is_ath9k_unloaded;
39 extern int ath9k_use_chanctx;
40
41 /*************************/
42 /* Descriptor Management */
43 /*************************/
44
45 #define ATH_TXSTATUS_RING_SIZE 512
46
47 /* Macro to expand scalars to 64-bit objects */
48 #define ito64(x) (sizeof(x) == 1) ?                     \
49         (((unsigned long long int)(x)) & (0xff)) :      \
50         (sizeof(x) == 2) ?                              \
51         (((unsigned long long int)(x)) & 0xffff) :      \
52         ((sizeof(x) == 4) ?                             \
53          (((unsigned long long int)(x)) & 0xffffffff) : \
54          (unsigned long long int)(x))
55
56 #define ATH_TXBUF_RESET(_bf) do {                               \
57                 (_bf)->bf_lastbf = NULL;                        \
58                 (_bf)->bf_next = NULL;                          \
59                 memset(&((_bf)->bf_state), 0,                   \
60                        sizeof(struct ath_buf_state));           \
61         } while (0)
62
63 #define DS2PHYS(_dd, _ds)                                               \
64         ((_dd)->dd_desc_paddr + ((caddr_t)(_ds) - (caddr_t)(_dd)->dd_desc))
65 #define ATH_DESC_4KB_BOUND_CHECK(_daddr) ((((_daddr) & 0xFFF) > 0xF7F) ? 1 : 0)
66 #define ATH_DESC_4KB_BOUND_NUM_SKIPPED(_len) ((_len) / 4096)
67
68 struct ath_descdma {
69         void *dd_desc;
70         dma_addr_t dd_desc_paddr;
71         u32 dd_desc_len;
72 };
73
74 int ath_descdma_setup(struct ath_softc *sc, struct ath_descdma *dd,
75                       struct list_head *head, const char *name,
76                       int nbuf, int ndesc, bool is_tx);
77
78 /***********/
79 /* RX / TX */
80 /***********/
81
82 #define ATH_TXQ_SETUP(sc, i) ((sc)->tx.txqsetup & (1<<i))
83
84 /* increment with wrap-around */
85 #define INCR(_l, _sz)   do {                    \
86                 (_l)++;                         \
87                 (_l) &= ((_sz) - 1);            \
88         } while (0)
89
90 #define ATH_RXBUF               512
91 #define ATH_TXBUF               512
92 #define ATH_TXBUF_RESERVE       5
93 #define ATH_MAX_QDEPTH          (ATH_TXBUF / 4 - ATH_TXBUF_RESERVE)
94 #define ATH_TXMAXTRY            13
95 #define ATH_MAX_SW_RETRIES      30
96
97 #define TID_TO_WME_AC(_tid)                             \
98         ((((_tid) == 0) || ((_tid) == 3)) ? IEEE80211_AC_BE :   \
99          (((_tid) == 1) || ((_tid) == 2)) ? IEEE80211_AC_BK :   \
100          (((_tid) == 4) || ((_tid) == 5)) ? IEEE80211_AC_VI :   \
101          IEEE80211_AC_VO)
102
103 #define ATH_AGGR_DELIM_SZ          4
104 #define ATH_AGGR_MINPLEN           256 /* in bytes, minimum packet length */
105 /* number of delimiters for encryption padding */
106 #define ATH_AGGR_ENCRYPTDELIM      10
107 /* minimum h/w qdepth to be sustained to maximize aggregation */
108 #define ATH_AGGR_MIN_QDEPTH        2
109 /* minimum h/w qdepth for non-aggregated traffic */
110 #define ATH_NON_AGGR_MIN_QDEPTH    8
111 #define ATH_TX_COMPLETE_POLL_INT   1000
112 #define ATH_TXFIFO_DEPTH           8
113 #define ATH_TX_ERROR               0x01
114
115 /* Stop tx traffic 1ms before the GO goes away */
116 #define ATH_P2P_PS_STOP_TIME       1000
117
118 #define IEEE80211_SEQ_SEQ_SHIFT    4
119 #define IEEE80211_SEQ_MAX          4096
120 #define IEEE80211_WEP_IVLEN        3
121 #define IEEE80211_WEP_KIDLEN       1
122 #define IEEE80211_WEP_CRCLEN       4
123 #define IEEE80211_MAX_MPDU_LEN     (3840 + FCS_LEN +            \
124                                     (IEEE80211_WEP_IVLEN +      \
125                                      IEEE80211_WEP_KIDLEN +     \
126                                      IEEE80211_WEP_CRCLEN))
127
128 /* return whether a bit at index _n in bitmap _bm is set
129  * _sz is the size of the bitmap  */
130 #define ATH_BA_ISSET(_bm, _n)  (((_n) < (WME_BA_BMP_SIZE)) &&           \
131                                 ((_bm)[(_n) >> 5] & (1 << ((_n) & 31))))
132
133 /* return block-ack bitmap index given sequence and starting sequence */
134 #define ATH_BA_INDEX(_st, _seq) (((_seq) - (_st)) & (IEEE80211_SEQ_MAX - 1))
135
136 /* return the seqno for _start + _offset */
137 #define ATH_BA_INDEX2SEQ(_seq, _offset) (((_seq) + (_offset)) & (IEEE80211_SEQ_MAX - 1))
138
139 /* returns delimiter padding required given the packet length */
140 #define ATH_AGGR_GET_NDELIM(_len)                                       \
141        (((_len) >= ATH_AGGR_MINPLEN) ? 0 :                             \
142         DIV_ROUND_UP(ATH_AGGR_MINPLEN - (_len), ATH_AGGR_DELIM_SZ))
143
144 #define BAW_WITHIN(_start, _bawsz, _seqno) \
145         ((((_seqno) - (_start)) & 4095) < (_bawsz))
146
147 #define ATH_AN_2_TID(_an, _tidno)  (&(_an)->tid[(_tidno)])
148
149 #define IS_HT_RATE(rate)   (rate & 0x80)
150 #define IS_CCK_RATE(rate)  ((rate >= 0x18) && (rate <= 0x1e))
151 #define IS_OFDM_RATE(rate) ((rate >= 0x8) && (rate <= 0xf))
152
153 enum {
154        WLAN_RC_PHY_OFDM,
155        WLAN_RC_PHY_CCK,
156 };
157
158 struct ath_txq {
159         int mac80211_qnum; /* mac80211 queue number, -1 means not mac80211 Q */
160         u32 axq_qnum; /* ath9k hardware queue number */
161         void *axq_link;
162         struct list_head axq_q;
163         spinlock_t axq_lock;
164         u32 axq_depth;
165         u32 axq_ampdu_depth;
166         bool stopped;
167         bool axq_tx_inprogress;
168         struct list_head txq_fifo[ATH_TXFIFO_DEPTH];
169         u8 txq_headidx;
170         u8 txq_tailidx;
171         int pending_frames;
172         struct sk_buff_head complete_q;
173 };
174
175 struct ath_atx_ac {
176         struct ath_txq *txq;
177         struct list_head list;
178         struct list_head tid_q;
179         bool clear_ps_filter;
180         bool sched;
181 };
182
183 struct ath_frame_info {
184         struct ath_buf *bf;
185         int framelen;
186         enum ath9k_key_type keytype;
187         u8 keyix;
188         u8 rtscts_rate;
189         u8 retries : 7;
190         u8 baw_tracked : 1;
191 };
192
193 struct ath_rxbuf {
194         struct list_head list;
195         struct sk_buff *bf_mpdu;
196         void *bf_desc;
197         dma_addr_t bf_daddr;
198         dma_addr_t bf_buf_addr;
199 };
200
201 /**
202  * enum buffer_type - Buffer type flags
203  *
204  * @BUF_AMPDU: This buffer is an ampdu, as part of an aggregate (during TX)
205  * @BUF_AGGR: Indicates whether the buffer can be aggregated
206  *      (used in aggregation scheduling)
207  */
208 enum buffer_type {
209         BUF_AMPDU               = BIT(0),
210         BUF_AGGR                = BIT(1),
211 };
212
213 #define bf_isampdu(bf)          (bf->bf_state.bf_type & BUF_AMPDU)
214 #define bf_isaggr(bf)           (bf->bf_state.bf_type & BUF_AGGR)
215
216 struct ath_buf_state {
217         u8 bf_type;
218         u8 bfs_paprd;
219         u8 ndelim;
220         bool stale;
221         u16 seqno;
222         unsigned long bfs_paprd_timestamp;
223 };
224
225 struct ath_buf {
226         struct list_head list;
227         struct ath_buf *bf_lastbf;      /* last buf of this unit (a frame or
228                                            an aggregate) */
229         struct ath_buf *bf_next;        /* next subframe in the aggregate */
230         struct sk_buff *bf_mpdu;        /* enclosing frame structure */
231         void *bf_desc;                  /* virtual addr of desc */
232         dma_addr_t bf_daddr;            /* physical addr of desc */
233         dma_addr_t bf_buf_addr; /* physical addr of data buffer, for DMA */
234         struct ieee80211_tx_rate rates[4];
235         struct ath_buf_state bf_state;
236 };
237
238 struct ath_atx_tid {
239         struct list_head list;
240         struct sk_buff_head buf_q;
241         struct sk_buff_head retry_q;
242         struct ath_node *an;
243         struct ath_atx_ac *ac;
244         unsigned long tx_buf[BITS_TO_LONGS(ATH_TID_MAX_BUFS)];
245         u16 seq_start;
246         u16 seq_next;
247         u16 baw_size;
248         u8 tidno;
249         int baw_head;   /* first un-acked tx buffer */
250         int baw_tail;   /* next unused tx buffer slot */
251
252         s8 bar_index;
253         bool sched;
254         bool active;
255 };
256
257 struct ath_node {
258         struct ath_softc *sc;
259         struct ieee80211_sta *sta; /* station struct we're part of */
260         struct ieee80211_vif *vif; /* interface with which we're associated */
261         struct ath_atx_tid tid[IEEE80211_NUM_TIDS];
262         struct ath_atx_ac ac[IEEE80211_NUM_ACS];
263
264         u16 maxampdu;
265         u8 mpdudensity;
266         s8 ps_key;
267
268         bool sleeping;
269         bool no_ps_filter;
270
271 #ifdef CONFIG_ATH9K_STATION_STATISTICS
272         struct ath_rx_rate_stats rx_rate_stats;
273 #endif
274         u8 key_idx[4];
275 };
276
277 struct ath_tx_control {
278         struct ath_txq *txq;
279         struct ath_node *an;
280         struct ieee80211_sta *sta;
281         u8 paprd;
282         bool force_channel;
283 };
284
285
286 /**
287  * @txq_map:  Index is mac80211 queue number.  This is
288  *  not necessarily the same as the hardware queue number
289  *  (axq_qnum).
290  */
291 struct ath_tx {
292         u16 seq_no;
293         u32 txqsetup;
294         spinlock_t txbuflock;
295         struct list_head txbuf;
296         struct ath_txq txq[ATH9K_NUM_TX_QUEUES];
297         struct ath_descdma txdma;
298         struct ath_txq *txq_map[IEEE80211_NUM_ACS];
299         struct ath_txq *uapsdq;
300         u32 txq_max_pending[IEEE80211_NUM_ACS];
301         u16 max_aggr_framelen[IEEE80211_NUM_ACS][4][32];
302 };
303
304 struct ath_rx_edma {
305         struct sk_buff_head rx_fifo;
306         u32 rx_fifo_hwsize;
307 };
308
309 struct ath_rx {
310         u8 defant;
311         u8 rxotherant;
312         bool discard_next;
313         u32 *rxlink;
314         u32 num_pkts;
315         unsigned int rxfilter;
316         struct list_head rxbuf;
317         struct ath_descdma rxdma;
318         struct ath_rx_edma rx_edma[ATH9K_RX_QUEUE_MAX];
319
320         struct ath_rxbuf *buf_hold;
321         struct sk_buff *frag;
322
323         u32 ampdu_ref;
324 };
325
326 struct ath_chanctx {
327         struct cfg80211_chan_def chandef;
328         struct list_head vifs;
329         struct list_head acq[IEEE80211_NUM_ACS];
330
331         /* do not dereference, use for comparison only */
332         struct ieee80211_vif *primary_sta;
333
334         struct ath_beacon_config beacon;
335         struct ath9k_hw_cal_data caldata;
336         struct timespec tsf_ts;
337         u64 tsf_val;
338
339         u16 txpower;
340         bool offchannel;
341         bool stopped;
342         bool active;
343         bool assigned;
344 };
345
346 enum ath_offchannel_state {
347         ATH_OFFCHANNEL_IDLE,
348         ATH_OFFCHANNEL_PROBE_SEND,
349         ATH_OFFCHANNEL_PROBE_WAIT,
350         ATH_OFFCHANNEL_SUSPEND,
351         ATH_OFFCHANNEL_ROC_START,
352         ATH_OFFCHANNEL_ROC_WAIT,
353         ATH_OFFCHANNEL_ROC_DONE,
354 };
355
356 struct ath_offchannel {
357         struct ath_chanctx chan;
358         struct timer_list timer;
359         struct cfg80211_scan_request *scan_req;
360         struct ieee80211_vif *scan_vif;
361         int scan_idx;
362         enum ath_offchannel_state state;
363         struct ieee80211_channel *roc_chan;
364         struct ieee80211_vif *roc_vif;
365         int roc_duration;
366 };
367 #define ath_for_each_chanctx(_sc, _ctx)                             \
368         for (ctx = &sc->chanctx[0];                                 \
369              ctx <= &sc->chanctx[ARRAY_SIZE(sc->chanctx) - 1];      \
370              ctx++)
371
372 void ath9k_fill_chanctx_ops(void);
373 static inline struct ath_chanctx *
374 ath_chanctx_get(struct ieee80211_chanctx_conf *ctx)
375 {
376         struct ath_chanctx **ptr = (void *) ctx->drv_priv;
377         return *ptr;
378 }
379 void ath_chanctx_init(struct ath_softc *sc);
380 void ath_chanctx_set_channel(struct ath_softc *sc, struct ath_chanctx *ctx,
381                              struct cfg80211_chan_def *chandef);
382 void ath_chanctx_switch(struct ath_softc *sc, struct ath_chanctx *ctx,
383                         struct cfg80211_chan_def *chandef);
384 void ath_chanctx_check_active(struct ath_softc *sc, struct ath_chanctx *ctx);
385 void ath_offchannel_timer(unsigned long data);
386 void ath_offchannel_channel_change(struct ath_softc *sc);
387 void ath_chanctx_offchan_switch(struct ath_softc *sc,
388                                 struct ieee80211_channel *chan);
389 struct ath_chanctx *ath_chanctx_get_oper_chan(struct ath_softc *sc,
390                                               bool active);
391
392 int ath_reset_internal(struct ath_softc *sc, struct ath9k_channel *hchan);
393 int ath_startrecv(struct ath_softc *sc);
394 bool ath_stoprecv(struct ath_softc *sc);
395 u32 ath_calcrxfilter(struct ath_softc *sc);
396 int ath_rx_init(struct ath_softc *sc, int nbufs);
397 void ath_rx_cleanup(struct ath_softc *sc);
398 int ath_rx_tasklet(struct ath_softc *sc, int flush, bool hp);
399 struct ath_txq *ath_txq_setup(struct ath_softc *sc, int qtype, int subtype);
400 void ath_txq_lock(struct ath_softc *sc, struct ath_txq *txq);
401 void ath_txq_unlock(struct ath_softc *sc, struct ath_txq *txq);
402 void ath_txq_unlock_complete(struct ath_softc *sc, struct ath_txq *txq);
403 void ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq);
404 bool ath_drain_all_txq(struct ath_softc *sc);
405 void ath_draintxq(struct ath_softc *sc, struct ath_txq *txq);
406 void ath_tx_node_init(struct ath_softc *sc, struct ath_node *an);
407 void ath_tx_node_cleanup(struct ath_softc *sc, struct ath_node *an);
408 void ath_txq_schedule(struct ath_softc *sc, struct ath_txq *txq);
409 void ath_txq_schedule_all(struct ath_softc *sc);
410 int ath_tx_init(struct ath_softc *sc, int nbufs);
411 int ath_txq_update(struct ath_softc *sc, int qnum,
412                    struct ath9k_tx_queue_info *q);
413 void ath_update_max_aggr_framelen(struct ath_softc *sc, int queue, int txop);
414 int ath_tx_start(struct ieee80211_hw *hw, struct sk_buff *skb,
415                  struct ath_tx_control *txctl);
416 void ath_tx_cabq(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
417                  struct sk_buff *skb);
418 void ath_tx_tasklet(struct ath_softc *sc);
419 void ath_tx_edma_tasklet(struct ath_softc *sc);
420 int ath_tx_aggr_start(struct ath_softc *sc, struct ieee80211_sta *sta,
421                       u16 tid, u16 *ssn);
422 void ath_tx_aggr_stop(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid);
423 void ath_tx_aggr_resume(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid);
424
425 void ath_tx_aggr_wakeup(struct ath_softc *sc, struct ath_node *an);
426 void ath_tx_aggr_sleep(struct ieee80211_sta *sta, struct ath_softc *sc,
427                        struct ath_node *an);
428 void ath9k_release_buffered_frames(struct ieee80211_hw *hw,
429                                    struct ieee80211_sta *sta,
430                                    u16 tids, int nframes,
431                                    enum ieee80211_frame_release_type reason,
432                                    bool more_data);
433
434 /********/
435 /* VIFs */
436 /********/
437
438 struct ath_vif {
439         struct list_head list;
440
441         struct ieee80211_vif *vif;
442         struct ath_node mcast_node;
443         int av_bslot;
444         __le64 tsf_adjust; /* TSF adjustment for staggered beacons */
445         struct ath_buf *av_bcbuf;
446         struct ath_chanctx *chanctx;
447
448         /* P2P Client */
449         struct ieee80211_noa_data noa;
450 };
451
452 struct ath9k_vif_iter_data {
453         u8 hw_macaddr[ETH_ALEN]; /* address of the first vif */
454         u8 mask[ETH_ALEN]; /* bssid mask */
455         bool has_hw_macaddr;
456         u8 slottime;
457         bool beacons;
458
459         int naps;      /* number of AP vifs */
460         int nmeshes;   /* number of mesh vifs */
461         int nstations; /* number of station vifs */
462         int nwds;      /* number of WDS vifs */
463         int nadhocs;   /* number of adhoc vifs */
464         struct ieee80211_vif *primary_sta;
465 };
466
467 void ath9k_calculate_iter_data(struct ath_softc *sc,
468                                struct ath_chanctx *ctx,
469                                struct ath9k_vif_iter_data *iter_data);
470 void ath9k_calculate_summary_state(struct ath_softc *sc,
471                                    struct ath_chanctx *ctx);
472
473 /*******************/
474 /* Beacon Handling */
475 /*******************/
476
477 /*
478  * Regardless of the number of beacons we stagger, (i.e. regardless of the
479  * number of BSSIDs) if a given beacon does not go out even after waiting this
480  * number of beacon intervals, the game's up.
481  */
482 #define BSTUCK_THRESH                   9
483 #define ATH_BCBUF                       8
484 #define ATH_DEFAULT_BINTVAL             100 /* TU */
485 #define ATH_DEFAULT_BMISS_LIMIT         10
486
487 #define TSF_TO_TU(_h,_l) \
488         ((((u32)(_h)) << 22) | (((u32)(_l)) >> 10))
489
490 struct ath_beacon {
491         enum {
492                 OK,             /* no change needed */
493                 UPDATE,         /* update pending */
494                 COMMIT          /* beacon sent, commit change */
495         } updateslot;           /* slot time update fsm */
496
497         u32 beaconq;
498         u32 bmisscnt;
499         struct ieee80211_vif *bslot[ATH_BCBUF];
500         int slottime;
501         int slotupdate;
502         struct ath_descdma bdma;
503         struct ath_txq *cabq;
504         struct list_head bbuf;
505
506         bool tx_processed;
507         bool tx_last;
508 };
509
510 void ath9k_beacon_tasklet(unsigned long data);
511 void ath9k_beacon_config(struct ath_softc *sc, struct ieee80211_vif *vif,
512                          u32 changed);
513 void ath9k_beacon_assign_slot(struct ath_softc *sc, struct ieee80211_vif *vif);
514 void ath9k_beacon_remove_slot(struct ath_softc *sc, struct ieee80211_vif *vif);
515 void ath9k_set_beacon(struct ath_softc *sc);
516 bool ath9k_csa_is_finished(struct ath_softc *sc, struct ieee80211_vif *vif);
517 void ath9k_csa_update(struct ath_softc *sc);
518
519 /*******************/
520 /* Link Monitoring */
521 /*******************/
522
523 #define ATH_STA_SHORT_CALINTERVAL 1000    /* 1 second */
524 #define ATH_AP_SHORT_CALINTERVAL  100     /* 100 ms */
525 #define ATH_ANI_POLLINTERVAL_OLD  100     /* 100 ms */
526 #define ATH_ANI_POLLINTERVAL_NEW  1000    /* 1000 ms */
527 #define ATH_LONG_CALINTERVAL_INT  1000    /* 1000 ms */
528 #define ATH_LONG_CALINTERVAL      30000   /* 30 seconds */
529 #define ATH_RESTART_CALINTERVAL   1200000 /* 20 minutes */
530 #define ATH_ANI_MAX_SKIP_COUNT    10
531 #define ATH_PAPRD_TIMEOUT         100 /* msecs */
532 #define ATH_PLL_WORK_INTERVAL     100
533
534 void ath_chanctx_work(struct work_struct *work);
535 void ath_tx_complete_poll_work(struct work_struct *work);
536 void ath_reset_work(struct work_struct *work);
537 bool ath_hw_check(struct ath_softc *sc);
538 void ath_hw_pll_work(struct work_struct *work);
539 void ath_paprd_calibrate(struct work_struct *work);
540 void ath_ani_calibrate(unsigned long data);
541 void ath_start_ani(struct ath_softc *sc);
542 void ath_stop_ani(struct ath_softc *sc);
543 void ath_check_ani(struct ath_softc *sc);
544 int ath_update_survey_stats(struct ath_softc *sc);
545 void ath_update_survey_nf(struct ath_softc *sc, int channel);
546 void ath9k_queue_reset(struct ath_softc *sc, enum ath_reset_type type);
547 void ath_ps_full_sleep(unsigned long data);
548 void ath9k_p2p_ps_timer(void *priv);
549 void ath9k_update_p2p_ps(struct ath_softc *sc, struct ieee80211_vif *vif);
550 void __ath9k_flush(struct ieee80211_hw *hw, u32 queues, bool drop);
551
552 /**********/
553 /* BTCOEX */
554 /**********/
555
556 #define ATH_DUMP_BTCOEX(_s, _val)                               \
557         do {                                                    \
558                 len += scnprintf(buf + len, size - len,         \
559                                  "%20s : %10d\n", _s, (_val));  \
560         } while (0)
561
562 enum bt_op_flags {
563         BT_OP_PRIORITY_DETECTED,
564         BT_OP_SCAN,
565 };
566
567 struct ath_btcoex {
568         spinlock_t btcoex_lock;
569         struct timer_list period_timer; /* Timer for BT period */
570         struct timer_list no_stomp_timer;
571         u32 bt_priority_cnt;
572         unsigned long bt_priority_time;
573         unsigned long op_flags;
574         int bt_stomp_type; /* Types of BT stomping */
575         u32 btcoex_no_stomp; /* in msec */
576         u32 btcoex_period; /* in msec */
577         u32 btscan_no_stomp; /* in msec */
578         u32 duty_cycle;
579         u32 bt_wait_time;
580         int rssi_count;
581         struct ath_mci_profile mci;
582         u8 stomp_audio;
583 };
584
585 #ifdef CONFIG_ATH9K_BTCOEX_SUPPORT
586 int ath9k_init_btcoex(struct ath_softc *sc);
587 void ath9k_deinit_btcoex(struct ath_softc *sc);
588 void ath9k_start_btcoex(struct ath_softc *sc);
589 void ath9k_stop_btcoex(struct ath_softc *sc);
590 void ath9k_btcoex_timer_resume(struct ath_softc *sc);
591 void ath9k_btcoex_timer_pause(struct ath_softc *sc);
592 void ath9k_btcoex_handle_interrupt(struct ath_softc *sc, u32 status);
593 u16 ath9k_btcoex_aggr_limit(struct ath_softc *sc, u32 max_4ms_framelen);
594 void ath9k_btcoex_stop_gen_timer(struct ath_softc *sc);
595 int ath9k_dump_btcoex(struct ath_softc *sc, u8 *buf, u32 size);
596 #else
597 static inline int ath9k_init_btcoex(struct ath_softc *sc)
598 {
599         return 0;
600 }
601 static inline void ath9k_deinit_btcoex(struct ath_softc *sc)
602 {
603 }
604 static inline void ath9k_start_btcoex(struct ath_softc *sc)
605 {
606 }
607 static inline void ath9k_stop_btcoex(struct ath_softc *sc)
608 {
609 }
610 static inline void ath9k_btcoex_handle_interrupt(struct ath_softc *sc,
611                                                  u32 status)
612 {
613 }
614 static inline u16 ath9k_btcoex_aggr_limit(struct ath_softc *sc,
615                                           u32 max_4ms_framelen)
616 {
617         return 0;
618 }
619 static inline void ath9k_btcoex_stop_gen_timer(struct ath_softc *sc)
620 {
621 }
622 static inline int ath9k_dump_btcoex(struct ath_softc *sc, u8 *buf, u32 size)
623 {
624         return 0;
625 }
626 #endif /* CONFIG_ATH9K_BTCOEX_SUPPORT */
627
628 /********************/
629 /*   LED Control    */
630 /********************/
631
632 #define ATH_LED_PIN_DEF                 1
633 #define ATH_LED_PIN_9287                8
634 #define ATH_LED_PIN_9300                10
635 #define ATH_LED_PIN_9485                6
636 #define ATH_LED_PIN_9462                4
637
638 #ifdef CONFIG_MAC80211_LEDS
639 void ath_init_leds(struct ath_softc *sc);
640 void ath_deinit_leds(struct ath_softc *sc);
641 void ath_fill_led_pin(struct ath_softc *sc);
642 #else
643 static inline void ath_init_leds(struct ath_softc *sc)
644 {
645 }
646
647 static inline void ath_deinit_leds(struct ath_softc *sc)
648 {
649 }
650 static inline void ath_fill_led_pin(struct ath_softc *sc)
651 {
652 }
653 #endif
654
655 /************************/
656 /* Wake on Wireless LAN */
657 /************************/
658
659 struct ath9k_wow_pattern {
660         u8 pattern_bytes[MAX_PATTERN_SIZE];
661         u8 mask_bytes[MAX_PATTERN_SIZE];
662         u32 pattern_len;
663 };
664
665 #ifdef CONFIG_ATH9K_WOW
666 void ath9k_init_wow(struct ieee80211_hw *hw);
667 int ath9k_suspend(struct ieee80211_hw *hw,
668                   struct cfg80211_wowlan *wowlan);
669 int ath9k_resume(struct ieee80211_hw *hw);
670 void ath9k_set_wakeup(struct ieee80211_hw *hw, bool enabled);
671 #else
672 static inline void ath9k_init_wow(struct ieee80211_hw *hw)
673 {
674 }
675 static inline int ath9k_suspend(struct ieee80211_hw *hw,
676                                 struct cfg80211_wowlan *wowlan)
677 {
678         return 0;
679 }
680 static inline int ath9k_resume(struct ieee80211_hw *hw)
681 {
682         return 0;
683 }
684 static inline void ath9k_set_wakeup(struct ieee80211_hw *hw, bool enabled)
685 {
686 }
687 #endif /* CONFIG_ATH9K_WOW */
688
689 /*******************************/
690 /* Antenna diversity/combining */
691 /*******************************/
692
693 #define ATH_ANT_RX_CURRENT_SHIFT 4
694 #define ATH_ANT_RX_MAIN_SHIFT 2
695 #define ATH_ANT_RX_MASK 0x3
696
697 #define ATH_ANT_DIV_COMB_SHORT_SCAN_INTR 50
698 #define ATH_ANT_DIV_COMB_SHORT_SCAN_PKTCOUNT 0x100
699 #define ATH_ANT_DIV_COMB_MAX_PKTCOUNT 0x200
700 #define ATH_ANT_DIV_COMB_INIT_COUNT 95
701 #define ATH_ANT_DIV_COMB_MAX_COUNT 100
702 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO 30
703 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO2 20
704 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO_LOW_RSSI 50
705 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO2_LOW_RSSI 50
706
707 #define ATH_ANT_DIV_COMB_LNA1_DELTA_HI -4
708 #define ATH_ANT_DIV_COMB_LNA1_DELTA_MID -2
709 #define ATH_ANT_DIV_COMB_LNA1_DELTA_LOW 2
710
711 struct ath_ant_comb {
712         u16 count;
713         u16 total_pkt_count;
714         bool scan;
715         bool scan_not_start;
716         int main_total_rssi;
717         int alt_total_rssi;
718         int alt_recv_cnt;
719         int main_recv_cnt;
720         int rssi_lna1;
721         int rssi_lna2;
722         int rssi_add;
723         int rssi_sub;
724         int rssi_first;
725         int rssi_second;
726         int rssi_third;
727         int ant_ratio;
728         int ant_ratio2;
729         bool alt_good;
730         int quick_scan_cnt;
731         enum ath9k_ant_div_comb_lna_conf main_conf;
732         enum ath9k_ant_div_comb_lna_conf first_quick_scan_conf;
733         enum ath9k_ant_div_comb_lna_conf second_quick_scan_conf;
734         bool first_ratio;
735         bool second_ratio;
736         unsigned long scan_start_time;
737
738         /*
739          * Card-specific config values.
740          */
741         int low_rssi_thresh;
742         int fast_div_bias;
743 };
744
745 void ath_ant_comb_scan(struct ath_softc *sc, struct ath_rx_status *rs);
746
747 /********************/
748 /* Main driver core */
749 /********************/
750
751 #define ATH9K_PCI_CUS198          0x0001
752 #define ATH9K_PCI_CUS230          0x0002
753 #define ATH9K_PCI_CUS217          0x0004
754 #define ATH9K_PCI_CUS252          0x0008
755 #define ATH9K_PCI_WOW             0x0010
756 #define ATH9K_PCI_BT_ANT_DIV      0x0020
757 #define ATH9K_PCI_D3_L1_WAR       0x0040
758 #define ATH9K_PCI_AR9565_1ANT     0x0080
759 #define ATH9K_PCI_AR9565_2ANT     0x0100
760 #define ATH9K_PCI_NO_PLL_PWRSAVE  0x0200
761 #define ATH9K_PCI_KILLER          0x0400
762
763 /*
764  * Default cache line size, in bytes.
765  * Used when PCI device not fully initialized by bootrom/BIOS
766 */
767 #define DEFAULT_CACHELINE       32
768 #define ATH_CABQ_READY_TIME     80      /* % of beacon interval */
769 #define ATH_TXPOWER_MAX         100     /* .5 dBm units */
770 #define MAX_GTT_CNT             5
771
772 /* Powersave flags */
773 #define PS_WAIT_FOR_BEACON        BIT(0)
774 #define PS_WAIT_FOR_CAB           BIT(1)
775 #define PS_WAIT_FOR_PSPOLL_DATA   BIT(2)
776 #define PS_WAIT_FOR_TX_ACK        BIT(3)
777 #define PS_BEACON_SYNC            BIT(4)
778 #define PS_WAIT_FOR_ANI           BIT(5)
779
780 #define ATH9K_NUM_CHANCTX  2 /* supports 2 operating channels */
781
782 struct ath_softc {
783         struct ieee80211_hw *hw;
784         struct device *dev;
785
786         struct survey_info *cur_survey;
787         struct survey_info survey[ATH9K_NUM_CHANNELS];
788
789         struct tasklet_struct intr_tq;
790         struct tasklet_struct bcon_tasklet;
791         struct ath_hw *sc_ah;
792         void __iomem *mem;
793         int irq;
794         spinlock_t sc_serial_rw;
795         spinlock_t sc_pm_lock;
796         spinlock_t sc_pcu_lock;
797         struct mutex mutex;
798         struct work_struct paprd_work;
799         struct work_struct hw_reset_work;
800         struct work_struct chanctx_work;
801         struct completion paprd_complete;
802         wait_queue_head_t tx_wait;
803
804         struct ath_gen_timer *p2p_ps_timer;
805         struct ath_vif *p2p_ps_vif;
806
807         unsigned long driver_data;
808
809         u8 gtt_cnt;
810         u32 intrstatus;
811         u16 ps_flags; /* PS_* */
812         u16 curtxpow;
813         bool ps_enabled;
814         bool ps_idle;
815         short nbcnvifs;
816         short nvifs;
817         unsigned long ps_usecount;
818
819         struct ath_rx rx;
820         struct ath_tx tx;
821         struct ath_beacon beacon;
822
823         struct cfg80211_chan_def cur_chandef;
824         struct ath_chanctx chanctx[ATH9K_NUM_CHANCTX];
825         struct ath_chanctx *cur_chan;
826         struct ath_chanctx *next_chan;
827         spinlock_t chan_lock;
828         struct ath_offchannel offchannel;
829
830 #ifdef CONFIG_MAC80211_LEDS
831         bool led_registered;
832         char led_name[32];
833         struct led_classdev led_cdev;
834 #endif
835
836 #ifdef CONFIG_ATH9K_DEBUGFS
837         struct ath9k_debug debug;
838 #endif
839         struct delayed_work tx_complete_work;
840         struct delayed_work hw_pll_work;
841         struct timer_list sleep_timer;
842
843 #ifdef CONFIG_ATH9K_BTCOEX_SUPPORT
844         struct ath_btcoex btcoex;
845         struct ath_mci_coex mci_coex;
846         struct work_struct mci_work;
847 #endif
848
849         struct ath_descdma txsdma;
850
851         struct ath_ant_comb ant_comb;
852         u8 ant_tx, ant_rx;
853         struct dfs_pattern_detector *dfs_detector;
854         u64 dfs_prev_pulse_ts;
855         u32 wow_enabled;
856         /* relay(fs) channel for spectral scan */
857         struct rchan *rfs_chan_spec_scan;
858         enum spectral_mode spectral_mode;
859         struct ath_spec_scan spec_config;
860
861         struct ieee80211_vif *tx99_vif;
862         struct sk_buff *tx99_skb;
863         bool tx99_state;
864         s16 tx99_power;
865
866 #ifdef CONFIG_ATH9K_WOW
867         atomic_t wow_got_bmiss_intr;
868         atomic_t wow_sleep_proc_intr; /* in the middle of WoW sleep ? */
869         u32 wow_intr_before_sleep;
870 #endif
871 };
872
873 /********/
874 /* TX99 */
875 /********/
876
877 #ifdef CONFIG_ATH9K_TX99
878 void ath9k_tx99_init_debug(struct ath_softc *sc);
879 int ath9k_tx99_send(struct ath_softc *sc, struct sk_buff *skb,
880                     struct ath_tx_control *txctl);
881 #else
882 static inline void ath9k_tx99_init_debug(struct ath_softc *sc)
883 {
884 }
885 static inline int ath9k_tx99_send(struct ath_softc *sc,
886                                   struct sk_buff *skb,
887                                   struct ath_tx_control *txctl)
888 {
889         return 0;
890 }
891 #endif /* CONFIG_ATH9K_TX99 */
892
893 static inline void ath_read_cachesize(struct ath_common *common, int *csz)
894 {
895         common->bus_ops->read_cachesize(common, csz);
896 }
897
898 void ath9k_tasklet(unsigned long data);
899 int ath_cabq_update(struct ath_softc *);
900 u8 ath9k_parse_mpdudensity(u8 mpdudensity);
901 irqreturn_t ath_isr(int irq, void *dev);
902 int ath_reset(struct ath_softc *sc);
903 void ath_cancel_work(struct ath_softc *sc);
904 void ath_restart_work(struct ath_softc *sc);
905 int ath9k_init_device(u16 devid, struct ath_softc *sc,
906                     const struct ath_bus_ops *bus_ops);
907 void ath9k_deinit_device(struct ath_softc *sc);
908 void ath9k_reload_chainmask_settings(struct ath_softc *sc);
909 u8 ath_txchainmask_reduction(struct ath_softc *sc, u8 chainmask, u32 rate);
910 void ath_start_rfkill_poll(struct ath_softc *sc);
911 void ath9k_rfkill_poll_state(struct ieee80211_hw *hw);
912 void ath9k_ps_wakeup(struct ath_softc *sc);
913 void ath9k_ps_restore(struct ath_softc *sc);
914
915 #ifdef CONFIG_ATH9K_PCI
916 int ath_pci_init(void);
917 void ath_pci_exit(void);
918 #else
919 static inline int ath_pci_init(void) { return 0; };
920 static inline void ath_pci_exit(void) {};
921 #endif
922
923 #ifdef CONFIG_ATH9K_AHB
924 int ath_ahb_init(void);
925 void ath_ahb_exit(void);
926 #else
927 static inline int ath_ahb_init(void) { return 0; };
928 static inline void ath_ahb_exit(void) {};
929 #endif
930
931 #endif /* ATH9K_H */