KVM: arm64: vgic-its: Enable ITS emulation as a virtual MSI controller
[cascardo/linux.git] / include / kvm / arm_vgic.h
1 /*
2  * Copyright (C) 2015, 2016 ARM Ltd.
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License version 2 as
6  * published by the Free Software Foundation.
7  *
8  * This program is distributed in the hope that it will be useful,
9  * but WITHOUT ANY WARRANTY; without even the implied warranty of
10  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
11  * GNU General Public License for more details.
12  *
13  * You should have received a copy of the GNU General Public License
14  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
15  */
16 #ifndef __KVM_ARM_VGIC_H
17 #define __KVM_ARM_VGIC_H
18
19 #include <linux/kernel.h>
20 #include <linux/kvm.h>
21 #include <linux/irqreturn.h>
22 #include <linux/spinlock.h>
23 #include <linux/types.h>
24 #include <kvm/iodev.h>
25 #include <linux/list.h>
26
27 #define VGIC_V3_MAX_CPUS        255
28 #define VGIC_V2_MAX_CPUS        8
29 #define VGIC_NR_IRQS_LEGACY     256
30 #define VGIC_NR_SGIS            16
31 #define VGIC_NR_PPIS            16
32 #define VGIC_NR_PRIVATE_IRQS    (VGIC_NR_SGIS + VGIC_NR_PPIS)
33 #define VGIC_MAX_PRIVATE        (VGIC_NR_PRIVATE_IRQS - 1)
34 #define VGIC_MAX_SPI            1019
35 #define VGIC_MAX_RESERVED       1023
36 #define VGIC_MIN_LPI            8192
37
38 enum vgic_type {
39         VGIC_V2,                /* Good ol' GICv2 */
40         VGIC_V3,                /* New fancy GICv3 */
41 };
42
43 /* same for all guests, as depending only on the _host's_ GIC model */
44 struct vgic_global {
45         /* type of the host GIC */
46         enum vgic_type          type;
47
48         /* Physical address of vgic virtual cpu interface */
49         phys_addr_t             vcpu_base;
50
51         /* virtual control interface mapping */
52         void __iomem            *vctrl_base;
53
54         /* Number of implemented list registers */
55         int                     nr_lr;
56
57         /* Maintenance IRQ number */
58         unsigned int            maint_irq;
59
60         /* maximum number of VCPUs allowed (GICv2 limits us to 8) */
61         int                     max_gic_vcpus;
62
63         /* Only needed for the legacy KVM_CREATE_IRQCHIP */
64         bool                    can_emulate_gicv2;
65 };
66
67 extern struct vgic_global kvm_vgic_global_state;
68
69 #define VGIC_V2_MAX_LRS         (1 << 6)
70 #define VGIC_V3_MAX_LRS         16
71 #define VGIC_V3_LR_INDEX(lr)    (VGIC_V3_MAX_LRS - 1 - lr)
72
73 enum vgic_irq_config {
74         VGIC_CONFIG_EDGE = 0,
75         VGIC_CONFIG_LEVEL
76 };
77
78 struct vgic_irq {
79         spinlock_t irq_lock;            /* Protects the content of the struct */
80         struct list_head lpi_list;      /* Used to link all LPIs together */
81         struct list_head ap_list;
82
83         struct kvm_vcpu *vcpu;          /* SGIs and PPIs: The VCPU
84                                          * SPIs and LPIs: The VCPU whose ap_list
85                                          * this is queued on.
86                                          */
87
88         struct kvm_vcpu *target_vcpu;   /* The VCPU that this interrupt should
89                                          * be sent to, as a result of the
90                                          * targets reg (v2) or the
91                                          * affinity reg (v3).
92                                          */
93
94         u32 intid;                      /* Guest visible INTID */
95         bool pending;
96         bool line_level;                /* Level only */
97         bool soft_pending;              /* Level only */
98         bool active;                    /* not used for LPIs */
99         bool enabled;
100         bool hw;                        /* Tied to HW IRQ */
101         struct kref refcount;           /* Used for LPIs */
102         u32 hwintid;                    /* HW INTID number */
103         union {
104                 u8 targets;                     /* GICv2 target VCPUs mask */
105                 u32 mpidr;                      /* GICv3 target VCPU */
106         };
107         u8 source;                      /* GICv2 SGIs only */
108         u8 priority;
109         enum vgic_irq_config config;    /* Level or edge */
110 };
111
112 struct vgic_register_region;
113 struct vgic_its;
114
115 enum iodev_type {
116         IODEV_CPUIF,
117         IODEV_DIST,
118         IODEV_REDIST,
119         IODEV_ITS
120 };
121
122 struct vgic_io_device {
123         gpa_t base_addr;
124         union {
125                 struct kvm_vcpu *redist_vcpu;
126                 struct vgic_its *its;
127         };
128         const struct vgic_register_region *regions;
129         enum iodev_type iodev_type;
130         int nr_regions;
131         struct kvm_io_device dev;
132 };
133
134 struct vgic_its {
135         /* The base address of the ITS control register frame */
136         gpa_t                   vgic_its_base;
137
138         bool                    enabled;
139         bool                    initialized;
140         struct vgic_io_device   iodev;
141
142         /* These registers correspond to GITS_BASER{0,1} */
143         u64                     baser_device_table;
144         u64                     baser_coll_table;
145
146         /* Protects the command queue */
147         struct mutex            cmd_lock;
148         u64                     cbaser;
149         u32                     creadr;
150         u32                     cwriter;
151
152         /* Protects the device and collection lists */
153         struct mutex            its_lock;
154         struct list_head        device_list;
155         struct list_head        collection_list;
156 };
157
158 struct vgic_dist {
159         bool                    in_kernel;
160         bool                    ready;
161         bool                    initialized;
162
163         /* vGIC model the kernel emulates for the guest (GICv2 or GICv3) */
164         u32                     vgic_model;
165
166         /* Do injected MSIs require an additional device ID? */
167         bool                    msis_require_devid;
168
169         int                     nr_spis;
170
171         /* TODO: Consider moving to global state */
172         /* Virtual control interface mapping */
173         void __iomem            *vctrl_base;
174
175         /* base addresses in guest physical address space: */
176         gpa_t                   vgic_dist_base;         /* distributor */
177         union {
178                 /* either a GICv2 CPU interface */
179                 gpa_t                   vgic_cpu_base;
180                 /* or a number of GICv3 redistributor regions */
181                 gpa_t                   vgic_redist_base;
182         };
183
184         /* distributor enabled */
185         bool                    enabled;
186
187         struct vgic_irq         *spis;
188
189         struct vgic_io_device   dist_iodev;
190
191         bool                    has_its;
192
193         /*
194          * Contains the attributes and gpa of the LPI configuration table.
195          * Since we report GICR_TYPER.CommonLPIAff as 0b00, we can share
196          * one address across all redistributors.
197          * GICv3 spec: 6.1.2 "LPI Configuration tables"
198          */
199         u64                     propbaser;
200
201         /* Protects the lpi_list and the count value below. */
202         spinlock_t              lpi_list_lock;
203         struct list_head        lpi_list_head;
204         int                     lpi_list_count;
205 };
206
207 struct vgic_v2_cpu_if {
208         u32             vgic_hcr;
209         u32             vgic_vmcr;
210         u32             vgic_misr;      /* Saved only */
211         u64             vgic_eisr;      /* Saved only */
212         u64             vgic_elrsr;     /* Saved only */
213         u32             vgic_apr;
214         u32             vgic_lr[VGIC_V2_MAX_LRS];
215 };
216
217 struct vgic_v3_cpu_if {
218 #ifdef CONFIG_KVM_ARM_VGIC_V3
219         u32             vgic_hcr;
220         u32             vgic_vmcr;
221         u32             vgic_sre;       /* Restored only, change ignored */
222         u32             vgic_misr;      /* Saved only */
223         u32             vgic_eisr;      /* Saved only */
224         u32             vgic_elrsr;     /* Saved only */
225         u32             vgic_ap0r[4];
226         u32             vgic_ap1r[4];
227         u64             vgic_lr[VGIC_V3_MAX_LRS];
228 #endif
229 };
230
231 struct vgic_cpu {
232         /* CPU vif control registers for world switch */
233         union {
234                 struct vgic_v2_cpu_if   vgic_v2;
235                 struct vgic_v3_cpu_if   vgic_v3;
236         };
237
238         unsigned int used_lrs;
239         struct vgic_irq private_irqs[VGIC_NR_PRIVATE_IRQS];
240
241         spinlock_t ap_list_lock;        /* Protects the ap_list */
242
243         /*
244          * List of IRQs that this VCPU should consider because they are either
245          * Active or Pending (hence the name; AP list), or because they recently
246          * were one of the two and need to be migrated off this list to another
247          * VCPU.
248          */
249         struct list_head ap_list_head;
250
251         u64 live_lrs;
252
253         /*
254          * Members below are used with GICv3 emulation only and represent
255          * parts of the redistributor.
256          */
257         struct vgic_io_device   rd_iodev;
258         struct vgic_io_device   sgi_iodev;
259
260         /* Contains the attributes and gpa of the LPI pending tables. */
261         u64 pendbaser;
262
263         bool lpis_enabled;
264 };
265
266 int kvm_vgic_addr(struct kvm *kvm, unsigned long type, u64 *addr, bool write);
267 void kvm_vgic_early_init(struct kvm *kvm);
268 int kvm_vgic_create(struct kvm *kvm, u32 type);
269 void kvm_vgic_destroy(struct kvm *kvm);
270 void kvm_vgic_vcpu_early_init(struct kvm_vcpu *vcpu);
271 void kvm_vgic_vcpu_destroy(struct kvm_vcpu *vcpu);
272 int kvm_vgic_map_resources(struct kvm *kvm);
273 int kvm_vgic_hyp_init(void);
274
275 int kvm_vgic_inject_irq(struct kvm *kvm, int cpuid, unsigned int intid,
276                         bool level);
277 int kvm_vgic_inject_mapped_irq(struct kvm *kvm, int cpuid, unsigned int intid,
278                                bool level);
279 int kvm_vgic_map_phys_irq(struct kvm_vcpu *vcpu, u32 virt_irq, u32 phys_irq);
280 int kvm_vgic_unmap_phys_irq(struct kvm_vcpu *vcpu, unsigned int virt_irq);
281 bool kvm_vgic_map_is_active(struct kvm_vcpu *vcpu, unsigned int virt_irq);
282
283 int kvm_vgic_vcpu_pending_irq(struct kvm_vcpu *vcpu);
284
285 #define irqchip_in_kernel(k)    (!!((k)->arch.vgic.in_kernel))
286 #define vgic_initialized(k)     ((k)->arch.vgic.initialized)
287 #define vgic_ready(k)           ((k)->arch.vgic.ready)
288 #define vgic_valid_spi(k, i)    (((i) >= VGIC_NR_PRIVATE_IRQS) && \
289                         ((i) < (k)->arch.vgic.nr_spis + VGIC_NR_PRIVATE_IRQS))
290
291 bool kvm_vcpu_has_pending_irqs(struct kvm_vcpu *vcpu);
292 void kvm_vgic_sync_hwstate(struct kvm_vcpu *vcpu);
293 void kvm_vgic_flush_hwstate(struct kvm_vcpu *vcpu);
294
295 #ifdef CONFIG_KVM_ARM_VGIC_V3
296 void vgic_v3_dispatch_sgi(struct kvm_vcpu *vcpu, u64 reg);
297 #else
298 static inline void vgic_v3_dispatch_sgi(struct kvm_vcpu *vcpu, u64 reg)
299 {
300 }
301 #endif
302
303 /**
304  * kvm_vgic_get_max_vcpus - Get the maximum number of VCPUs allowed by HW
305  *
306  * The host's GIC naturally limits the maximum amount of VCPUs a guest
307  * can use.
308  */
309 static inline int kvm_vgic_get_max_vcpus(void)
310 {
311         return kvm_vgic_global_state.max_gic_vcpus;
312 }
313
314 int kvm_send_userspace_msi(struct kvm *kvm, struct kvm_msi *msi);
315
316 #endif /* __KVM_ARM_VGIC_H */