ff3ccd5c44d6bae7b63c1f721a5e31efdb302869
[cascardo/linux.git] / include / linux / mlx4 / device.h
1 /*
2  * Copyright (c) 2006, 2007 Cisco Systems, Inc.  All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #ifndef MLX4_DEVICE_H
34 #define MLX4_DEVICE_H
35
36 #include <linux/pci.h>
37 #include <linux/completion.h>
38 #include <linux/radix-tree.h>
39
40 #include <linux/atomic.h>
41
42 #define MAX_MSIX_P_PORT         17
43 #define MAX_MSIX                64
44 #define MSIX_LEGACY_SZ          4
45 #define MIN_MSIX_P_PORT         5
46
47 enum {
48         MLX4_FLAG_MSI_X         = 1 << 0,
49         MLX4_FLAG_OLD_PORT_CMDS = 1 << 1,
50 };
51
52 enum {
53         MLX4_MAX_PORTS          = 2
54 };
55
56 enum {
57         MLX4_BOARD_ID_LEN = 64
58 };
59
60 enum {
61         MLX4_DEV_CAP_FLAG_RC            = 1LL <<  0,
62         MLX4_DEV_CAP_FLAG_UC            = 1LL <<  1,
63         MLX4_DEV_CAP_FLAG_UD            = 1LL <<  2,
64         MLX4_DEV_CAP_FLAG_XRC           = 1LL <<  3,
65         MLX4_DEV_CAP_FLAG_SRQ           = 1LL <<  6,
66         MLX4_DEV_CAP_FLAG_IPOIB_CSUM    = 1LL <<  7,
67         MLX4_DEV_CAP_FLAG_BAD_PKEY_CNTR = 1LL <<  8,
68         MLX4_DEV_CAP_FLAG_BAD_QKEY_CNTR = 1LL <<  9,
69         MLX4_DEV_CAP_FLAG_DPDP          = 1LL << 12,
70         MLX4_DEV_CAP_FLAG_BLH           = 1LL << 15,
71         MLX4_DEV_CAP_FLAG_MEM_WINDOW    = 1LL << 16,
72         MLX4_DEV_CAP_FLAG_APM           = 1LL << 17,
73         MLX4_DEV_CAP_FLAG_ATOMIC        = 1LL << 18,
74         MLX4_DEV_CAP_FLAG_RAW_MCAST     = 1LL << 19,
75         MLX4_DEV_CAP_FLAG_UD_AV_PORT    = 1LL << 20,
76         MLX4_DEV_CAP_FLAG_UD_MCAST      = 1LL << 21,
77         MLX4_DEV_CAP_FLAG_IBOE          = 1LL << 30,
78         MLX4_DEV_CAP_FLAG_UC_LOOPBACK   = 1LL << 32,
79         MLX4_DEV_CAP_FLAG_WOL           = 1LL << 38,
80         MLX4_DEV_CAP_FLAG_UDP_RSS       = 1LL << 40,
81         MLX4_DEV_CAP_FLAG_VEP_UC_STEER  = 1LL << 41,
82         MLX4_DEV_CAP_FLAG_VEP_MC_STEER  = 1LL << 42,
83         MLX4_DEV_CAP_FLAG_COUNTERS      = 1LL << 48
84 };
85
86 #define MLX4_ATTR_EXTENDED_PORT_INFO    cpu_to_be16(0xff90)
87
88 enum {
89         MLX_EXT_PORT_CAP_FLAG_EXTENDED_PORT_INFO        = 1 <<  0
90 };
91
92 enum {
93         MLX4_BMME_FLAG_LOCAL_INV        = 1 <<  6,
94         MLX4_BMME_FLAG_REMOTE_INV       = 1 <<  7,
95         MLX4_BMME_FLAG_TYPE_2_WIN       = 1 <<  9,
96         MLX4_BMME_FLAG_RESERVED_LKEY    = 1 << 10,
97         MLX4_BMME_FLAG_FAST_REG_WR      = 1 << 11,
98 };
99
100 enum mlx4_event {
101         MLX4_EVENT_TYPE_COMP               = 0x00,
102         MLX4_EVENT_TYPE_PATH_MIG           = 0x01,
103         MLX4_EVENT_TYPE_COMM_EST           = 0x02,
104         MLX4_EVENT_TYPE_SQ_DRAINED         = 0x03,
105         MLX4_EVENT_TYPE_SRQ_QP_LAST_WQE    = 0x13,
106         MLX4_EVENT_TYPE_SRQ_LIMIT          = 0x14,
107         MLX4_EVENT_TYPE_CQ_ERROR           = 0x04,
108         MLX4_EVENT_TYPE_WQ_CATAS_ERROR     = 0x05,
109         MLX4_EVENT_TYPE_EEC_CATAS_ERROR    = 0x06,
110         MLX4_EVENT_TYPE_PATH_MIG_FAILED    = 0x07,
111         MLX4_EVENT_TYPE_WQ_INVAL_REQ_ERROR = 0x10,
112         MLX4_EVENT_TYPE_WQ_ACCESS_ERROR    = 0x11,
113         MLX4_EVENT_TYPE_SRQ_CATAS_ERROR    = 0x12,
114         MLX4_EVENT_TYPE_LOCAL_CATAS_ERROR  = 0x08,
115         MLX4_EVENT_TYPE_PORT_CHANGE        = 0x09,
116         MLX4_EVENT_TYPE_EQ_OVERFLOW        = 0x0f,
117         MLX4_EVENT_TYPE_ECC_DETECT         = 0x0e,
118         MLX4_EVENT_TYPE_CMD                = 0x0a
119 };
120
121 enum {
122         MLX4_PORT_CHANGE_SUBTYPE_DOWN   = 1,
123         MLX4_PORT_CHANGE_SUBTYPE_ACTIVE = 4
124 };
125
126 enum {
127         MLX4_PERM_LOCAL_READ    = 1 << 10,
128         MLX4_PERM_LOCAL_WRITE   = 1 << 11,
129         MLX4_PERM_REMOTE_READ   = 1 << 12,
130         MLX4_PERM_REMOTE_WRITE  = 1 << 13,
131         MLX4_PERM_ATOMIC        = 1 << 14
132 };
133
134 enum {
135         MLX4_OPCODE_NOP                 = 0x00,
136         MLX4_OPCODE_SEND_INVAL          = 0x01,
137         MLX4_OPCODE_RDMA_WRITE          = 0x08,
138         MLX4_OPCODE_RDMA_WRITE_IMM      = 0x09,
139         MLX4_OPCODE_SEND                = 0x0a,
140         MLX4_OPCODE_SEND_IMM            = 0x0b,
141         MLX4_OPCODE_LSO                 = 0x0e,
142         MLX4_OPCODE_RDMA_READ           = 0x10,
143         MLX4_OPCODE_ATOMIC_CS           = 0x11,
144         MLX4_OPCODE_ATOMIC_FA           = 0x12,
145         MLX4_OPCODE_MASKED_ATOMIC_CS    = 0x14,
146         MLX4_OPCODE_MASKED_ATOMIC_FA    = 0x15,
147         MLX4_OPCODE_BIND_MW             = 0x18,
148         MLX4_OPCODE_FMR                 = 0x19,
149         MLX4_OPCODE_LOCAL_INVAL         = 0x1b,
150         MLX4_OPCODE_CONFIG_CMD          = 0x1f,
151
152         MLX4_RECV_OPCODE_RDMA_WRITE_IMM = 0x00,
153         MLX4_RECV_OPCODE_SEND           = 0x01,
154         MLX4_RECV_OPCODE_SEND_IMM       = 0x02,
155         MLX4_RECV_OPCODE_SEND_INVAL     = 0x03,
156
157         MLX4_CQE_OPCODE_ERROR           = 0x1e,
158         MLX4_CQE_OPCODE_RESIZE          = 0x16,
159 };
160
161 enum {
162         MLX4_STAT_RATE_OFFSET   = 5
163 };
164
165 enum mlx4_protocol {
166         MLX4_PROT_IB_IPV6 = 0,
167         MLX4_PROT_ETH,
168         MLX4_PROT_IB_IPV4,
169         MLX4_PROT_FCOE
170 };
171
172 enum {
173         MLX4_MTT_FLAG_PRESENT           = 1
174 };
175
176 enum mlx4_qp_region {
177         MLX4_QP_REGION_FW = 0,
178         MLX4_QP_REGION_ETH_ADDR,
179         MLX4_QP_REGION_FC_ADDR,
180         MLX4_QP_REGION_FC_EXCH,
181         MLX4_NUM_QP_REGION
182 };
183
184 enum mlx4_port_type {
185         MLX4_PORT_TYPE_IB       = 1,
186         MLX4_PORT_TYPE_ETH      = 2,
187         MLX4_PORT_TYPE_AUTO     = 3
188 };
189
190 enum mlx4_special_vlan_idx {
191         MLX4_NO_VLAN_IDX        = 0,
192         MLX4_VLAN_MISS_IDX,
193         MLX4_VLAN_REGULAR
194 };
195
196 enum mlx4_steer_type {
197         MLX4_MC_STEER = 0,
198         MLX4_UC_STEER,
199         MLX4_NUM_STEERS
200 };
201
202 enum {
203         MLX4_NUM_FEXCH          = 64 * 1024,
204 };
205
206 enum {
207         MLX4_MAX_FAST_REG_PAGES = 511,
208 };
209
210 static inline u64 mlx4_fw_ver(u64 major, u64 minor, u64 subminor)
211 {
212         return (major << 32) | (minor << 16) | subminor;
213 }
214
215 struct mlx4_caps {
216         u64                     fw_ver;
217         int                     num_ports;
218         int                     vl_cap[MLX4_MAX_PORTS + 1];
219         int                     ib_mtu_cap[MLX4_MAX_PORTS + 1];
220         __be32                  ib_port_def_cap[MLX4_MAX_PORTS + 1];
221         u64                     def_mac[MLX4_MAX_PORTS + 1];
222         int                     eth_mtu_cap[MLX4_MAX_PORTS + 1];
223         int                     gid_table_len[MLX4_MAX_PORTS + 1];
224         int                     pkey_table_len[MLX4_MAX_PORTS + 1];
225         int                     trans_type[MLX4_MAX_PORTS + 1];
226         int                     vendor_oui[MLX4_MAX_PORTS + 1];
227         int                     wavelength[MLX4_MAX_PORTS + 1];
228         u64                     trans_code[MLX4_MAX_PORTS + 1];
229         int                     local_ca_ack_delay;
230         int                     num_uars;
231         int                     bf_reg_size;
232         int                     bf_regs_per_page;
233         int                     max_sq_sg;
234         int                     max_rq_sg;
235         int                     num_qps;
236         int                     max_wqes;
237         int                     max_sq_desc_sz;
238         int                     max_rq_desc_sz;
239         int                     max_qp_init_rdma;
240         int                     max_qp_dest_rdma;
241         int                     sqp_start;
242         int                     num_srqs;
243         int                     max_srq_wqes;
244         int                     max_srq_sge;
245         int                     reserved_srqs;
246         int                     num_cqs;
247         int                     max_cqes;
248         int                     reserved_cqs;
249         int                     num_eqs;
250         int                     reserved_eqs;
251         int                     num_comp_vectors;
252         int                     comp_pool;
253         int                     num_mpts;
254         int                     num_mtt_segs;
255         int                     mtts_per_seg;
256         int                     fmr_reserved_mtts;
257         int                     reserved_mtts;
258         int                     reserved_mrws;
259         int                     reserved_uars;
260         int                     num_mgms;
261         int                     num_amgms;
262         int                     reserved_mcgs;
263         int                     num_qp_per_mgm;
264         int                     num_pds;
265         int                     reserved_pds;
266         int                     max_xrcds;
267         int                     reserved_xrcds;
268         int                     mtt_entry_sz;
269         u32                     max_msg_sz;
270         u32                     page_size_cap;
271         u64                     flags;
272         u32                     bmme_flags;
273         u32                     reserved_lkey;
274         u16                     stat_rate_support;
275         u8                      port_width_cap[MLX4_MAX_PORTS + 1];
276         int                     max_gso_sz;
277         int                     reserved_qps_cnt[MLX4_NUM_QP_REGION];
278         int                     reserved_qps;
279         int                     reserved_qps_base[MLX4_NUM_QP_REGION];
280         int                     log_num_macs;
281         int                     log_num_vlans;
282         int                     log_num_prios;
283         enum mlx4_port_type     port_type[MLX4_MAX_PORTS + 1];
284         u8                      supported_type[MLX4_MAX_PORTS + 1];
285         u32                     port_mask;
286         enum mlx4_port_type     possible_type[MLX4_MAX_PORTS + 1];
287         u32                     max_counters;
288         u8                      ext_port_cap[MLX4_MAX_PORTS + 1];
289 };
290
291 struct mlx4_buf_list {
292         void                   *buf;
293         dma_addr_t              map;
294 };
295
296 struct mlx4_buf {
297         struct mlx4_buf_list    direct;
298         struct mlx4_buf_list   *page_list;
299         int                     nbufs;
300         int                     npages;
301         int                     page_shift;
302 };
303
304 struct mlx4_mtt {
305         u32                     first_seg;
306         int                     order;
307         int                     page_shift;
308 };
309
310 enum {
311         MLX4_DB_PER_PAGE = PAGE_SIZE / 4
312 };
313
314 struct mlx4_db_pgdir {
315         struct list_head        list;
316         DECLARE_BITMAP(order0, MLX4_DB_PER_PAGE);
317         DECLARE_BITMAP(order1, MLX4_DB_PER_PAGE / 2);
318         unsigned long          *bits[2];
319         __be32                 *db_page;
320         dma_addr_t              db_dma;
321 };
322
323 struct mlx4_ib_user_db_page;
324
325 struct mlx4_db {
326         __be32                  *db;
327         union {
328                 struct mlx4_db_pgdir            *pgdir;
329                 struct mlx4_ib_user_db_page     *user_page;
330         }                       u;
331         dma_addr_t              dma;
332         int                     index;
333         int                     order;
334 };
335
336 struct mlx4_hwq_resources {
337         struct mlx4_db          db;
338         struct mlx4_mtt         mtt;
339         struct mlx4_buf         buf;
340 };
341
342 struct mlx4_mr {
343         struct mlx4_mtt         mtt;
344         u64                     iova;
345         u64                     size;
346         u32                     key;
347         u32                     pd;
348         u32                     access;
349         int                     enabled;
350 };
351
352 struct mlx4_fmr {
353         struct mlx4_mr          mr;
354         struct mlx4_mpt_entry  *mpt;
355         __be64                 *mtts;
356         dma_addr_t              dma_handle;
357         int                     max_pages;
358         int                     max_maps;
359         int                     maps;
360         u8                      page_shift;
361 };
362
363 struct mlx4_uar {
364         unsigned long           pfn;
365         int                     index;
366         struct list_head        bf_list;
367         unsigned                free_bf_bmap;
368         void __iomem           *map;
369         void __iomem           *bf_map;
370 };
371
372 struct mlx4_bf {
373         unsigned long           offset;
374         int                     buf_size;
375         struct mlx4_uar        *uar;
376         void __iomem           *reg;
377 };
378
379 struct mlx4_cq {
380         void (*comp)            (struct mlx4_cq *);
381         void (*event)           (struct mlx4_cq *, enum mlx4_event);
382
383         struct mlx4_uar        *uar;
384
385         u32                     cons_index;
386
387         __be32                 *set_ci_db;
388         __be32                 *arm_db;
389         int                     arm_sn;
390
391         int                     cqn;
392         unsigned                vector;
393
394         atomic_t                refcount;
395         struct completion       free;
396 };
397
398 struct mlx4_qp {
399         void (*event)           (struct mlx4_qp *, enum mlx4_event);
400
401         int                     qpn;
402
403         atomic_t                refcount;
404         struct completion       free;
405 };
406
407 struct mlx4_srq {
408         void (*event)           (struct mlx4_srq *, enum mlx4_event);
409
410         int                     srqn;
411         int                     max;
412         int                     max_gs;
413         int                     wqe_shift;
414
415         atomic_t                refcount;
416         struct completion       free;
417 };
418
419 struct mlx4_av {
420         __be32                  port_pd;
421         u8                      reserved1;
422         u8                      g_slid;
423         __be16                  dlid;
424         u8                      reserved2;
425         u8                      gid_index;
426         u8                      stat_rate;
427         u8                      hop_limit;
428         __be32                  sl_tclass_flowlabel;
429         u8                      dgid[16];
430 };
431
432 struct mlx4_eth_av {
433         __be32          port_pd;
434         u8              reserved1;
435         u8              smac_idx;
436         u16             reserved2;
437         u8              reserved3;
438         u8              gid_index;
439         u8              stat_rate;
440         u8              hop_limit;
441         __be32          sl_tclass_flowlabel;
442         u8              dgid[16];
443         u32             reserved4[2];
444         __be16          vlan;
445         u8              mac[6];
446 };
447
448 union mlx4_ext_av {
449         struct mlx4_av          ib;
450         struct mlx4_eth_av      eth;
451 };
452
453 struct mlx4_counter {
454         u8      reserved1[3];
455         u8      counter_mode;
456         __be32  num_ifc;
457         u32     reserved2[2];
458         __be64  rx_frames;
459         __be64  rx_bytes;
460         __be64  tx_frames;
461         __be64  tx_bytes;
462 };
463
464 struct mlx4_dev {
465         struct pci_dev         *pdev;
466         unsigned long           flags;
467         struct mlx4_caps        caps;
468         struct radix_tree_root  qp_table_tree;
469         u8                      rev_id;
470         char                    board_id[MLX4_BOARD_ID_LEN];
471 };
472
473 struct mlx4_init_port_param {
474         int                     set_guid0;
475         int                     set_node_guid;
476         int                     set_si_guid;
477         u16                     mtu;
478         int                     port_width_cap;
479         u16                     vl_cap;
480         u16                     max_gid;
481         u16                     max_pkey;
482         u64                     guid0;
483         u64                     node_guid;
484         u64                     si_guid;
485 };
486
487 #define mlx4_foreach_port(port, dev, type)                              \
488         for ((port) = 1; (port) <= (dev)->caps.num_ports; (port)++)     \
489                 if (((type) == MLX4_PORT_TYPE_IB ? (dev)->caps.port_mask : \
490                      ~(dev)->caps.port_mask) & 1 << ((port) - 1))
491
492 #define mlx4_foreach_ib_transport_port(port, dev)                       \
493         for ((port) = 1; (port) <= (dev)->caps.num_ports; (port)++)     \
494                 if (((dev)->caps.port_mask & 1 << ((port) - 1)) ||      \
495                     ((dev)->caps.flags & MLX4_DEV_CAP_FLAG_IBOE))
496
497
498 int mlx4_buf_alloc(struct mlx4_dev *dev, int size, int max_direct,
499                    struct mlx4_buf *buf);
500 void mlx4_buf_free(struct mlx4_dev *dev, int size, struct mlx4_buf *buf);
501 static inline void *mlx4_buf_offset(struct mlx4_buf *buf, int offset)
502 {
503         if (BITS_PER_LONG == 64 || buf->nbufs == 1)
504                 return buf->direct.buf + offset;
505         else
506                 return buf->page_list[offset >> PAGE_SHIFT].buf +
507                         (offset & (PAGE_SIZE - 1));
508 }
509
510 int mlx4_pd_alloc(struct mlx4_dev *dev, u32 *pdn);
511 void mlx4_pd_free(struct mlx4_dev *dev, u32 pdn);
512 int mlx4_xrcd_alloc(struct mlx4_dev *dev, u32 *xrcdn);
513 void mlx4_xrcd_free(struct mlx4_dev *dev, u32 xrcdn);
514
515 int mlx4_uar_alloc(struct mlx4_dev *dev, struct mlx4_uar *uar);
516 void mlx4_uar_free(struct mlx4_dev *dev, struct mlx4_uar *uar);
517 int mlx4_bf_alloc(struct mlx4_dev *dev, struct mlx4_bf *bf);
518 void mlx4_bf_free(struct mlx4_dev *dev, struct mlx4_bf *bf);
519
520 int mlx4_mtt_init(struct mlx4_dev *dev, int npages, int page_shift,
521                   struct mlx4_mtt *mtt);
522 void mlx4_mtt_cleanup(struct mlx4_dev *dev, struct mlx4_mtt *mtt);
523 u64 mlx4_mtt_addr(struct mlx4_dev *dev, struct mlx4_mtt *mtt);
524
525 int mlx4_mr_alloc(struct mlx4_dev *dev, u32 pd, u64 iova, u64 size, u32 access,
526                   int npages, int page_shift, struct mlx4_mr *mr);
527 void mlx4_mr_free(struct mlx4_dev *dev, struct mlx4_mr *mr);
528 int mlx4_mr_enable(struct mlx4_dev *dev, struct mlx4_mr *mr);
529 int mlx4_write_mtt(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
530                    int start_index, int npages, u64 *page_list);
531 int mlx4_buf_write_mtt(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
532                        struct mlx4_buf *buf);
533
534 int mlx4_db_alloc(struct mlx4_dev *dev, struct mlx4_db *db, int order);
535 void mlx4_db_free(struct mlx4_dev *dev, struct mlx4_db *db);
536
537 int mlx4_alloc_hwq_res(struct mlx4_dev *dev, struct mlx4_hwq_resources *wqres,
538                        int size, int max_direct);
539 void mlx4_free_hwq_res(struct mlx4_dev *mdev, struct mlx4_hwq_resources *wqres,
540                        int size);
541
542 int mlx4_cq_alloc(struct mlx4_dev *dev, int nent, struct mlx4_mtt *mtt,
543                   struct mlx4_uar *uar, u64 db_rec, struct mlx4_cq *cq,
544                   unsigned vector, int collapsed);
545 void mlx4_cq_free(struct mlx4_dev *dev, struct mlx4_cq *cq);
546
547 int mlx4_qp_reserve_range(struct mlx4_dev *dev, int cnt, int align, int *base);
548 void mlx4_qp_release_range(struct mlx4_dev *dev, int base_qpn, int cnt);
549
550 int mlx4_qp_alloc(struct mlx4_dev *dev, int qpn, struct mlx4_qp *qp);
551 void mlx4_qp_free(struct mlx4_dev *dev, struct mlx4_qp *qp);
552
553 int mlx4_srq_alloc(struct mlx4_dev *dev, u32 pdn, u32 cqn, u16 xrcdn,
554                    struct mlx4_mtt *mtt, u64 db_rec, struct mlx4_srq *srq);
555 void mlx4_srq_free(struct mlx4_dev *dev, struct mlx4_srq *srq);
556 int mlx4_srq_arm(struct mlx4_dev *dev, struct mlx4_srq *srq, int limit_watermark);
557 int mlx4_srq_query(struct mlx4_dev *dev, struct mlx4_srq *srq, int *limit_watermark);
558
559 int mlx4_INIT_PORT(struct mlx4_dev *dev, int port);
560 int mlx4_CLOSE_PORT(struct mlx4_dev *dev, int port);
561
562 int mlx4_multicast_attach(struct mlx4_dev *dev, struct mlx4_qp *qp, u8 gid[16],
563                           int block_mcast_loopback, enum mlx4_protocol protocol);
564 int mlx4_multicast_detach(struct mlx4_dev *dev, struct mlx4_qp *qp, u8 gid[16],
565                           enum mlx4_protocol protocol);
566 int mlx4_multicast_promisc_add(struct mlx4_dev *dev, u32 qpn, u8 port);
567 int mlx4_multicast_promisc_remove(struct mlx4_dev *dev, u32 qpn, u8 port);
568 int mlx4_unicast_promisc_add(struct mlx4_dev *dev, u32 qpn, u8 port);
569 int mlx4_unicast_promisc_remove(struct mlx4_dev *dev, u32 qpn, u8 port);
570 int mlx4_SET_MCAST_FLTR(struct mlx4_dev *dev, u8 port, u64 mac, u64 clear, u8 mode);
571
572 int mlx4_register_mac(struct mlx4_dev *dev, u8 port, u64 mac, int *qpn, u8 wrap);
573 void mlx4_unregister_mac(struct mlx4_dev *dev, u8 port, int qpn);
574 int mlx4_replace_mac(struct mlx4_dev *dev, u8 port, int qpn, u64 new_mac, u8 wrap);
575
576 int mlx4_find_cached_vlan(struct mlx4_dev *dev, u8 port, u16 vid, int *idx);
577 int mlx4_register_vlan(struct mlx4_dev *dev, u8 port, u16 vlan, int *index);
578 void mlx4_unregister_vlan(struct mlx4_dev *dev, u8 port, int index);
579
580 int mlx4_map_phys_fmr(struct mlx4_dev *dev, struct mlx4_fmr *fmr, u64 *page_list,
581                       int npages, u64 iova, u32 *lkey, u32 *rkey);
582 int mlx4_fmr_alloc(struct mlx4_dev *dev, u32 pd, u32 access, int max_pages,
583                    int max_maps, u8 page_shift, struct mlx4_fmr *fmr);
584 int mlx4_fmr_enable(struct mlx4_dev *dev, struct mlx4_fmr *fmr);
585 void mlx4_fmr_unmap(struct mlx4_dev *dev, struct mlx4_fmr *fmr,
586                     u32 *lkey, u32 *rkey);
587 int mlx4_fmr_free(struct mlx4_dev *dev, struct mlx4_fmr *fmr);
588 int mlx4_SYNC_TPT(struct mlx4_dev *dev);
589 int mlx4_test_interrupts(struct mlx4_dev *dev);
590 int mlx4_assign_eq(struct mlx4_dev *dev, char* name , int* vector);
591 void mlx4_release_eq(struct mlx4_dev *dev, int vec);
592
593 int mlx4_wol_read(struct mlx4_dev *dev, u64 *config, int port);
594 int mlx4_wol_write(struct mlx4_dev *dev, u64 config, int port);
595
596 int mlx4_counter_alloc(struct mlx4_dev *dev, u32 *idx);
597 void mlx4_counter_free(struct mlx4_dev *dev, u32 idx);
598
599 #endif /* MLX4_DEVICE_H */