Merge branch 'mailbox-for-linus' of git://git.linaro.org/landing-teams/working/fujits...
[cascardo/linux.git] / include / video / omapdss.h
1 /*
2  * Copyright (C) 2008 Nokia Corporation
3  * Author: Tomi Valkeinen <tomi.valkeinen@nokia.com>
4  *
5  * This program is free software; you can redistribute it and/or modify it
6  * under the terms of the GNU General Public License version 2 as published by
7  * the Free Software Foundation.
8  *
9  * This program is distributed in the hope that it will be useful, but WITHOUT
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
11  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
12  * more details.
13  *
14  * You should have received a copy of the GNU General Public License along with
15  * this program.  If not, see <http://www.gnu.org/licenses/>.
16  */
17
18 #ifndef __OMAP_OMAPDSS_H
19 #define __OMAP_OMAPDSS_H
20
21 #include <linux/list.h>
22 #include <linux/kobject.h>
23 #include <linux/device.h>
24 #include <linux/interrupt.h>
25
26 #include <video/videomode.h>
27
28 #define DISPC_IRQ_FRAMEDONE             (1 << 0)
29 #define DISPC_IRQ_VSYNC                 (1 << 1)
30 #define DISPC_IRQ_EVSYNC_EVEN           (1 << 2)
31 #define DISPC_IRQ_EVSYNC_ODD            (1 << 3)
32 #define DISPC_IRQ_ACBIAS_COUNT_STAT     (1 << 4)
33 #define DISPC_IRQ_PROG_LINE_NUM         (1 << 5)
34 #define DISPC_IRQ_GFX_FIFO_UNDERFLOW    (1 << 6)
35 #define DISPC_IRQ_GFX_END_WIN           (1 << 7)
36 #define DISPC_IRQ_PAL_GAMMA_MASK        (1 << 8)
37 #define DISPC_IRQ_OCP_ERR               (1 << 9)
38 #define DISPC_IRQ_VID1_FIFO_UNDERFLOW   (1 << 10)
39 #define DISPC_IRQ_VID1_END_WIN          (1 << 11)
40 #define DISPC_IRQ_VID2_FIFO_UNDERFLOW   (1 << 12)
41 #define DISPC_IRQ_VID2_END_WIN          (1 << 13)
42 #define DISPC_IRQ_SYNC_LOST             (1 << 14)
43 #define DISPC_IRQ_SYNC_LOST_DIGIT       (1 << 15)
44 #define DISPC_IRQ_WAKEUP                (1 << 16)
45 #define DISPC_IRQ_SYNC_LOST2            (1 << 17)
46 #define DISPC_IRQ_VSYNC2                (1 << 18)
47 #define DISPC_IRQ_VID3_END_WIN          (1 << 19)
48 #define DISPC_IRQ_VID3_FIFO_UNDERFLOW   (1 << 20)
49 #define DISPC_IRQ_ACBIAS_COUNT_STAT2    (1 << 21)
50 #define DISPC_IRQ_FRAMEDONE2            (1 << 22)
51 #define DISPC_IRQ_FRAMEDONEWB           (1 << 23)
52 #define DISPC_IRQ_FRAMEDONETV           (1 << 24)
53 #define DISPC_IRQ_WBBUFFEROVERFLOW      (1 << 25)
54 #define DISPC_IRQ_SYNC_LOST3            (1 << 27)
55 #define DISPC_IRQ_VSYNC3                (1 << 28)
56 #define DISPC_IRQ_ACBIAS_COUNT_STAT3    (1 << 29)
57 #define DISPC_IRQ_FRAMEDONE3            (1 << 30)
58
59 struct omap_dss_device;
60 struct omap_overlay_manager;
61 struct dss_lcd_mgr_config;
62 struct snd_aes_iec958;
63 struct snd_cea_861_aud_if;
64 struct hdmi_avi_infoframe;
65
66 enum omap_display_type {
67         OMAP_DISPLAY_TYPE_NONE          = 0,
68         OMAP_DISPLAY_TYPE_DPI           = 1 << 0,
69         OMAP_DISPLAY_TYPE_DBI           = 1 << 1,
70         OMAP_DISPLAY_TYPE_SDI           = 1 << 2,
71         OMAP_DISPLAY_TYPE_DSI           = 1 << 3,
72         OMAP_DISPLAY_TYPE_VENC          = 1 << 4,
73         OMAP_DISPLAY_TYPE_HDMI          = 1 << 5,
74         OMAP_DISPLAY_TYPE_DVI           = 1 << 6,
75 };
76
77 enum omap_plane {
78         OMAP_DSS_GFX    = 0,
79         OMAP_DSS_VIDEO1 = 1,
80         OMAP_DSS_VIDEO2 = 2,
81         OMAP_DSS_VIDEO3 = 3,
82         OMAP_DSS_WB     = 4,
83 };
84
85 enum omap_channel {
86         OMAP_DSS_CHANNEL_LCD    = 0,
87         OMAP_DSS_CHANNEL_DIGIT  = 1,
88         OMAP_DSS_CHANNEL_LCD2   = 2,
89         OMAP_DSS_CHANNEL_LCD3   = 3,
90 };
91
92 enum omap_color_mode {
93         OMAP_DSS_COLOR_CLUT1    = 1 << 0,  /* BITMAP 1 */
94         OMAP_DSS_COLOR_CLUT2    = 1 << 1,  /* BITMAP 2 */
95         OMAP_DSS_COLOR_CLUT4    = 1 << 2,  /* BITMAP 4 */
96         OMAP_DSS_COLOR_CLUT8    = 1 << 3,  /* BITMAP 8 */
97         OMAP_DSS_COLOR_RGB12U   = 1 << 4,  /* RGB12, 16-bit container */
98         OMAP_DSS_COLOR_ARGB16   = 1 << 5,  /* ARGB16 */
99         OMAP_DSS_COLOR_RGB16    = 1 << 6,  /* RGB16 */
100         OMAP_DSS_COLOR_RGB24U   = 1 << 7,  /* RGB24, 32-bit container */
101         OMAP_DSS_COLOR_RGB24P   = 1 << 8,  /* RGB24, 24-bit container */
102         OMAP_DSS_COLOR_YUV2     = 1 << 9,  /* YUV2 4:2:2 co-sited */
103         OMAP_DSS_COLOR_UYVY     = 1 << 10, /* UYVY 4:2:2 co-sited */
104         OMAP_DSS_COLOR_ARGB32   = 1 << 11, /* ARGB32 */
105         OMAP_DSS_COLOR_RGBA32   = 1 << 12, /* RGBA32 */
106         OMAP_DSS_COLOR_RGBX32   = 1 << 13, /* RGBx32 */
107         OMAP_DSS_COLOR_NV12             = 1 << 14, /* NV12 format: YUV 4:2:0 */
108         OMAP_DSS_COLOR_RGBA16           = 1 << 15, /* RGBA16 - 4444 */
109         OMAP_DSS_COLOR_RGBX16           = 1 << 16, /* RGBx16 - 4444 */
110         OMAP_DSS_COLOR_ARGB16_1555      = 1 << 17, /* ARGB16 - 1555 */
111         OMAP_DSS_COLOR_XRGB16_1555      = 1 << 18, /* xRGB16 - 1555 */
112 };
113
114 enum omap_dss_load_mode {
115         OMAP_DSS_LOAD_CLUT_AND_FRAME    = 0,
116         OMAP_DSS_LOAD_CLUT_ONLY         = 1,
117         OMAP_DSS_LOAD_FRAME_ONLY        = 2,
118         OMAP_DSS_LOAD_CLUT_ONCE_FRAME   = 3,
119 };
120
121 enum omap_dss_trans_key_type {
122         OMAP_DSS_COLOR_KEY_GFX_DST = 0,
123         OMAP_DSS_COLOR_KEY_VID_SRC = 1,
124 };
125
126 enum omap_rfbi_te_mode {
127         OMAP_DSS_RFBI_TE_MODE_1 = 1,
128         OMAP_DSS_RFBI_TE_MODE_2 = 2,
129 };
130
131 enum omap_dss_signal_level {
132         OMAPDSS_SIG_ACTIVE_HIGH = 0,
133         OMAPDSS_SIG_ACTIVE_LOW  = 1,
134 };
135
136 enum omap_dss_signal_edge {
137         OMAPDSS_DRIVE_SIG_OPPOSITE_EDGES,
138         OMAPDSS_DRIVE_SIG_RISING_EDGE,
139         OMAPDSS_DRIVE_SIG_FALLING_EDGE,
140 };
141
142 enum omap_dss_venc_type {
143         OMAP_DSS_VENC_TYPE_COMPOSITE,
144         OMAP_DSS_VENC_TYPE_SVIDEO,
145 };
146
147 enum omap_dss_dsi_pixel_format {
148         OMAP_DSS_DSI_FMT_RGB888,
149         OMAP_DSS_DSI_FMT_RGB666,
150         OMAP_DSS_DSI_FMT_RGB666_PACKED,
151         OMAP_DSS_DSI_FMT_RGB565,
152 };
153
154 enum omap_dss_dsi_mode {
155         OMAP_DSS_DSI_CMD_MODE = 0,
156         OMAP_DSS_DSI_VIDEO_MODE,
157 };
158
159 enum omap_display_caps {
160         OMAP_DSS_DISPLAY_CAP_MANUAL_UPDATE      = 1 << 0,
161         OMAP_DSS_DISPLAY_CAP_TEAR_ELIM          = 1 << 1,
162 };
163
164 enum omap_dss_display_state {
165         OMAP_DSS_DISPLAY_DISABLED = 0,
166         OMAP_DSS_DISPLAY_ACTIVE,
167 };
168
169 enum omap_dss_audio_state {
170         OMAP_DSS_AUDIO_DISABLED = 0,
171         OMAP_DSS_AUDIO_ENABLED,
172         OMAP_DSS_AUDIO_CONFIGURED,
173         OMAP_DSS_AUDIO_PLAYING,
174 };
175
176 struct omap_dss_audio {
177         struct snd_aes_iec958 *iec;
178         struct snd_cea_861_aud_if *cea;
179 };
180
181 enum omap_dss_rotation_type {
182         OMAP_DSS_ROT_DMA        = 1 << 0,
183         OMAP_DSS_ROT_VRFB       = 1 << 1,
184         OMAP_DSS_ROT_TILER      = 1 << 2,
185 };
186
187 /* clockwise rotation angle */
188 enum omap_dss_rotation_angle {
189         OMAP_DSS_ROT_0   = 0,
190         OMAP_DSS_ROT_90  = 1,
191         OMAP_DSS_ROT_180 = 2,
192         OMAP_DSS_ROT_270 = 3,
193 };
194
195 enum omap_overlay_caps {
196         OMAP_DSS_OVL_CAP_SCALE = 1 << 0,
197         OMAP_DSS_OVL_CAP_GLOBAL_ALPHA = 1 << 1,
198         OMAP_DSS_OVL_CAP_PRE_MULT_ALPHA = 1 << 2,
199         OMAP_DSS_OVL_CAP_ZORDER = 1 << 3,
200         OMAP_DSS_OVL_CAP_POS = 1 << 4,
201         OMAP_DSS_OVL_CAP_REPLICATION = 1 << 5,
202 };
203
204 enum omap_overlay_manager_caps {
205         OMAP_DSS_DUMMY_VALUE, /* add a dummy value to prevent compiler error */
206 };
207
208 enum omap_dss_clk_source {
209         OMAP_DSS_CLK_SRC_FCK = 0,               /* OMAP2/3: DSS1_ALWON_FCLK
210                                                  * OMAP4: DSS_FCLK */
211         OMAP_DSS_CLK_SRC_DSI_PLL_HSDIV_DISPC,   /* OMAP3: DSI1_PLL_FCLK
212                                                  * OMAP4: PLL1_CLK1 */
213         OMAP_DSS_CLK_SRC_DSI_PLL_HSDIV_DSI,     /* OMAP3: DSI2_PLL_FCLK
214                                                  * OMAP4: PLL1_CLK2 */
215         OMAP_DSS_CLK_SRC_DSI2_PLL_HSDIV_DISPC,  /* OMAP4: PLL2_CLK1 */
216         OMAP_DSS_CLK_SRC_DSI2_PLL_HSDIV_DSI,    /* OMAP4: PLL2_CLK2 */
217 };
218
219 enum omap_hdmi_flags {
220         OMAP_HDMI_SDA_SCL_EXTERNAL_PULLUP = 1 << 0,
221 };
222
223 enum omap_dss_output_id {
224         OMAP_DSS_OUTPUT_DPI     = 1 << 0,
225         OMAP_DSS_OUTPUT_DBI     = 1 << 1,
226         OMAP_DSS_OUTPUT_SDI     = 1 << 2,
227         OMAP_DSS_OUTPUT_DSI1    = 1 << 3,
228         OMAP_DSS_OUTPUT_DSI2    = 1 << 4,
229         OMAP_DSS_OUTPUT_VENC    = 1 << 5,
230         OMAP_DSS_OUTPUT_HDMI    = 1 << 6,
231 };
232
233 /* RFBI */
234
235 struct rfbi_timings {
236         int cs_on_time;
237         int cs_off_time;
238         int we_on_time;
239         int we_off_time;
240         int re_on_time;
241         int re_off_time;
242         int we_cycle_time;
243         int re_cycle_time;
244         int cs_pulse_width;
245         int access_time;
246
247         int clk_div;
248
249         u32 tim[5];             /* set by rfbi_convert_timings() */
250
251         int converted;
252 };
253
254 /* DSI */
255
256 enum omap_dss_dsi_trans_mode {
257         /* Sync Pulses: both sync start and end packets sent */
258         OMAP_DSS_DSI_PULSE_MODE,
259         /* Sync Events: only sync start packets sent */
260         OMAP_DSS_DSI_EVENT_MODE,
261         /* Burst: only sync start packets sent, pixels are time compressed */
262         OMAP_DSS_DSI_BURST_MODE,
263 };
264
265 struct omap_dss_dsi_videomode_timings {
266         unsigned long hsclk;
267
268         unsigned ndl;
269         unsigned bitspp;
270
271         /* pixels */
272         u16 hact;
273         /* lines */
274         u16 vact;
275
276         /* DSI video mode blanking data */
277         /* Unit: byte clock cycles */
278         u16 hss;
279         u16 hsa;
280         u16 hse;
281         u16 hfp;
282         u16 hbp;
283         /* Unit: line clocks */
284         u16 vsa;
285         u16 vfp;
286         u16 vbp;
287
288         /* DSI blanking modes */
289         int blanking_mode;
290         int hsa_blanking_mode;
291         int hbp_blanking_mode;
292         int hfp_blanking_mode;
293
294         enum omap_dss_dsi_trans_mode trans_mode;
295
296         bool ddr_clk_always_on;
297         int window_sync;
298 };
299
300 struct omap_dss_dsi_config {
301         enum omap_dss_dsi_mode mode;
302         enum omap_dss_dsi_pixel_format pixel_format;
303         const struct omap_video_timings *timings;
304
305         unsigned long hs_clk_min, hs_clk_max;
306         unsigned long lp_clk_min, lp_clk_max;
307
308         bool ddr_clk_always_on;
309         enum omap_dss_dsi_trans_mode trans_mode;
310 };
311
312 enum omapdss_version {
313         OMAPDSS_VER_UNKNOWN = 0,
314         OMAPDSS_VER_OMAP24xx,
315         OMAPDSS_VER_OMAP34xx_ES1,       /* OMAP3430 ES1.0, 2.0 */
316         OMAPDSS_VER_OMAP34xx_ES3,       /* OMAP3430 ES3.0+ */
317         OMAPDSS_VER_OMAP3630,
318         OMAPDSS_VER_AM35xx,
319         OMAPDSS_VER_OMAP4430_ES1,       /* OMAP4430 ES1.0 */
320         OMAPDSS_VER_OMAP4430_ES2,       /* OMAP4430 ES2.0, 2.1, 2.2 */
321         OMAPDSS_VER_OMAP4,              /* All other OMAP4s */
322         OMAPDSS_VER_OMAP5,
323         OMAPDSS_VER_AM43xx,
324 };
325
326 /* Board specific data */
327 struct omap_dss_board_info {
328         int num_devices;
329         struct omap_dss_device **devices;
330         struct omap_dss_device *default_device;
331         const char *default_display_name;
332         int (*dsi_enable_pads)(int dsi_id, unsigned lane_mask);
333         void (*dsi_disable_pads)(int dsi_id, unsigned lane_mask);
334         int (*set_min_bus_tput)(struct device *dev, unsigned long r);
335         enum omapdss_version version;
336 };
337
338 /* Init with the board info */
339 extern int omap_display_init(struct omap_dss_board_info *board_data);
340 /* HDMI mux init*/
341 extern int omap_hdmi_init(enum omap_hdmi_flags flags);
342
343 struct omap_video_timings {
344         /* Unit: pixels */
345         u16 x_res;
346         /* Unit: pixels */
347         u16 y_res;
348         /* Unit: Hz */
349         u32 pixelclock;
350         /* Unit: pixel clocks */
351         u16 hsw;        /* Horizontal synchronization pulse width */
352         /* Unit: pixel clocks */
353         u16 hfp;        /* Horizontal front porch */
354         /* Unit: pixel clocks */
355         u16 hbp;        /* Horizontal back porch */
356         /* Unit: line clocks */
357         u16 vsw;        /* Vertical synchronization pulse width */
358         /* Unit: line clocks */
359         u16 vfp;        /* Vertical front porch */
360         /* Unit: line clocks */
361         u16 vbp;        /* Vertical back porch */
362
363         /* Vsync logic level */
364         enum omap_dss_signal_level vsync_level;
365         /* Hsync logic level */
366         enum omap_dss_signal_level hsync_level;
367         /* Interlaced or Progressive timings */
368         bool interlace;
369         /* Pixel clock edge to drive LCD data */
370         enum omap_dss_signal_edge data_pclk_edge;
371         /* Data enable logic level */
372         enum omap_dss_signal_level de_level;
373         /* Pixel clock edges to drive HSYNC and VSYNC signals */
374         enum omap_dss_signal_edge sync_pclk_edge;
375 };
376
377 #ifdef CONFIG_OMAP2_DSS_VENC
378 /* Hardcoded timings for tv modes. Venc only uses these to
379  * identify the mode, and does not actually use the configs
380  * itself. However, the configs should be something that
381  * a normal monitor can also show */
382 extern const struct omap_video_timings omap_dss_pal_timings;
383 extern const struct omap_video_timings omap_dss_ntsc_timings;
384 #endif
385
386 struct omap_dss_cpr_coefs {
387         s16 rr, rg, rb;
388         s16 gr, gg, gb;
389         s16 br, bg, bb;
390 };
391
392 struct omap_overlay_info {
393         dma_addr_t paddr;
394         dma_addr_t p_uv_addr;  /* for NV12 format */
395         u16 screen_width;
396         u16 width;
397         u16 height;
398         enum omap_color_mode color_mode;
399         u8 rotation;
400         enum omap_dss_rotation_type rotation_type;
401         bool mirror;
402
403         u16 pos_x;
404         u16 pos_y;
405         u16 out_width;  /* if 0, out_width == width */
406         u16 out_height; /* if 0, out_height == height */
407         u8 global_alpha;
408         u8 pre_mult_alpha;
409         u8 zorder;
410 };
411
412 struct omap_overlay {
413         struct kobject kobj;
414         struct list_head list;
415
416         /* static fields */
417         const char *name;
418         enum omap_plane id;
419         enum omap_color_mode supported_modes;
420         enum omap_overlay_caps caps;
421
422         /* dynamic fields */
423         struct omap_overlay_manager *manager;
424
425         /*
426          * The following functions do not block:
427          *
428          * is_enabled
429          * set_overlay_info
430          * get_overlay_info
431          *
432          * The rest of the functions may block and cannot be called from
433          * interrupt context
434          */
435
436         int (*enable)(struct omap_overlay *ovl);
437         int (*disable)(struct omap_overlay *ovl);
438         bool (*is_enabled)(struct omap_overlay *ovl);
439
440         int (*set_manager)(struct omap_overlay *ovl,
441                 struct omap_overlay_manager *mgr);
442         int (*unset_manager)(struct omap_overlay *ovl);
443
444         int (*set_overlay_info)(struct omap_overlay *ovl,
445                         struct omap_overlay_info *info);
446         void (*get_overlay_info)(struct omap_overlay *ovl,
447                         struct omap_overlay_info *info);
448
449         int (*wait_for_go)(struct omap_overlay *ovl);
450
451         struct omap_dss_device *(*get_device)(struct omap_overlay *ovl);
452 };
453
454 struct omap_overlay_manager_info {
455         u32 default_color;
456
457         enum omap_dss_trans_key_type trans_key_type;
458         u32 trans_key;
459         bool trans_enabled;
460
461         bool partial_alpha_enabled;
462
463         bool cpr_enable;
464         struct omap_dss_cpr_coefs cpr_coefs;
465 };
466
467 struct omap_overlay_manager {
468         struct kobject kobj;
469
470         /* static fields */
471         const char *name;
472         enum omap_channel id;
473         enum omap_overlay_manager_caps caps;
474         struct list_head overlays;
475         enum omap_display_type supported_displays;
476         enum omap_dss_output_id supported_outputs;
477
478         /* dynamic fields */
479         struct omap_dss_device *output;
480
481         /*
482          * The following functions do not block:
483          *
484          * set_manager_info
485          * get_manager_info
486          * apply
487          *
488          * The rest of the functions may block and cannot be called from
489          * interrupt context
490          */
491
492         int (*set_output)(struct omap_overlay_manager *mgr,
493                 struct omap_dss_device *output);
494         int (*unset_output)(struct omap_overlay_manager *mgr);
495
496         int (*set_manager_info)(struct omap_overlay_manager *mgr,
497                         struct omap_overlay_manager_info *info);
498         void (*get_manager_info)(struct omap_overlay_manager *mgr,
499                         struct omap_overlay_manager_info *info);
500
501         int (*apply)(struct omap_overlay_manager *mgr);
502         int (*wait_for_go)(struct omap_overlay_manager *mgr);
503         int (*wait_for_vsync)(struct omap_overlay_manager *mgr);
504
505         struct omap_dss_device *(*get_device)(struct omap_overlay_manager *mgr);
506 };
507
508 /* 22 pins means 1 clk lane and 10 data lanes */
509 #define OMAP_DSS_MAX_DSI_PINS 22
510
511 struct omap_dsi_pin_config {
512         int num_pins;
513         /*
514          * pin numbers in the following order:
515          * clk+, clk-
516          * data1+, data1-
517          * data2+, data2-
518          * ...
519          */
520         int pins[OMAP_DSS_MAX_DSI_PINS];
521 };
522
523 struct omap_dss_writeback_info {
524         u32 paddr;
525         u32 p_uv_addr;
526         u16 buf_width;
527         u16 width;
528         u16 height;
529         enum omap_color_mode color_mode;
530         u8 rotation;
531         enum omap_dss_rotation_type rotation_type;
532         bool mirror;
533         u8 pre_mult_alpha;
534 };
535
536 struct omapdss_dpi_ops {
537         int (*connect)(struct omap_dss_device *dssdev,
538                         struct omap_dss_device *dst);
539         void (*disconnect)(struct omap_dss_device *dssdev,
540                         struct omap_dss_device *dst);
541
542         int (*enable)(struct omap_dss_device *dssdev);
543         void (*disable)(struct omap_dss_device *dssdev);
544
545         int (*check_timings)(struct omap_dss_device *dssdev,
546                         struct omap_video_timings *timings);
547         void (*set_timings)(struct omap_dss_device *dssdev,
548                         struct omap_video_timings *timings);
549         void (*get_timings)(struct omap_dss_device *dssdev,
550                         struct omap_video_timings *timings);
551
552         void (*set_data_lines)(struct omap_dss_device *dssdev, int data_lines);
553 };
554
555 struct omapdss_sdi_ops {
556         int (*connect)(struct omap_dss_device *dssdev,
557                         struct omap_dss_device *dst);
558         void (*disconnect)(struct omap_dss_device *dssdev,
559                         struct omap_dss_device *dst);
560
561         int (*enable)(struct omap_dss_device *dssdev);
562         void (*disable)(struct omap_dss_device *dssdev);
563
564         int (*check_timings)(struct omap_dss_device *dssdev,
565                         struct omap_video_timings *timings);
566         void (*set_timings)(struct omap_dss_device *dssdev,
567                         struct omap_video_timings *timings);
568         void (*get_timings)(struct omap_dss_device *dssdev,
569                         struct omap_video_timings *timings);
570
571         void (*set_datapairs)(struct omap_dss_device *dssdev, int datapairs);
572 };
573
574 struct omapdss_dvi_ops {
575         int (*connect)(struct omap_dss_device *dssdev,
576                         struct omap_dss_device *dst);
577         void (*disconnect)(struct omap_dss_device *dssdev,
578                         struct omap_dss_device *dst);
579
580         int (*enable)(struct omap_dss_device *dssdev);
581         void (*disable)(struct omap_dss_device *dssdev);
582
583         int (*check_timings)(struct omap_dss_device *dssdev,
584                         struct omap_video_timings *timings);
585         void (*set_timings)(struct omap_dss_device *dssdev,
586                         struct omap_video_timings *timings);
587         void (*get_timings)(struct omap_dss_device *dssdev,
588                         struct omap_video_timings *timings);
589 };
590
591 struct omapdss_atv_ops {
592         int (*connect)(struct omap_dss_device *dssdev,
593                         struct omap_dss_device *dst);
594         void (*disconnect)(struct omap_dss_device *dssdev,
595                         struct omap_dss_device *dst);
596
597         int (*enable)(struct omap_dss_device *dssdev);
598         void (*disable)(struct omap_dss_device *dssdev);
599
600         int (*check_timings)(struct omap_dss_device *dssdev,
601                         struct omap_video_timings *timings);
602         void (*set_timings)(struct omap_dss_device *dssdev,
603                         struct omap_video_timings *timings);
604         void (*get_timings)(struct omap_dss_device *dssdev,
605                         struct omap_video_timings *timings);
606
607         void (*set_type)(struct omap_dss_device *dssdev,
608                 enum omap_dss_venc_type type);
609         void (*invert_vid_out_polarity)(struct omap_dss_device *dssdev,
610                 bool invert_polarity);
611
612         int (*set_wss)(struct omap_dss_device *dssdev, u32 wss);
613         u32 (*get_wss)(struct omap_dss_device *dssdev);
614 };
615
616 struct omapdss_hdmi_ops {
617         int (*connect)(struct omap_dss_device *dssdev,
618                         struct omap_dss_device *dst);
619         void (*disconnect)(struct omap_dss_device *dssdev,
620                         struct omap_dss_device *dst);
621
622         int (*enable)(struct omap_dss_device *dssdev);
623         void (*disable)(struct omap_dss_device *dssdev);
624
625         int (*check_timings)(struct omap_dss_device *dssdev,
626                         struct omap_video_timings *timings);
627         void (*set_timings)(struct omap_dss_device *dssdev,
628                         struct omap_video_timings *timings);
629         void (*get_timings)(struct omap_dss_device *dssdev,
630                         struct omap_video_timings *timings);
631
632         int (*read_edid)(struct omap_dss_device *dssdev, u8 *buf, int len);
633         bool (*detect)(struct omap_dss_device *dssdev);
634
635         int (*set_hdmi_mode)(struct omap_dss_device *dssdev, bool hdmi_mode);
636         int (*set_infoframe)(struct omap_dss_device *dssdev,
637                 const struct hdmi_avi_infoframe *avi);
638
639         /*
640          * Note: These functions might sleep. Do not call while
641          * holding a spinlock/readlock.
642          */
643         int (*audio_enable)(struct omap_dss_device *dssdev);
644         void (*audio_disable)(struct omap_dss_device *dssdev);
645         bool (*audio_supported)(struct omap_dss_device *dssdev);
646         int (*audio_config)(struct omap_dss_device *dssdev,
647                 struct omap_dss_audio *audio);
648         /* Note: These functions may not sleep */
649         int (*audio_start)(struct omap_dss_device *dssdev);
650         void (*audio_stop)(struct omap_dss_device *dssdev);
651 };
652
653 struct omapdss_dsi_ops {
654         int (*connect)(struct omap_dss_device *dssdev,
655                         struct omap_dss_device *dst);
656         void (*disconnect)(struct omap_dss_device *dssdev,
657                         struct omap_dss_device *dst);
658
659         int (*enable)(struct omap_dss_device *dssdev);
660         void (*disable)(struct omap_dss_device *dssdev, bool disconnect_lanes,
661                         bool enter_ulps);
662
663         /* bus configuration */
664         int (*set_config)(struct omap_dss_device *dssdev,
665                         const struct omap_dss_dsi_config *cfg);
666         int (*configure_pins)(struct omap_dss_device *dssdev,
667                         const struct omap_dsi_pin_config *pin_cfg);
668
669         void (*enable_hs)(struct omap_dss_device *dssdev, int channel,
670                         bool enable);
671         int (*enable_te)(struct omap_dss_device *dssdev, bool enable);
672
673         int (*update)(struct omap_dss_device *dssdev, int channel,
674                         void (*callback)(int, void *), void *data);
675
676         void (*bus_lock)(struct omap_dss_device *dssdev);
677         void (*bus_unlock)(struct omap_dss_device *dssdev);
678
679         int (*enable_video_output)(struct omap_dss_device *dssdev, int channel);
680         void (*disable_video_output)(struct omap_dss_device *dssdev,
681                         int channel);
682
683         int (*request_vc)(struct omap_dss_device *dssdev, int *channel);
684         int (*set_vc_id)(struct omap_dss_device *dssdev, int channel,
685                         int vc_id);
686         void (*release_vc)(struct omap_dss_device *dssdev, int channel);
687
688         /* data transfer */
689         int (*dcs_write)(struct omap_dss_device *dssdev, int channel,
690                         u8 *data, int len);
691         int (*dcs_write_nosync)(struct omap_dss_device *dssdev, int channel,
692                         u8 *data, int len);
693         int (*dcs_read)(struct omap_dss_device *dssdev, int channel, u8 dcs_cmd,
694                         u8 *data, int len);
695
696         int (*gen_write)(struct omap_dss_device *dssdev, int channel,
697                         u8 *data, int len);
698         int (*gen_write_nosync)(struct omap_dss_device *dssdev, int channel,
699                         u8 *data, int len);
700         int (*gen_read)(struct omap_dss_device *dssdev, int channel,
701                         u8 *reqdata, int reqlen,
702                         u8 *data, int len);
703
704         int (*bta_sync)(struct omap_dss_device *dssdev, int channel);
705
706         int (*set_max_rx_packet_size)(struct omap_dss_device *dssdev,
707                         int channel, u16 plen);
708 };
709
710 struct omap_dss_device {
711         struct device *dev;
712
713         struct module *owner;
714
715         struct list_head panel_list;
716
717         /* alias in the form of "display%d" */
718         char alias[16];
719
720         enum omap_display_type type;
721         enum omap_display_type output_type;
722
723         union {
724                 struct {
725                         u8 data_lines;
726                 } dpi;
727
728                 struct {
729                         u8 channel;
730                         u8 data_lines;
731                 } rfbi;
732
733                 struct {
734                         u8 datapairs;
735                 } sdi;
736
737                 struct {
738                         int module;
739                 } dsi;
740
741                 struct {
742                         enum omap_dss_venc_type type;
743                         bool invert_polarity;
744                 } venc;
745         } phy;
746
747         struct {
748                 struct omap_video_timings timings;
749
750                 enum omap_dss_dsi_pixel_format dsi_pix_fmt;
751                 enum omap_dss_dsi_mode dsi_mode;
752         } panel;
753
754         struct {
755                 u8 pixel_size;
756                 struct rfbi_timings rfbi_timings;
757         } ctrl;
758
759         const char *name;
760
761         /* used to match device to driver */
762         const char *driver_name;
763
764         void *data;
765
766         struct omap_dss_driver *driver;
767
768         union {
769                 const struct omapdss_dpi_ops *dpi;
770                 const struct omapdss_sdi_ops *sdi;
771                 const struct omapdss_dvi_ops *dvi;
772                 const struct omapdss_hdmi_ops *hdmi;
773                 const struct omapdss_atv_ops *atv;
774                 const struct omapdss_dsi_ops *dsi;
775         } ops;
776
777         /* helper variable for driver suspend/resume */
778         bool activate_after_resume;
779
780         enum omap_display_caps caps;
781
782         struct omap_dss_device *src;
783
784         enum omap_dss_display_state state;
785
786         enum omap_dss_audio_state audio_state;
787
788         /* OMAP DSS output specific fields */
789
790         struct list_head list;
791
792         /* DISPC channel for this output */
793         enum omap_channel dispc_channel;
794
795         /* output instance */
796         enum omap_dss_output_id id;
797
798         /* dynamic fields */
799         struct omap_overlay_manager *manager;
800
801         struct omap_dss_device *dst;
802 };
803
804 struct omap_dss_hdmi_data
805 {
806         int ct_cp_hpd_gpio;
807         int ls_oe_gpio;
808         int hpd_gpio;
809 };
810
811 struct omap_dss_driver {
812         int (*probe)(struct omap_dss_device *);
813         void (*remove)(struct omap_dss_device *);
814
815         int (*connect)(struct omap_dss_device *dssdev);
816         void (*disconnect)(struct omap_dss_device *dssdev);
817
818         int (*enable)(struct omap_dss_device *display);
819         void (*disable)(struct omap_dss_device *display);
820         int (*run_test)(struct omap_dss_device *display, int test);
821
822         int (*update)(struct omap_dss_device *dssdev,
823                                u16 x, u16 y, u16 w, u16 h);
824         int (*sync)(struct omap_dss_device *dssdev);
825
826         int (*enable_te)(struct omap_dss_device *dssdev, bool enable);
827         int (*get_te)(struct omap_dss_device *dssdev);
828
829         u8 (*get_rotate)(struct omap_dss_device *dssdev);
830         int (*set_rotate)(struct omap_dss_device *dssdev, u8 rotate);
831
832         bool (*get_mirror)(struct omap_dss_device *dssdev);
833         int (*set_mirror)(struct omap_dss_device *dssdev, bool enable);
834
835         int (*memory_read)(struct omap_dss_device *dssdev,
836                         void *buf, size_t size,
837                         u16 x, u16 y, u16 w, u16 h);
838
839         void (*get_resolution)(struct omap_dss_device *dssdev,
840                         u16 *xres, u16 *yres);
841         void (*get_dimensions)(struct omap_dss_device *dssdev,
842                         u32 *width, u32 *height);
843         int (*get_recommended_bpp)(struct omap_dss_device *dssdev);
844
845         int (*check_timings)(struct omap_dss_device *dssdev,
846                         struct omap_video_timings *timings);
847         void (*set_timings)(struct omap_dss_device *dssdev,
848                         struct omap_video_timings *timings);
849         void (*get_timings)(struct omap_dss_device *dssdev,
850                         struct omap_video_timings *timings);
851
852         int (*set_wss)(struct omap_dss_device *dssdev, u32 wss);
853         u32 (*get_wss)(struct omap_dss_device *dssdev);
854
855         int (*read_edid)(struct omap_dss_device *dssdev, u8 *buf, int len);
856         bool (*detect)(struct omap_dss_device *dssdev);
857
858         int (*set_hdmi_mode)(struct omap_dss_device *dssdev, bool hdmi_mode);
859         int (*set_hdmi_infoframe)(struct omap_dss_device *dssdev,
860                 const struct hdmi_avi_infoframe *avi);
861
862         /*
863          * For display drivers that support audio. This encompasses
864          * HDMI and DisplayPort at the moment.
865          */
866         /*
867          * Note: These functions might sleep. Do not call while
868          * holding a spinlock/readlock.
869          */
870         int (*audio_enable)(struct omap_dss_device *dssdev);
871         void (*audio_disable)(struct omap_dss_device *dssdev);
872         bool (*audio_supported)(struct omap_dss_device *dssdev);
873         int (*audio_config)(struct omap_dss_device *dssdev,
874                 struct omap_dss_audio *audio);
875         /* Note: These functions may not sleep */
876         int (*audio_start)(struct omap_dss_device *dssdev);
877         void (*audio_stop)(struct omap_dss_device *dssdev);
878
879 };
880
881 enum omapdss_version omapdss_get_version(void);
882 bool omapdss_is_initialized(void);
883
884 int omap_dss_register_driver(struct omap_dss_driver *);
885 void omap_dss_unregister_driver(struct omap_dss_driver *);
886
887 int omapdss_register_display(struct omap_dss_device *dssdev);
888 void omapdss_unregister_display(struct omap_dss_device *dssdev);
889
890 struct omap_dss_device *omap_dss_get_device(struct omap_dss_device *dssdev);
891 void omap_dss_put_device(struct omap_dss_device *dssdev);
892 #define for_each_dss_dev(d) while ((d = omap_dss_get_next_device(d)) != NULL)
893 struct omap_dss_device *omap_dss_get_next_device(struct omap_dss_device *from);
894 struct omap_dss_device *omap_dss_find_device(void *data,
895                 int (*match)(struct omap_dss_device *dssdev, void *data));
896 const char *omapdss_get_default_display_name(void);
897
898 void videomode_to_omap_video_timings(const struct videomode *vm,
899                 struct omap_video_timings *ovt);
900 void omap_video_timings_to_videomode(const struct omap_video_timings *ovt,
901                 struct videomode *vm);
902
903 int dss_feat_get_num_mgrs(void);
904 int dss_feat_get_num_ovls(void);
905 enum omap_display_type dss_feat_get_supported_displays(enum omap_channel channel);
906 enum omap_dss_output_id dss_feat_get_supported_outputs(enum omap_channel channel);
907 enum omap_color_mode dss_feat_get_supported_color_modes(enum omap_plane plane);
908
909
910
911 int omap_dss_get_num_overlay_managers(void);
912 struct omap_overlay_manager *omap_dss_get_overlay_manager(int num);
913
914 int omap_dss_get_num_overlays(void);
915 struct omap_overlay *omap_dss_get_overlay(int num);
916
917 int omapdss_register_output(struct omap_dss_device *output);
918 void omapdss_unregister_output(struct omap_dss_device *output);
919 struct omap_dss_device *omap_dss_get_output(enum omap_dss_output_id id);
920 struct omap_dss_device *omap_dss_find_output(const char *name);
921 struct omap_dss_device *omap_dss_find_output_by_node(struct device_node *node);
922 int omapdss_output_set_device(struct omap_dss_device *out,
923                 struct omap_dss_device *dssdev);
924 int omapdss_output_unset_device(struct omap_dss_device *out);
925
926 struct omap_dss_device *omapdss_find_output_from_display(struct omap_dss_device *dssdev);
927 struct omap_overlay_manager *omapdss_find_mgr_from_display(struct omap_dss_device *dssdev);
928
929 void omapdss_default_get_resolution(struct omap_dss_device *dssdev,
930                 u16 *xres, u16 *yres);
931 int omapdss_default_get_recommended_bpp(struct omap_dss_device *dssdev);
932 void omapdss_default_get_timings(struct omap_dss_device *dssdev,
933                 struct omap_video_timings *timings);
934
935 typedef void (*omap_dispc_isr_t) (void *arg, u32 mask);
936 int omap_dispc_register_isr(omap_dispc_isr_t isr, void *arg, u32 mask);
937 int omap_dispc_unregister_isr(omap_dispc_isr_t isr, void *arg, u32 mask);
938
939 u32 dispc_read_irqstatus(void);
940 void dispc_clear_irqstatus(u32 mask);
941 u32 dispc_read_irqenable(void);
942 void dispc_write_irqenable(u32 mask);
943
944 int dispc_request_irq(irq_handler_t handler, void *dev_id);
945 void dispc_free_irq(void *dev_id);
946
947 int dispc_runtime_get(void);
948 void dispc_runtime_put(void);
949
950 void dispc_mgr_enable(enum omap_channel channel, bool enable);
951 bool dispc_mgr_is_enabled(enum omap_channel channel);
952 u32 dispc_mgr_get_vsync_irq(enum omap_channel channel);
953 u32 dispc_mgr_get_framedone_irq(enum omap_channel channel);
954 u32 dispc_mgr_get_sync_lost_irq(enum omap_channel channel);
955 bool dispc_mgr_go_busy(enum omap_channel channel);
956 void dispc_mgr_go(enum omap_channel channel);
957 void dispc_mgr_set_lcd_config(enum omap_channel channel,
958                 const struct dss_lcd_mgr_config *config);
959 void dispc_mgr_set_timings(enum omap_channel channel,
960                 const struct omap_video_timings *timings);
961 void dispc_mgr_setup(enum omap_channel channel,
962                 const struct omap_overlay_manager_info *info);
963
964 int dispc_ovl_check(enum omap_plane plane, enum omap_channel channel,
965                 const struct omap_overlay_info *oi,
966                 const struct omap_video_timings *timings,
967                 int *x_predecim, int *y_predecim);
968
969 int dispc_ovl_enable(enum omap_plane plane, bool enable);
970 bool dispc_ovl_enabled(enum omap_plane plane);
971 void dispc_ovl_set_channel_out(enum omap_plane plane,
972                 enum omap_channel channel);
973 int dispc_ovl_setup(enum omap_plane plane, const struct omap_overlay_info *oi,
974                 bool replication, const struct omap_video_timings *mgr_timings,
975                 bool mem_to_mem);
976
977 int omapdss_compat_init(void);
978 void omapdss_compat_uninit(void);
979
980 struct dss_mgr_ops {
981         int (*connect)(struct omap_overlay_manager *mgr,
982                 struct omap_dss_device *dst);
983         void (*disconnect)(struct omap_overlay_manager *mgr,
984                 struct omap_dss_device *dst);
985
986         void (*start_update)(struct omap_overlay_manager *mgr);
987         int (*enable)(struct omap_overlay_manager *mgr);
988         void (*disable)(struct omap_overlay_manager *mgr);
989         void (*set_timings)(struct omap_overlay_manager *mgr,
990                         const struct omap_video_timings *timings);
991         void (*set_lcd_config)(struct omap_overlay_manager *mgr,
992                         const struct dss_lcd_mgr_config *config);
993         int (*register_framedone_handler)(struct omap_overlay_manager *mgr,
994                         void (*handler)(void *), void *data);
995         void (*unregister_framedone_handler)(struct omap_overlay_manager *mgr,
996                         void (*handler)(void *), void *data);
997 };
998
999 int dss_install_mgr_ops(const struct dss_mgr_ops *mgr_ops);
1000 void dss_uninstall_mgr_ops(void);
1001
1002 int dss_mgr_connect(struct omap_overlay_manager *mgr,
1003                 struct omap_dss_device *dst);
1004 void dss_mgr_disconnect(struct omap_overlay_manager *mgr,
1005                 struct omap_dss_device *dst);
1006 void dss_mgr_set_timings(struct omap_overlay_manager *mgr,
1007                 const struct omap_video_timings *timings);
1008 void dss_mgr_set_lcd_config(struct omap_overlay_manager *mgr,
1009                 const struct dss_lcd_mgr_config *config);
1010 int dss_mgr_enable(struct omap_overlay_manager *mgr);
1011 void dss_mgr_disable(struct omap_overlay_manager *mgr);
1012 void dss_mgr_start_update(struct omap_overlay_manager *mgr);
1013 int dss_mgr_register_framedone_handler(struct omap_overlay_manager *mgr,
1014                 void (*handler)(void *), void *data);
1015 void dss_mgr_unregister_framedone_handler(struct omap_overlay_manager *mgr,
1016                 void (*handler)(void *), void *data);
1017
1018 static inline bool omapdss_device_is_connected(struct omap_dss_device *dssdev)
1019 {
1020         return dssdev->src;
1021 }
1022
1023 static inline bool omapdss_device_is_enabled(struct omap_dss_device *dssdev)
1024 {
1025         return dssdev->state == OMAP_DSS_DISPLAY_ACTIVE;
1026 }
1027
1028 struct device_node *
1029 omapdss_of_get_next_port(const struct device_node *parent,
1030                          struct device_node *prev);
1031
1032 struct device_node *
1033 omapdss_of_get_next_endpoint(const struct device_node *parent,
1034                              struct device_node *prev);
1035
1036 struct device_node *
1037 omapdss_of_get_first_endpoint(const struct device_node *parent);
1038
1039 struct omap_dss_device *
1040 omapdss_of_find_source_for_first_ep(struct device_node *node);
1041
1042 #endif