Merge tag 'ceph-for-4.9-rc1' of git://github.com/ceph/ceph-client
[cascardo/linux.git] / arch / arm64 / include / asm / cputype.h
1 /*
2  * Copyright (C) 2012 ARM Ltd.
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License version 2 as
6  * published by the Free Software Foundation.
7  *
8  * This program is distributed in the hope that it will be useful,
9  * but WITHOUT ANY WARRANTY; without even the implied warranty of
10  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
11  * GNU General Public License for more details.
12  *
13  * You should have received a copy of the GNU General Public License
14  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
15  */
16 #ifndef __ASM_CPUTYPE_H
17 #define __ASM_CPUTYPE_H
18
19 #define INVALID_HWID            ULONG_MAX
20
21 #define MPIDR_UP_BITMASK        (0x1 << 30)
22 #define MPIDR_MT_BITMASK        (0x1 << 24)
23 #define MPIDR_HWID_BITMASK      0xff00ffffff
24
25 #define MPIDR_LEVEL_BITS_SHIFT  3
26 #define MPIDR_LEVEL_BITS        (1 << MPIDR_LEVEL_BITS_SHIFT)
27 #define MPIDR_LEVEL_MASK        ((1 << MPIDR_LEVEL_BITS) - 1)
28
29 #define MPIDR_LEVEL_SHIFT(level) \
30         (((1 << level) >> 1) << MPIDR_LEVEL_BITS_SHIFT)
31
32 #define MPIDR_AFFINITY_LEVEL(mpidr, level) \
33         ((mpidr >> MPIDR_LEVEL_SHIFT(level)) & MPIDR_LEVEL_MASK)
34
35 #define MIDR_REVISION_MASK      0xf
36 #define MIDR_REVISION(midr)     ((midr) & MIDR_REVISION_MASK)
37 #define MIDR_PARTNUM_SHIFT      4
38 #define MIDR_PARTNUM_MASK       (0xfff << MIDR_PARTNUM_SHIFT)
39 #define MIDR_PARTNUM(midr)      \
40         (((midr) & MIDR_PARTNUM_MASK) >> MIDR_PARTNUM_SHIFT)
41 #define MIDR_ARCHITECTURE_SHIFT 16
42 #define MIDR_ARCHITECTURE_MASK  (0xf << MIDR_ARCHITECTURE_SHIFT)
43 #define MIDR_ARCHITECTURE(midr) \
44         (((midr) & MIDR_ARCHITECTURE_MASK) >> MIDR_ARCHITECTURE_SHIFT)
45 #define MIDR_VARIANT_SHIFT      20
46 #define MIDR_VARIANT_MASK       (0xf << MIDR_VARIANT_SHIFT)
47 #define MIDR_VARIANT(midr)      \
48         (((midr) & MIDR_VARIANT_MASK) >> MIDR_VARIANT_SHIFT)
49 #define MIDR_IMPLEMENTOR_SHIFT  24
50 #define MIDR_IMPLEMENTOR_MASK   (0xff << MIDR_IMPLEMENTOR_SHIFT)
51 #define MIDR_IMPLEMENTOR(midr)  \
52         (((midr) & MIDR_IMPLEMENTOR_MASK) >> MIDR_IMPLEMENTOR_SHIFT)
53
54 #define MIDR_CPU_MODEL(imp, partnum) \
55         (((imp)                 << MIDR_IMPLEMENTOR_SHIFT) | \
56         (0xf                    << MIDR_ARCHITECTURE_SHIFT) | \
57         ((partnum)              << MIDR_PARTNUM_SHIFT))
58
59 #define MIDR_CPU_MODEL_MASK (MIDR_IMPLEMENTOR_MASK | MIDR_PARTNUM_MASK | \
60                              MIDR_ARCHITECTURE_MASK)
61
62 #define MIDR_IS_CPU_MODEL_RANGE(midr, model, rv_min, rv_max)            \
63 ({                                                                      \
64         u32 _model = (midr) & MIDR_CPU_MODEL_MASK;                      \
65         u32 rv = (midr) & (MIDR_REVISION_MASK | MIDR_VARIANT_MASK);     \
66                                                                         \
67         _model == (model) && rv >= (rv_min) && rv <= (rv_max);          \
68  })
69
70 #define ARM_CPU_IMP_ARM                 0x41
71 #define ARM_CPU_IMP_APM                 0x50
72 #define ARM_CPU_IMP_CAVIUM              0x43
73 #define ARM_CPU_IMP_BRCM                0x42
74
75 #define ARM_CPU_PART_AEM_V8             0xD0F
76 #define ARM_CPU_PART_FOUNDATION         0xD00
77 #define ARM_CPU_PART_CORTEX_A57         0xD07
78 #define ARM_CPU_PART_CORTEX_A53         0xD03
79
80 #define APM_CPU_PART_POTENZA            0x000
81
82 #define CAVIUM_CPU_PART_THUNDERX        0x0A1
83 #define CAVIUM_CPU_PART_THUNDERX_81XX   0x0A2
84
85 #define BRCM_CPU_PART_VULCAN            0x516
86
87 #define MIDR_CORTEX_A53 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A53)
88 #define MIDR_CORTEX_A57 MIDR_CPU_MODEL(ARM_CPU_IMP_ARM, ARM_CPU_PART_CORTEX_A57)
89 #define MIDR_THUNDERX   MIDR_CPU_MODEL(ARM_CPU_IMP_CAVIUM, CAVIUM_CPU_PART_THUNDERX)
90 #define MIDR_THUNDERX_81XX MIDR_CPU_MODEL(ARM_CPU_IMP_CAVIUM, CAVIUM_CPU_PART_THUNDERX_81XX)
91
92 #ifndef __ASSEMBLY__
93
94 #include <asm/sysreg.h>
95
96 #define read_cpuid(reg)                 read_sysreg_s(SYS_ ## reg)
97
98 /*
99  * The CPU ID never changes at run time, so we might as well tell the
100  * compiler that it's constant.  Use this function to read the CPU ID
101  * rather than directly reading processor_id or read_cpuid() directly.
102  */
103 static inline u32 __attribute_const__ read_cpuid_id(void)
104 {
105         return read_cpuid(MIDR_EL1);
106 }
107
108 static inline u64 __attribute_const__ read_cpuid_mpidr(void)
109 {
110         return read_cpuid(MPIDR_EL1);
111 }
112
113 static inline unsigned int __attribute_const__ read_cpuid_implementor(void)
114 {
115         return MIDR_IMPLEMENTOR(read_cpuid_id());
116 }
117
118 static inline unsigned int __attribute_const__ read_cpuid_part_number(void)
119 {
120         return MIDR_PARTNUM(read_cpuid_id());
121 }
122
123 static inline u32 __attribute_const__ read_cpuid_cachetype(void)
124 {
125         return read_cpuid(CTR_EL0);
126 }
127 #endif /* __ASSEMBLY__ */
128
129 #endif