ARM: dts: lpc32xx: add device node for IRAM on-chip memory
authorVladimir Zapolskiy <vz@mleia.com>
Thu, 7 Jul 2016 22:46:41 +0000 (01:46 +0300)
committerOlof Johansson <olof@lixom.net>
Mon, 3 Oct 2016 05:08:11 +0000 (22:08 -0700)
The change adds a new device node with description of generic SRAM
on-chip memory found on NXP LPC32xx SoC series and connected to AHB
matrix slave port 3.

Note that NXP LPC3220 SoC has 128KiB of SRAM memory, the other
LPC3230, LPC3240 and LPC3250 SoCs all have 256KiB SRAM space,
in the shared DTSI file this change specifies 128KiB SRAM size.

Also it's worth to mention that the SRAM area contains of 64KiB banks,
2 banks on LPC3220 and 4 banks on the other SoCs from the series, and
all SRAM banks but the first one have independent power controls,
the description of this feature will be added with the introduction of
power domains for the SoC series.

Signed-off-by: Vladimir Zapolskiy <vz@mleia.com>
Cc: Sylvain Lemieux <slemieux.tyco@gmail.com>
Signed-off-by: Olof Johansson <olof@lixom.net>
arch/arm/boot/dts/lpc32xx.dtsi

index e295e1e..b5841fa 100644 (file)
                #address-cells = <1>;
                #size-cells = <1>;
                compatible = "simple-bus";
-               ranges = <0x20000000 0x20000000 0x30000000>,
+               ranges = <0x00000000 0x00000000 0x10000000>,
+                        <0x20000000 0x20000000 0x30000000>,
                         <0xe0000000 0xe0000000 0x04000000>;
 
+               iram: sram@08000000 {
+                       compatible = "mmio-sram";
+                       reg = <0x08000000 0x20000>;
+
+                       #address-cells = <1>;
+                       #size-cells = <1>;
+                       ranges = <0x00000000 0x08000000 0x20000>;
+               };
+
                /*
                 * Enable either SLC or MLC
                 */