Merge branch 'depends/rmk/memory_h' into next/cleanup2
[cascardo/linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config ARM_HAS_SG_CHAIN
41         bool
42
43 config HAVE_PWM
44         bool
45
46 config MIGHT_HAVE_PCI
47         bool
48
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
51
52 config HAVE_SCHED_CLOCK
53         bool
54
55 config GENERIC_GPIO
56         bool
57
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
61
62 config GENERIC_CLOCKEVENTS
63         bool
64
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
69
70 config KTIME_SCALAR
71         bool
72         default y
73
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
77
78 config HAVE_PROC_CPU
79         bool
80
81 config NO_IOPORT
82         bool
83
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
89
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
94
95           Say Y here if you are building a kernel for an EISA-based machine.
96
97           Otherwise, say N.
98
99 config SBUS
100         bool
101
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
109
110 config STACKTRACE_SUPPORT
111         bool
112         default y
113
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
118
119 config LOCKDEP_SUPPORT
120         bool
121         default y
122
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
126
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
130
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
134
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
139
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
143
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
146
147 config ARCH_HAS_ILOG2_U32
148         bool
149
150 config ARCH_HAS_ILOG2_U64
151         bool
152
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
159
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
162
163 config GENERIC_HWEIGHT
164         bool
165         default y
166
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
170
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
173
174 config ZONE_DMA
175         bool
176
177 config NEED_DMA_MAP_STATE
178        def_bool y
179
180 config GENERIC_ISA_DMA
181         bool
182
183 config FIQ
184         bool
185
186 config ARCH_MTD_XIP
187         bool
188
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
196
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime" if EMBEDDED
199         default y
200         depends on !XIP_KERNEL && MMU
201         depends on !ARCH_REALVIEW || !SPARSEMEM
202         help
203           Patch phys-to-virt and virt-to-phys translation functions at
204           boot and module load time according to the position of the
205           kernel in system memory.
206
207           This can only be used with non-XIP MMU kernels where the base
208           of physical memory is at a 16MB boundary.
209
210           Only disable this option if you know that you do not require
211           this feature (eg, building a kernel for a single machine) and
212           you need to shrink the kernel to the minimal size.
213
214 config NEED_MACH_MEMORY_H
215         bool
216         help
217           Select this when mach/memory.h is required to provide special
218           definitions for this platform.  The need for mach/memory.h should
219           be avoided when possible.
220
221 config PHYS_OFFSET
222         hex "Physical address of main memory"
223         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
224         help
225           Please provide the physical address corresponding to the
226           location of main memory in your system.
227
228 source "init/Kconfig"
229
230 source "kernel/Kconfig.freezer"
231
232 menu "System Type"
233
234 config MMU
235         bool "MMU-based Paged Memory Management Support"
236         default y
237         help
238           Select if you want MMU-based virtualised addressing space
239           support by paged memory management. If unsure, say 'Y'.
240
241 #
242 # The "ARM system type" choice list is ordered alphabetically by option
243 # text.  Please add new entries in the option alphabetic order.
244 #
245 choice
246         prompt "ARM system type"
247         default ARCH_VERSATILE
248
249 config ARCH_INTEGRATOR
250         bool "ARM Ltd. Integrator family"
251         select ARM_AMBA
252         select ARCH_HAS_CPUFREQ
253         select CLKDEV_LOOKUP
254         select HAVE_MACH_CLKDEV
255         select ICST
256         select GENERIC_CLOCKEVENTS
257         select PLAT_VERSATILE
258         select PLAT_VERSATILE_FPGA_IRQ
259         select NEED_MACH_MEMORY_H
260         help
261           Support for ARM's Integrator platform.
262
263 config ARCH_REALVIEW
264         bool "ARM Ltd. RealView family"
265         select ARM_AMBA
266         select CLKDEV_LOOKUP
267         select HAVE_MACH_CLKDEV
268         select ICST
269         select GENERIC_CLOCKEVENTS
270         select ARCH_WANT_OPTIONAL_GPIOLIB
271         select PLAT_VERSATILE
272         select PLAT_VERSATILE_CLCD
273         select ARM_TIMER_SP804
274         select GPIO_PL061 if GPIOLIB
275         select NEED_MACH_MEMORY_H
276         help
277           This enables support for ARM Ltd RealView boards.
278
279 config ARCH_VERSATILE
280         bool "ARM Ltd. Versatile family"
281         select ARM_AMBA
282         select ARM_VIC
283         select CLKDEV_LOOKUP
284         select HAVE_MACH_CLKDEV
285         select ICST
286         select GENERIC_CLOCKEVENTS
287         select ARCH_WANT_OPTIONAL_GPIOLIB
288         select PLAT_VERSATILE
289         select PLAT_VERSATILE_CLCD
290         select PLAT_VERSATILE_FPGA_IRQ
291         select ARM_TIMER_SP804
292         help
293           This enables support for ARM Ltd Versatile board.
294
295 config ARCH_VEXPRESS
296         bool "ARM Ltd. Versatile Express family"
297         select ARCH_WANT_OPTIONAL_GPIOLIB
298         select ARM_AMBA
299         select ARM_TIMER_SP804
300         select CLKDEV_LOOKUP
301         select HAVE_MACH_CLKDEV
302         select GENERIC_CLOCKEVENTS
303         select HAVE_CLK
304         select HAVE_PATA_PLATFORM
305         select ICST
306         select PLAT_VERSATILE
307         select PLAT_VERSATILE_CLCD
308         help
309           This enables support for the ARM Ltd Versatile Express boards.
310
311 config ARCH_AT91
312         bool "Atmel AT91"
313         select ARCH_REQUIRE_GPIOLIB
314         select HAVE_CLK
315         select CLKDEV_LOOKUP
316         help
317           This enables support for systems based on the Atmel AT91RM9200,
318           AT91SAM9 and AT91CAP9 processors.
319
320 config ARCH_BCMRING
321         bool "Broadcom BCMRING"
322         depends on MMU
323         select CPU_V6
324         select ARM_AMBA
325         select ARM_TIMER_SP804
326         select CLKDEV_LOOKUP
327         select GENERIC_CLOCKEVENTS
328         select ARCH_WANT_OPTIONAL_GPIOLIB
329         help
330           Support for Broadcom's BCMRing platform.
331
332 config ARCH_CLPS711X
333         bool "Cirrus Logic CLPS711x/EP721x-based"
334         select CPU_ARM720T
335         select ARCH_USES_GETTIMEOFFSET
336         select NEED_MACH_MEMORY_H
337         help
338           Support for Cirrus Logic 711x/721x based boards.
339
340 config ARCH_CNS3XXX
341         bool "Cavium Networks CNS3XXX family"
342         select CPU_V6K
343         select GENERIC_CLOCKEVENTS
344         select ARM_GIC
345         select MIGHT_HAVE_PCI
346         select PCI_DOMAINS if PCI
347         help
348           Support for Cavium Networks CNS3XXX platform.
349
350 config ARCH_GEMINI
351         bool "Cortina Systems Gemini"
352         select CPU_FA526
353         select ARCH_REQUIRE_GPIOLIB
354         select ARCH_USES_GETTIMEOFFSET
355         help
356           Support for the Cortina Systems Gemini family SoCs
357
358 config ARCH_PRIMA2
359         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
360         select CPU_V7
361         select GENERIC_TIME
362         select NO_IOPORT
363         select GENERIC_CLOCKEVENTS
364         select CLKDEV_LOOKUP
365         select GENERIC_IRQ_CHIP
366         select USE_OF
367         select ZONE_DMA
368         help
369           Support for CSR SiRFSoC ARM Cortex A9 Platform
370
371 config ARCH_EBSA110
372         bool "EBSA-110"
373         select CPU_SA110
374         select ISA
375         select NO_IOPORT
376         select ARCH_USES_GETTIMEOFFSET
377         select NEED_MACH_MEMORY_H
378         help
379           This is an evaluation board for the StrongARM processor available
380           from Digital. It has limited hardware on-board, including an
381           Ethernet interface, two PCMCIA sockets, two serial ports and a
382           parallel port.
383
384 config ARCH_EP93XX
385         bool "EP93xx-based"
386         select CPU_ARM920T
387         select ARM_AMBA
388         select ARM_VIC
389         select CLKDEV_LOOKUP
390         select ARCH_REQUIRE_GPIOLIB
391         select ARCH_HAS_HOLES_MEMORYMODEL
392         select ARCH_USES_GETTIMEOFFSET
393         select NEED_MEMORY_H
394         help
395           This enables support for the Cirrus EP93xx series of CPUs.
396
397 config ARCH_FOOTBRIDGE
398         bool "FootBridge"
399         select CPU_SA110
400         select FOOTBRIDGE
401         select GENERIC_CLOCKEVENTS
402         select NEED_MACH_MEMORY_H
403         help
404           Support for systems based on the DC21285 companion chip
405           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
406
407 config ARCH_MXC
408         bool "Freescale MXC/iMX-based"
409         select GENERIC_CLOCKEVENTS
410         select ARCH_REQUIRE_GPIOLIB
411         select CLKDEV_LOOKUP
412         select CLKSRC_MMIO
413         select GENERIC_IRQ_CHIP
414         select HAVE_SCHED_CLOCK
415         help
416           Support for Freescale MXC/iMX-based family of processors
417
418 config ARCH_MXS
419         bool "Freescale MXS-based"
420         select GENERIC_CLOCKEVENTS
421         select ARCH_REQUIRE_GPIOLIB
422         select CLKDEV_LOOKUP
423         select CLKSRC_MMIO
424         help
425           Support for Freescale MXS-based family of processors
426
427 config ARCH_NETX
428         bool "Hilscher NetX based"
429         select CLKSRC_MMIO
430         select CPU_ARM926T
431         select ARM_VIC
432         select GENERIC_CLOCKEVENTS
433         help
434           This enables support for systems based on the Hilscher NetX Soc
435
436 config ARCH_H720X
437         bool "Hynix HMS720x-based"
438         select CPU_ARM720T
439         select ISA_DMA_API
440         select ARCH_USES_GETTIMEOFFSET
441         help
442           This enables support for systems based on the Hynix HMS720x
443
444 config ARCH_IOP13XX
445         bool "IOP13xx-based"
446         depends on MMU
447         select CPU_XSC3
448         select PLAT_IOP
449         select PCI
450         select ARCH_SUPPORTS_MSI
451         select VMSPLIT_1G
452         select NEED_MACH_MEMORY_H
453         help
454           Support for Intel's IOP13XX (XScale) family of processors.
455
456 config ARCH_IOP32X
457         bool "IOP32x-based"
458         depends on MMU
459         select CPU_XSCALE
460         select PLAT_IOP
461         select PCI
462         select ARCH_REQUIRE_GPIOLIB
463         help
464           Support for Intel's 80219 and IOP32X (XScale) family of
465           processors.
466
467 config ARCH_IOP33X
468         bool "IOP33x-based"
469         depends on MMU
470         select CPU_XSCALE
471         select PLAT_IOP
472         select PCI
473         select ARCH_REQUIRE_GPIOLIB
474         help
475           Support for Intel's IOP33X (XScale) family of processors.
476
477 config ARCH_IXP23XX
478         bool "IXP23XX-based"
479         depends on MMU
480         select CPU_XSC3
481         select PCI
482         select ARCH_USES_GETTIMEOFFSET
483         select NEED_MACH_MEMORY_H
484         help
485           Support for Intel's IXP23xx (XScale) family of processors.
486
487 config ARCH_IXP2000
488         bool "IXP2400/2800-based"
489         depends on MMU
490         select CPU_XSCALE
491         select PCI
492         select ARCH_USES_GETTIMEOFFSET
493         select NEED_MACH_MEMORY_H
494         help
495           Support for Intel's IXP2400/2800 (XScale) family of processors.
496
497 config ARCH_IXP4XX
498         bool "IXP4xx-based"
499         depends on MMU
500         select CLKSRC_MMIO
501         select CPU_XSCALE
502         select GENERIC_GPIO
503         select GENERIC_CLOCKEVENTS
504         select HAVE_SCHED_CLOCK
505         select MIGHT_HAVE_PCI
506         select DMABOUNCE if PCI
507         help
508           Support for Intel's IXP4XX (XScale) family of processors.
509
510 config ARCH_DOVE
511         bool "Marvell Dove"
512         select CPU_V7
513         select PCI
514         select ARCH_REQUIRE_GPIOLIB
515         select GENERIC_CLOCKEVENTS
516         select PLAT_ORION
517         help
518           Support for the Marvell Dove SoC 88AP510
519
520 config ARCH_KIRKWOOD
521         bool "Marvell Kirkwood"
522         select CPU_FEROCEON
523         select PCI
524         select ARCH_REQUIRE_GPIOLIB
525         select GENERIC_CLOCKEVENTS
526         select PLAT_ORION
527         help
528           Support for the following Marvell Kirkwood series SoCs:
529           88F6180, 88F6192 and 88F6281.
530
531 config ARCH_LPC32XX
532         bool "NXP LPC32XX"
533         select CLKSRC_MMIO
534         select CPU_ARM926T
535         select ARCH_REQUIRE_GPIOLIB
536         select HAVE_IDE
537         select ARM_AMBA
538         select USB_ARCH_HAS_OHCI
539         select CLKDEV_LOOKUP
540         select GENERIC_TIME
541         select GENERIC_CLOCKEVENTS
542         help
543           Support for the NXP LPC32XX family of processors
544
545 config ARCH_MV78XX0
546         bool "Marvell MV78xx0"
547         select CPU_FEROCEON
548         select PCI
549         select ARCH_REQUIRE_GPIOLIB
550         select GENERIC_CLOCKEVENTS
551         select PLAT_ORION
552         help
553           Support for the following Marvell MV78xx0 series SoCs:
554           MV781x0, MV782x0.
555
556 config ARCH_ORION5X
557         bool "Marvell Orion"
558         depends on MMU
559         select CPU_FEROCEON
560         select PCI
561         select ARCH_REQUIRE_GPIOLIB
562         select GENERIC_CLOCKEVENTS
563         select PLAT_ORION
564         help
565           Support for the following Marvell Orion 5x series SoCs:
566           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
567           Orion-2 (5281), Orion-1-90 (6183).
568
569 config ARCH_MMP
570         bool "Marvell PXA168/910/MMP2"
571         depends on MMU
572         select ARCH_REQUIRE_GPIOLIB
573         select CLKDEV_LOOKUP
574         select GENERIC_CLOCKEVENTS
575         select HAVE_SCHED_CLOCK
576         select TICK_ONESHOT
577         select PLAT_PXA
578         select SPARSE_IRQ
579         help
580           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
581
582 config ARCH_KS8695
583         bool "Micrel/Kendin KS8695"
584         select CPU_ARM922T
585         select ARCH_REQUIRE_GPIOLIB
586         select ARCH_USES_GETTIMEOFFSET
587         select NEED_MACH_MEMORY_H
588         help
589           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
590           System-on-Chip devices.
591
592 config ARCH_W90X900
593         bool "Nuvoton W90X900 CPU"
594         select CPU_ARM926T
595         select ARCH_REQUIRE_GPIOLIB
596         select CLKDEV_LOOKUP
597         select CLKSRC_MMIO
598         select GENERIC_CLOCKEVENTS
599         help
600           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
601           At present, the w90x900 has been renamed nuc900, regarding
602           the ARM series product line, you can login the following
603           link address to know more.
604
605           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
606                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
607
608 config ARCH_NUC93X
609         bool "Nuvoton NUC93X CPU"
610         select CPU_ARM926T
611         select CLKDEV_LOOKUP
612         help
613           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
614           low-power and high performance MPEG-4/JPEG multimedia controller chip.
615
616 config ARCH_TEGRA
617         bool "NVIDIA Tegra"
618         select CLKDEV_LOOKUP
619         select CLKSRC_MMIO
620         select GENERIC_TIME
621         select GENERIC_CLOCKEVENTS
622         select GENERIC_GPIO
623         select HAVE_CLK
624         select HAVE_SCHED_CLOCK
625         select ARCH_HAS_CPUFREQ
626         help
627           This enables support for NVIDIA Tegra based systems (Tegra APX,
628           Tegra 6xx and Tegra 2 series).
629
630 config ARCH_PNX4008
631         bool "Philips Nexperia PNX4008 Mobile"
632         select CPU_ARM926T
633         select CLKDEV_LOOKUP
634         select ARCH_USES_GETTIMEOFFSET
635         help
636           This enables support for Philips PNX4008 mobile platform.
637
638 config ARCH_PXA
639         bool "PXA2xx/PXA3xx-based"
640         depends on MMU
641         select ARCH_MTD_XIP
642         select ARCH_HAS_CPUFREQ
643         select CLKDEV_LOOKUP
644         select CLKSRC_MMIO
645         select ARCH_REQUIRE_GPIOLIB
646         select GENERIC_CLOCKEVENTS
647         select HAVE_SCHED_CLOCK
648         select TICK_ONESHOT
649         select PLAT_PXA
650         select SPARSE_IRQ
651         select AUTO_ZRELADDR
652         select MULTI_IRQ_HANDLER
653         help
654           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
655
656 config ARCH_MSM
657         bool "Qualcomm MSM"
658         select HAVE_CLK
659         select GENERIC_CLOCKEVENTS
660         select ARCH_REQUIRE_GPIOLIB
661         select CLKDEV_LOOKUP
662         help
663           Support for Qualcomm MSM/QSD based systems.  This runs on the
664           apps processor of the MSM/QSD and depends on a shared memory
665           interface to the modem processor which runs the baseband
666           stack and controls some vital subsystems
667           (clock and power control, etc).
668
669 config ARCH_SHMOBILE
670         bool "Renesas SH-Mobile / R-Mobile"
671         select HAVE_CLK
672         select CLKDEV_LOOKUP
673         select HAVE_MACH_CLKDEV
674         select GENERIC_CLOCKEVENTS
675         select NO_IOPORT
676         select SPARSE_IRQ
677         select MULTI_IRQ_HANDLER
678         select PM_GENERIC_DOMAINS if PM
679         select NEED_MACH_MEMORY_H
680         help
681           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
682
683 config ARCH_RPC
684         bool "RiscPC"
685         select ARCH_ACORN
686         select FIQ
687         select TIMER_ACORN
688         select ARCH_MAY_HAVE_PC_FDC
689         select HAVE_PATA_PLATFORM
690         select ISA_DMA_API
691         select NO_IOPORT
692         select ARCH_SPARSEMEM_ENABLE
693         select ARCH_USES_GETTIMEOFFSET
694         select NEED_MACH_MEMORY_H
695         help
696           On the Acorn Risc-PC, Linux can support the internal IDE disk and
697           CD-ROM interface, serial and parallel port, and the floppy drive.
698
699 config ARCH_SA1100
700         bool "SA1100-based"
701         select CLKSRC_MMIO
702         select CPU_SA1100
703         select ISA
704         select ARCH_SPARSEMEM_ENABLE
705         select ARCH_MTD_XIP
706         select ARCH_HAS_CPUFREQ
707         select CPU_FREQ
708         select GENERIC_CLOCKEVENTS
709         select HAVE_CLK
710         select HAVE_SCHED_CLOCK
711         select TICK_ONESHOT
712         select ARCH_REQUIRE_GPIOLIB
713         select NEED_MACH_MEMORY_H
714         help
715           Support for StrongARM 11x0 based boards.
716
717 config ARCH_S3C2410
718         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
719         select GENERIC_GPIO
720         select ARCH_HAS_CPUFREQ
721         select HAVE_CLK
722         select CLKDEV_LOOKUP
723         select ARCH_USES_GETTIMEOFFSET
724         select HAVE_S3C2410_I2C if I2C
725         help
726           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
727           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
728           the Samsung SMDK2410 development board (and derivatives).
729
730           Note, the S3C2416 and the S3C2450 are so close that they even share
731           the same SoC ID code. This means that there is no separate machine
732           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
733
734 config ARCH_S3C64XX
735         bool "Samsung S3C64XX"
736         select PLAT_SAMSUNG
737         select CPU_V6
738         select ARM_VIC
739         select HAVE_CLK
740         select CLKDEV_LOOKUP
741         select NO_IOPORT
742         select ARCH_USES_GETTIMEOFFSET
743         select ARCH_HAS_CPUFREQ
744         select ARCH_REQUIRE_GPIOLIB
745         select SAMSUNG_CLKSRC
746         select SAMSUNG_IRQ_VIC_TIMER
747         select SAMSUNG_IRQ_UART
748         select S3C_GPIO_TRACK
749         select S3C_DEV_NAND
750         select USB_ARCH_HAS_OHCI
751         select SAMSUNG_GPIOLIB_4BIT
752         select HAVE_S3C2410_I2C if I2C
753         select HAVE_S3C2410_WATCHDOG if WATCHDOG
754         help
755           Samsung S3C64XX series based systems
756
757 config ARCH_S5P64X0
758         bool "Samsung S5P6440 S5P6450"
759         select CPU_V6
760         select GENERIC_GPIO
761         select HAVE_CLK
762         select CLKDEV_LOOKUP
763         select CLKSRC_MMIO
764         select HAVE_S3C2410_WATCHDOG if WATCHDOG
765         select GENERIC_CLOCKEVENTS
766         select HAVE_SCHED_CLOCK
767         select HAVE_S3C2410_I2C if I2C
768         select HAVE_S3C_RTC if RTC_CLASS
769         help
770           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
771           SMDK6450.
772
773 config ARCH_S5PC100
774         bool "Samsung S5PC100"
775         select GENERIC_GPIO
776         select HAVE_CLK
777         select CLKDEV_LOOKUP
778         select CPU_V7
779         select ARM_L1_CACHE_SHIFT_6
780         select ARCH_USES_GETTIMEOFFSET
781         select HAVE_S3C2410_I2C if I2C
782         select HAVE_S3C_RTC if RTC_CLASS
783         select HAVE_S3C2410_WATCHDOG if WATCHDOG
784         help
785           Samsung S5PC100 series based systems
786
787 config ARCH_S5PV210
788         bool "Samsung S5PV210/S5PC110"
789         select CPU_V7
790         select ARCH_SPARSEMEM_ENABLE
791         select ARCH_HAS_HOLES_MEMORYMODEL
792         select GENERIC_GPIO
793         select HAVE_CLK
794         select CLKDEV_LOOKUP
795         select CLKSRC_MMIO
796         select ARM_L1_CACHE_SHIFT_6
797         select ARCH_HAS_CPUFREQ
798         select GENERIC_CLOCKEVENTS
799         select HAVE_SCHED_CLOCK
800         select HAVE_S3C2410_I2C if I2C
801         select HAVE_S3C_RTC if RTC_CLASS
802         select HAVE_S3C2410_WATCHDOG if WATCHDOG
803         select NEED_MACH_MEMORY_H
804         help
805           Samsung S5PV210/S5PC110 series based systems
806
807 config ARCH_EXYNOS4
808         bool "Samsung EXYNOS4"
809         select CPU_V7
810         select ARCH_SPARSEMEM_ENABLE
811         select ARCH_HAS_HOLES_MEMORYMODEL
812         select GENERIC_GPIO
813         select HAVE_CLK
814         select CLKDEV_LOOKUP
815         select ARCH_HAS_CPUFREQ
816         select GENERIC_CLOCKEVENTS
817         select HAVE_S3C_RTC if RTC_CLASS
818         select HAVE_S3C2410_I2C if I2C
819         select HAVE_S3C2410_WATCHDOG if WATCHDOG
820         select NEED_MACH_MEMORY_H
821         help
822           Samsung EXYNOS4 series based systems
823
824 config ARCH_SHARK
825         bool "Shark"
826         select CPU_SA110
827         select ISA
828         select ISA_DMA
829         select ZONE_DMA
830         select PCI
831         select ARCH_USES_GETTIMEOFFSET
832         select NEED_MACH_MEMORY_H
833         help
834           Support for the StrongARM based Digital DNARD machine, also known
835           as "Shark" (<http://www.shark-linux.de/shark.html>).
836
837 config ARCH_TCC_926
838         bool "Telechips TCC ARM926-based systems"
839         select CLKSRC_MMIO
840         select CPU_ARM926T
841         select HAVE_CLK
842         select CLKDEV_LOOKUP
843         select GENERIC_CLOCKEVENTS
844         help
845           Support for Telechips TCC ARM926-based systems.
846
847 config ARCH_U300
848         bool "ST-Ericsson U300 Series"
849         depends on MMU
850         select CLKSRC_MMIO
851         select CPU_ARM926T
852         select HAVE_SCHED_CLOCK
853         select HAVE_TCM
854         select ARM_AMBA
855         select ARM_VIC
856         select GENERIC_CLOCKEVENTS
857         select CLKDEV_LOOKUP
858         select HAVE_MACH_CLKDEV
859         select GENERIC_GPIO
860         select NEED_MACH_MEMORY_H
861         help
862           Support for ST-Ericsson U300 series mobile platforms.
863
864 config ARCH_U8500
865         bool "ST-Ericsson U8500 Series"
866         select CPU_V7
867         select ARM_AMBA
868         select GENERIC_CLOCKEVENTS
869         select CLKDEV_LOOKUP
870         select ARCH_REQUIRE_GPIOLIB
871         select ARCH_HAS_CPUFREQ
872         help
873           Support for ST-Ericsson's Ux500 architecture
874
875 config ARCH_NOMADIK
876         bool "STMicroelectronics Nomadik"
877         select ARM_AMBA
878         select ARM_VIC
879         select CPU_ARM926T
880         select CLKDEV_LOOKUP
881         select GENERIC_CLOCKEVENTS
882         select ARCH_REQUIRE_GPIOLIB
883         help
884           Support for the Nomadik platform by ST-Ericsson
885
886 config ARCH_DAVINCI
887         bool "TI DaVinci"
888         select GENERIC_CLOCKEVENTS
889         select ARCH_REQUIRE_GPIOLIB
890         select ZONE_DMA
891         select HAVE_IDE
892         select CLKDEV_LOOKUP
893         select GENERIC_ALLOCATOR
894         select GENERIC_IRQ_CHIP
895         select ARCH_HAS_HOLES_MEMORYMODEL
896         help
897           Support for TI's DaVinci platform.
898
899 config ARCH_OMAP
900         bool "TI OMAP"
901         select HAVE_CLK
902         select ARCH_REQUIRE_GPIOLIB
903         select ARCH_HAS_CPUFREQ
904         select CLKSRC_MMIO
905         select GENERIC_CLOCKEVENTS
906         select HAVE_SCHED_CLOCK
907         select ARCH_HAS_HOLES_MEMORYMODEL
908         help
909           Support for TI's OMAP platform (OMAP1/2/3/4).
910
911 config PLAT_SPEAR
912         bool "ST SPEAr"
913         select ARM_AMBA
914         select ARCH_REQUIRE_GPIOLIB
915         select CLKDEV_LOOKUP
916         select CLKSRC_MMIO
917         select GENERIC_CLOCKEVENTS
918         select HAVE_CLK
919         help
920           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
921
922 config ARCH_VT8500
923         bool "VIA/WonderMedia 85xx"
924         select CPU_ARM926T
925         select GENERIC_GPIO
926         select ARCH_HAS_CPUFREQ
927         select GENERIC_CLOCKEVENTS
928         select ARCH_REQUIRE_GPIOLIB
929         select HAVE_PWM
930         help
931           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
932
933 config ARCH_ZYNQ
934         bool "Xilinx Zynq ARM Cortex A9 Platform"
935         select CPU_V7
936         select GENERIC_TIME
937         select GENERIC_CLOCKEVENTS
938         select CLKDEV_LOOKUP
939         select ARM_GIC
940         select ARM_AMBA
941         select ICST
942         select USE_OF
943         help
944           Support for Xilinx Zynq ARM Cortex A9 Platform
945 endchoice
946
947 #
948 # This is sorted alphabetically by mach-* pathname.  However, plat-*
949 # Kconfigs may be included either alphabetically (according to the
950 # plat- suffix) or along side the corresponding mach-* source.
951 #
952 source "arch/arm/mach-at91/Kconfig"
953
954 source "arch/arm/mach-bcmring/Kconfig"
955
956 source "arch/arm/mach-clps711x/Kconfig"
957
958 source "arch/arm/mach-cns3xxx/Kconfig"
959
960 source "arch/arm/mach-davinci/Kconfig"
961
962 source "arch/arm/mach-dove/Kconfig"
963
964 source "arch/arm/mach-ep93xx/Kconfig"
965
966 source "arch/arm/mach-footbridge/Kconfig"
967
968 source "arch/arm/mach-gemini/Kconfig"
969
970 source "arch/arm/mach-h720x/Kconfig"
971
972 source "arch/arm/mach-integrator/Kconfig"
973
974 source "arch/arm/mach-iop32x/Kconfig"
975
976 source "arch/arm/mach-iop33x/Kconfig"
977
978 source "arch/arm/mach-iop13xx/Kconfig"
979
980 source "arch/arm/mach-ixp4xx/Kconfig"
981
982 source "arch/arm/mach-ixp2000/Kconfig"
983
984 source "arch/arm/mach-ixp23xx/Kconfig"
985
986 source "arch/arm/mach-kirkwood/Kconfig"
987
988 source "arch/arm/mach-ks8695/Kconfig"
989
990 source "arch/arm/mach-lpc32xx/Kconfig"
991
992 source "arch/arm/mach-msm/Kconfig"
993
994 source "arch/arm/mach-mv78xx0/Kconfig"
995
996 source "arch/arm/plat-mxc/Kconfig"
997
998 source "arch/arm/mach-mxs/Kconfig"
999
1000 source "arch/arm/mach-netx/Kconfig"
1001
1002 source "arch/arm/mach-nomadik/Kconfig"
1003 source "arch/arm/plat-nomadik/Kconfig"
1004
1005 source "arch/arm/mach-nuc93x/Kconfig"
1006
1007 source "arch/arm/plat-omap/Kconfig"
1008
1009 source "arch/arm/mach-omap1/Kconfig"
1010
1011 source "arch/arm/mach-omap2/Kconfig"
1012
1013 source "arch/arm/mach-orion5x/Kconfig"
1014
1015 source "arch/arm/mach-pxa/Kconfig"
1016 source "arch/arm/plat-pxa/Kconfig"
1017
1018 source "arch/arm/mach-mmp/Kconfig"
1019
1020 source "arch/arm/mach-realview/Kconfig"
1021
1022 source "arch/arm/mach-sa1100/Kconfig"
1023
1024 source "arch/arm/plat-samsung/Kconfig"
1025 source "arch/arm/plat-s3c24xx/Kconfig"
1026 source "arch/arm/plat-s5p/Kconfig"
1027
1028 source "arch/arm/plat-spear/Kconfig"
1029
1030 source "arch/arm/plat-tcc/Kconfig"
1031
1032 if ARCH_S3C2410
1033 source "arch/arm/mach-s3c2410/Kconfig"
1034 source "arch/arm/mach-s3c2412/Kconfig"
1035 source "arch/arm/mach-s3c2416/Kconfig"
1036 source "arch/arm/mach-s3c2440/Kconfig"
1037 source "arch/arm/mach-s3c2443/Kconfig"
1038 endif
1039
1040 if ARCH_S3C64XX
1041 source "arch/arm/mach-s3c64xx/Kconfig"
1042 endif
1043
1044 source "arch/arm/mach-s5p64x0/Kconfig"
1045
1046 source "arch/arm/mach-s5pc100/Kconfig"
1047
1048 source "arch/arm/mach-s5pv210/Kconfig"
1049
1050 source "arch/arm/mach-exynos4/Kconfig"
1051
1052 source "arch/arm/mach-shmobile/Kconfig"
1053
1054 source "arch/arm/mach-tegra/Kconfig"
1055
1056 source "arch/arm/mach-u300/Kconfig"
1057
1058 source "arch/arm/mach-ux500/Kconfig"
1059
1060 source "arch/arm/mach-versatile/Kconfig"
1061
1062 source "arch/arm/mach-vexpress/Kconfig"
1063 source "arch/arm/plat-versatile/Kconfig"
1064
1065 source "arch/arm/mach-vt8500/Kconfig"
1066
1067 source "arch/arm/mach-w90x900/Kconfig"
1068
1069 # Definitions to make life easier
1070 config ARCH_ACORN
1071         bool
1072
1073 config PLAT_IOP
1074         bool
1075         select GENERIC_CLOCKEVENTS
1076         select HAVE_SCHED_CLOCK
1077
1078 config PLAT_ORION
1079         bool
1080         select CLKSRC_MMIO
1081         select GENERIC_IRQ_CHIP
1082         select HAVE_SCHED_CLOCK
1083
1084 config PLAT_PXA
1085         bool
1086
1087 config PLAT_VERSATILE
1088         bool
1089
1090 config ARM_TIMER_SP804
1091         bool
1092         select CLKSRC_MMIO
1093
1094 source arch/arm/mm/Kconfig
1095
1096 config IWMMXT
1097         bool "Enable iWMMXt support"
1098         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1099         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1100         help
1101           Enable support for iWMMXt context switching at run time if
1102           running on a CPU that supports it.
1103
1104 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1105 config XSCALE_PMU
1106         bool
1107         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1108         default y
1109
1110 config CPU_HAS_PMU
1111         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1112                    (!ARCH_OMAP3 || OMAP3_EMU)
1113         default y
1114         bool
1115
1116 config MULTI_IRQ_HANDLER
1117         bool
1118         help
1119           Allow each machine to specify it's own IRQ handler at run time.
1120
1121 if !MMU
1122 source "arch/arm/Kconfig-nommu"
1123 endif
1124
1125 config ARM_ERRATA_411920
1126         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1127         depends on CPU_V6 || CPU_V6K
1128         help
1129           Invalidation of the Instruction Cache operation can
1130           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1131           It does not affect the MPCore. This option enables the ARM Ltd.
1132           recommended workaround.
1133
1134 config ARM_ERRATA_430973
1135         bool "ARM errata: Stale prediction on replaced interworking branch"
1136         depends on CPU_V7
1137         help
1138           This option enables the workaround for the 430973 Cortex-A8
1139           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1140           interworking branch is replaced with another code sequence at the
1141           same virtual address, whether due to self-modifying code or virtual
1142           to physical address re-mapping, Cortex-A8 does not recover from the
1143           stale interworking branch prediction. This results in Cortex-A8
1144           executing the new code sequence in the incorrect ARM or Thumb state.
1145           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1146           and also flushes the branch target cache at every context switch.
1147           Note that setting specific bits in the ACTLR register may not be
1148           available in non-secure mode.
1149
1150 config ARM_ERRATA_458693
1151         bool "ARM errata: Processor deadlock when a false hazard is created"
1152         depends on CPU_V7
1153         help
1154           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1155           erratum. For very specific sequences of memory operations, it is
1156           possible for a hazard condition intended for a cache line to instead
1157           be incorrectly associated with a different cache line. This false
1158           hazard might then cause a processor deadlock. The workaround enables
1159           the L1 caching of the NEON accesses and disables the PLD instruction
1160           in the ACTLR register. Note that setting specific bits in the ACTLR
1161           register may not be available in non-secure mode.
1162
1163 config ARM_ERRATA_460075
1164         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1165         depends on CPU_V7
1166         help
1167           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1168           erratum. Any asynchronous access to the L2 cache may encounter a
1169           situation in which recent store transactions to the L2 cache are lost
1170           and overwritten with stale memory contents from external memory. The
1171           workaround disables the write-allocate mode for the L2 cache via the
1172           ACTLR register. Note that setting specific bits in the ACTLR register
1173           may not be available in non-secure mode.
1174
1175 config ARM_ERRATA_742230
1176         bool "ARM errata: DMB operation may be faulty"
1177         depends on CPU_V7 && SMP
1178         help
1179           This option enables the workaround for the 742230 Cortex-A9
1180           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1181           between two write operations may not ensure the correct visibility
1182           ordering of the two writes. This workaround sets a specific bit in
1183           the diagnostic register of the Cortex-A9 which causes the DMB
1184           instruction to behave as a DSB, ensuring the correct behaviour of
1185           the two writes.
1186
1187 config ARM_ERRATA_742231
1188         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1189         depends on CPU_V7 && SMP
1190         help
1191           This option enables the workaround for the 742231 Cortex-A9
1192           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1193           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1194           accessing some data located in the same cache line, may get corrupted
1195           data due to bad handling of the address hazard when the line gets
1196           replaced from one of the CPUs at the same time as another CPU is
1197           accessing it. This workaround sets specific bits in the diagnostic
1198           register of the Cortex-A9 which reduces the linefill issuing
1199           capabilities of the processor.
1200
1201 config PL310_ERRATA_588369
1202         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1203         depends on CACHE_L2X0
1204         help
1205            The PL310 L2 cache controller implements three types of Clean &
1206            Invalidate maintenance operations: by Physical Address
1207            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1208            They are architecturally defined to behave as the execution of a
1209            clean operation followed immediately by an invalidate operation,
1210            both performing to the same memory location. This functionality
1211            is not correctly implemented in PL310 as clean lines are not
1212            invalidated as a result of these operations.
1213
1214 config ARM_ERRATA_720789
1215         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1216         depends on CPU_V7 && SMP
1217         help
1218           This option enables the workaround for the 720789 Cortex-A9 (prior to
1219           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1220           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1221           As a consequence of this erratum, some TLB entries which should be
1222           invalidated are not, resulting in an incoherency in the system page
1223           tables. The workaround changes the TLB flushing routines to invalidate
1224           entries regardless of the ASID.
1225
1226 config PL310_ERRATA_727915
1227         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1228         depends on CACHE_L2X0
1229         help
1230           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1231           operation (offset 0x7FC). This operation runs in background so that
1232           PL310 can handle normal accesses while it is in progress. Under very
1233           rare circumstances, due to this erratum, write data can be lost when
1234           PL310 treats a cacheable write transaction during a Clean &
1235           Invalidate by Way operation.
1236
1237 config ARM_ERRATA_743622
1238         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1239         depends on CPU_V7
1240         help
1241           This option enables the workaround for the 743622 Cortex-A9
1242           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1243           optimisation in the Cortex-A9 Store Buffer may lead to data
1244           corruption. This workaround sets a specific bit in the diagnostic
1245           register of the Cortex-A9 which disables the Store Buffer
1246           optimisation, preventing the defect from occurring. This has no
1247           visible impact on the overall performance or power consumption of the
1248           processor.
1249
1250 config ARM_ERRATA_751472
1251         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1252         depends on CPU_V7 && SMP
1253         help
1254           This option enables the workaround for the 751472 Cortex-A9 (prior
1255           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1256           completion of a following broadcasted operation if the second
1257           operation is received by a CPU before the ICIALLUIS has completed,
1258           potentially leading to corrupted entries in the cache or TLB.
1259
1260 config ARM_ERRATA_753970
1261         bool "ARM errata: cache sync operation may be faulty"
1262         depends on CACHE_PL310
1263         help
1264           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1265
1266           Under some condition the effect of cache sync operation on
1267           the store buffer still remains when the operation completes.
1268           This means that the store buffer is always asked to drain and
1269           this prevents it from merging any further writes. The workaround
1270           is to replace the normal offset of cache sync operation (0x730)
1271           by another offset targeting an unmapped PL310 register 0x740.
1272           This has the same effect as the cache sync operation: store buffer
1273           drain and waiting for all buffers empty.
1274
1275 config ARM_ERRATA_754322
1276         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1277         depends on CPU_V7
1278         help
1279           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1280           r3p*) erratum. A speculative memory access may cause a page table walk
1281           which starts prior to an ASID switch but completes afterwards. This
1282           can populate the micro-TLB with a stale entry which may be hit with
1283           the new ASID. This workaround places two dsb instructions in the mm
1284           switching code so that no page table walks can cross the ASID switch.
1285
1286 config ARM_ERRATA_754327
1287         bool "ARM errata: no automatic Store Buffer drain"
1288         depends on CPU_V7 && SMP
1289         help
1290           This option enables the workaround for the 754327 Cortex-A9 (prior to
1291           r2p0) erratum. The Store Buffer does not have any automatic draining
1292           mechanism and therefore a livelock may occur if an external agent
1293           continuously polls a memory location waiting to observe an update.
1294           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1295           written polling loops from denying visibility of updates to memory.
1296
1297 config ARM_ERRATA_364296
1298         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1299         depends on CPU_V6 && !SMP
1300         help
1301           This options enables the workaround for the 364296 ARM1136
1302           r0p2 erratum (possible cache data corruption with
1303           hit-under-miss enabled). It sets the undocumented bit 31 in
1304           the auxiliary control register and the FI bit in the control
1305           register, thus disabling hit-under-miss without putting the
1306           processor into full low interrupt latency mode. ARM11MPCore
1307           is not affected.
1308
1309 config ARM_ERRATA_764369
1310         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1311         depends on CPU_V7 && SMP
1312         help
1313           This option enables the workaround for erratum 764369
1314           affecting Cortex-A9 MPCore with two or more processors (all
1315           current revisions). Under certain timing circumstances, a data
1316           cache line maintenance operation by MVA targeting an Inner
1317           Shareable memory region may fail to proceed up to either the
1318           Point of Coherency or to the Point of Unification of the
1319           system. This workaround adds a DSB instruction before the
1320           relevant cache maintenance functions and sets a specific bit
1321           in the diagnostic control register of the SCU.
1322
1323 endmenu
1324
1325 source "arch/arm/common/Kconfig"
1326
1327 menu "Bus support"
1328
1329 config ARM_AMBA
1330         bool
1331
1332 config ISA
1333         bool
1334         help
1335           Find out whether you have ISA slots on your motherboard.  ISA is the
1336           name of a bus system, i.e. the way the CPU talks to the other stuff
1337           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1338           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1339           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1340
1341 # Select ISA DMA controller support
1342 config ISA_DMA
1343         bool
1344         select ISA_DMA_API
1345
1346 # Select ISA DMA interface
1347 config ISA_DMA_API
1348         bool
1349
1350 config PCI
1351         bool "PCI support" if MIGHT_HAVE_PCI
1352         help
1353           Find out whether you have a PCI motherboard. PCI is the name of a
1354           bus system, i.e. the way the CPU talks to the other stuff inside
1355           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1356           VESA. If you have PCI, say Y, otherwise N.
1357
1358 config PCI_DOMAINS
1359         bool
1360         depends on PCI
1361
1362 config PCI_NANOENGINE
1363         bool "BSE nanoEngine PCI support"
1364         depends on SA1100_NANOENGINE
1365         help
1366           Enable PCI on the BSE nanoEngine board.
1367
1368 config PCI_SYSCALL
1369         def_bool PCI
1370
1371 # Select the host bridge type
1372 config PCI_HOST_VIA82C505
1373         bool
1374         depends on PCI && ARCH_SHARK
1375         default y
1376
1377 config PCI_HOST_ITE8152
1378         bool
1379         depends on PCI && MACH_ARMCORE
1380         default y
1381         select DMABOUNCE
1382
1383 source "drivers/pci/Kconfig"
1384
1385 source "drivers/pcmcia/Kconfig"
1386
1387 endmenu
1388
1389 menu "Kernel Features"
1390
1391 source "kernel/time/Kconfig"
1392
1393 config SMP
1394         bool "Symmetric Multi-Processing"
1395         depends on CPU_V6K || CPU_V7
1396         depends on GENERIC_CLOCKEVENTS
1397         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1398                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1399                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1400                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1401         select USE_GENERIC_SMP_HELPERS
1402         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1403         help
1404           This enables support for systems with more than one CPU. If you have
1405           a system with only one CPU, like most personal computers, say N. If
1406           you have a system with more than one CPU, say Y.
1407
1408           If you say N here, the kernel will run on single and multiprocessor
1409           machines, but will use only one CPU of a multiprocessor machine. If
1410           you say Y here, the kernel will run on many, but not all, single
1411           processor machines. On a single processor machine, the kernel will
1412           run faster if you say N here.
1413
1414           See also <file:Documentation/i386/IO-APIC.txt>,
1415           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1416           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1417
1418           If you don't know what to do here, say N.
1419
1420 config SMP_ON_UP
1421         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1422         depends on EXPERIMENTAL
1423         depends on SMP && !XIP_KERNEL
1424         default y
1425         help
1426           SMP kernels contain instructions which fail on non-SMP processors.
1427           Enabling this option allows the kernel to modify itself to make
1428           these instructions safe.  Disabling it allows about 1K of space
1429           savings.
1430
1431           If you don't know what to do here, say Y.
1432
1433 config HAVE_ARM_SCU
1434         bool
1435         help
1436           This option enables support for the ARM system coherency unit
1437
1438 config HAVE_ARM_TWD
1439         bool
1440         depends on SMP
1441         select TICK_ONESHOT
1442         help
1443           This options enables support for the ARM timer and watchdog unit
1444
1445 choice
1446         prompt "Memory split"
1447         default VMSPLIT_3G
1448         help
1449           Select the desired split between kernel and user memory.
1450
1451           If you are not absolutely sure what you are doing, leave this
1452           option alone!
1453
1454         config VMSPLIT_3G
1455                 bool "3G/1G user/kernel split"
1456         config VMSPLIT_2G
1457                 bool "2G/2G user/kernel split"
1458         config VMSPLIT_1G
1459                 bool "1G/3G user/kernel split"
1460 endchoice
1461
1462 config PAGE_OFFSET
1463         hex
1464         default 0x40000000 if VMSPLIT_1G
1465         default 0x80000000 if VMSPLIT_2G
1466         default 0xC0000000
1467
1468 config NR_CPUS
1469         int "Maximum number of CPUs (2-32)"
1470         range 2 32
1471         depends on SMP
1472         default "4"
1473
1474 config HOTPLUG_CPU
1475         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1476         depends on SMP && HOTPLUG && EXPERIMENTAL
1477         help
1478           Say Y here to experiment with turning CPUs off and on.  CPUs
1479           can be controlled through /sys/devices/system/cpu.
1480
1481 config LOCAL_TIMERS
1482         bool "Use local timer interrupts"
1483         depends on SMP
1484         default y
1485         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1486         help
1487           Enable support for local timers on SMP platforms, rather then the
1488           legacy IPI broadcast method.  Local timers allows the system
1489           accounting to be spread across the timer interval, preventing a
1490           "thundering herd" at every timer tick.
1491
1492 source kernel/Kconfig.preempt
1493
1494 config HZ
1495         int
1496         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1497                 ARCH_S5PV210 || ARCH_EXYNOS4
1498         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1499         default AT91_TIMER_HZ if ARCH_AT91
1500         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1501         default 100
1502
1503 config THUMB2_KERNEL
1504         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1505         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1506         select AEABI
1507         select ARM_ASM_UNIFIED
1508         help
1509           By enabling this option, the kernel will be compiled in
1510           Thumb-2 mode. A compiler/assembler that understand the unified
1511           ARM-Thumb syntax is needed.
1512
1513           If unsure, say N.
1514
1515 config THUMB2_AVOID_R_ARM_THM_JUMP11
1516         bool "Work around buggy Thumb-2 short branch relocations in gas"
1517         depends on THUMB2_KERNEL && MODULES
1518         default y
1519         help
1520           Various binutils versions can resolve Thumb-2 branches to
1521           locally-defined, preemptible global symbols as short-range "b.n"
1522           branch instructions.
1523
1524           This is a problem, because there's no guarantee the final
1525           destination of the symbol, or any candidate locations for a
1526           trampoline, are within range of the branch.  For this reason, the
1527           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1528           relocation in modules at all, and it makes little sense to add
1529           support.
1530
1531           The symptom is that the kernel fails with an "unsupported
1532           relocation" error when loading some modules.
1533
1534           Until fixed tools are available, passing
1535           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1536           code which hits this problem, at the cost of a bit of extra runtime
1537           stack usage in some cases.
1538
1539           The problem is described in more detail at:
1540               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1541
1542           Only Thumb-2 kernels are affected.
1543
1544           Unless you are sure your tools don't have this problem, say Y.
1545
1546 config ARM_ASM_UNIFIED
1547         bool
1548
1549 config AEABI
1550         bool "Use the ARM EABI to compile the kernel"
1551         help
1552           This option allows for the kernel to be compiled using the latest
1553           ARM ABI (aka EABI).  This is only useful if you are using a user
1554           space environment that is also compiled with EABI.
1555
1556           Since there are major incompatibilities between the legacy ABI and
1557           EABI, especially with regard to structure member alignment, this
1558           option also changes the kernel syscall calling convention to
1559           disambiguate both ABIs and allow for backward compatibility support
1560           (selected with CONFIG_OABI_COMPAT).
1561
1562           To use this you need GCC version 4.0.0 or later.
1563
1564 config OABI_COMPAT
1565         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1566         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1567         default y
1568         help
1569           This option preserves the old syscall interface along with the
1570           new (ARM EABI) one. It also provides a compatibility layer to
1571           intercept syscalls that have structure arguments which layout
1572           in memory differs between the legacy ABI and the new ARM EABI
1573           (only for non "thumb" binaries). This option adds a tiny
1574           overhead to all syscalls and produces a slightly larger kernel.
1575           If you know you'll be using only pure EABI user space then you
1576           can say N here. If this option is not selected and you attempt
1577           to execute a legacy ABI binary then the result will be
1578           UNPREDICTABLE (in fact it can be predicted that it won't work
1579           at all). If in doubt say Y.
1580
1581 config ARCH_HAS_HOLES_MEMORYMODEL
1582         bool
1583
1584 config ARCH_SPARSEMEM_ENABLE
1585         bool
1586
1587 config ARCH_SPARSEMEM_DEFAULT
1588         def_bool ARCH_SPARSEMEM_ENABLE
1589
1590 config ARCH_SELECT_MEMORY_MODEL
1591         def_bool ARCH_SPARSEMEM_ENABLE
1592
1593 config HAVE_ARCH_PFN_VALID
1594         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1595
1596 config HIGHMEM
1597         bool "High Memory Support"
1598         depends on MMU
1599         help
1600           The address space of ARM processors is only 4 Gigabytes large
1601           and it has to accommodate user address space, kernel address
1602           space as well as some memory mapped IO. That means that, if you
1603           have a large amount of physical memory and/or IO, not all of the
1604           memory can be "permanently mapped" by the kernel. The physical
1605           memory that is not permanently mapped is called "high memory".
1606
1607           Depending on the selected kernel/user memory split, minimum
1608           vmalloc space and actual amount of RAM, you may not need this
1609           option which should result in a slightly faster kernel.
1610
1611           If unsure, say n.
1612
1613 config HIGHPTE
1614         bool "Allocate 2nd-level pagetables from highmem"
1615         depends on HIGHMEM
1616
1617 config HW_PERF_EVENTS
1618         bool "Enable hardware performance counter support for perf events"
1619         depends on PERF_EVENTS && CPU_HAS_PMU
1620         default y
1621         help
1622           Enable hardware performance counter support for perf events. If
1623           disabled, perf events will use software events only.
1624
1625 source "mm/Kconfig"
1626
1627 config FORCE_MAX_ZONEORDER
1628         int "Maximum zone order" if ARCH_SHMOBILE
1629         range 11 64 if ARCH_SHMOBILE
1630         default "9" if SA1111
1631         default "11"
1632         help
1633           The kernel memory allocator divides physically contiguous memory
1634           blocks into "zones", where each zone is a power of two number of
1635           pages.  This option selects the largest power of two that the kernel
1636           keeps in the memory allocator.  If you need to allocate very large
1637           blocks of physically contiguous memory, then you may need to
1638           increase this value.
1639
1640           This config option is actually maximum order plus one. For example,
1641           a value of 11 means that the largest free memory block is 2^10 pages.
1642
1643 config LEDS
1644         bool "Timer and CPU usage LEDs"
1645         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1646                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1647                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1648                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1649                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1650                    ARCH_AT91 || ARCH_DAVINCI || \
1651                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1652         help
1653           If you say Y here, the LEDs on your machine will be used
1654           to provide useful information about your current system status.
1655
1656           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1657           be able to select which LEDs are active using the options below. If
1658           you are compiling a kernel for the EBSA-110 or the LART however, the
1659           red LED will simply flash regularly to indicate that the system is
1660           still functional. It is safe to say Y here if you have a CATS
1661           system, but the driver will do nothing.
1662
1663 config LEDS_TIMER
1664         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1665                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1666                             || MACH_OMAP_PERSEUS2
1667         depends on LEDS
1668         depends on !GENERIC_CLOCKEVENTS
1669         default y if ARCH_EBSA110
1670         help
1671           If you say Y here, one of the system LEDs (the green one on the
1672           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1673           will flash regularly to indicate that the system is still
1674           operational. This is mainly useful to kernel hackers who are
1675           debugging unstable kernels.
1676
1677           The LART uses the same LED for both Timer LED and CPU usage LED
1678           functions. You may choose to use both, but the Timer LED function
1679           will overrule the CPU usage LED.
1680
1681 config LEDS_CPU
1682         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1683                         !ARCH_OMAP) \
1684                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1685                         || MACH_OMAP_PERSEUS2
1686         depends on LEDS
1687         help
1688           If you say Y here, the red LED will be used to give a good real
1689           time indication of CPU usage, by lighting whenever the idle task
1690           is not currently executing.
1691
1692           The LART uses the same LED for both Timer LED and CPU usage LED
1693           functions. You may choose to use both, but the Timer LED function
1694           will overrule the CPU usage LED.
1695
1696 config ALIGNMENT_TRAP
1697         bool
1698         depends on CPU_CP15_MMU
1699         default y if !ARCH_EBSA110
1700         select HAVE_PROC_CPU if PROC_FS
1701         help
1702           ARM processors cannot fetch/store information which is not
1703           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1704           address divisible by 4. On 32-bit ARM processors, these non-aligned
1705           fetch/store instructions will be emulated in software if you say
1706           here, which has a severe performance impact. This is necessary for
1707           correct operation of some network protocols. With an IP-only
1708           configuration it is safe to say N, otherwise say Y.
1709
1710 config UACCESS_WITH_MEMCPY
1711         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1712         depends on MMU && EXPERIMENTAL
1713         default y if CPU_FEROCEON
1714         help
1715           Implement faster copy_to_user and clear_user methods for CPU
1716           cores where a 8-word STM instruction give significantly higher
1717           memory write throughput than a sequence of individual 32bit stores.
1718
1719           A possible side effect is a slight increase in scheduling latency
1720           between threads sharing the same address space if they invoke
1721           such copy operations with large buffers.
1722
1723           However, if the CPU data cache is using a write-allocate mode,
1724           this option is unlikely to provide any performance gain.
1725
1726 config SECCOMP
1727         bool
1728         prompt "Enable seccomp to safely compute untrusted bytecode"
1729         ---help---
1730           This kernel feature is useful for number crunching applications
1731           that may need to compute untrusted bytecode during their
1732           execution. By using pipes or other transports made available to
1733           the process as file descriptors supporting the read/write
1734           syscalls, it's possible to isolate those applications in
1735           their own address space using seccomp. Once seccomp is
1736           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1737           and the task is only allowed to execute a few safe syscalls
1738           defined by each seccomp mode.
1739
1740 config CC_STACKPROTECTOR
1741         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1742         depends on EXPERIMENTAL
1743         help
1744           This option turns on the -fstack-protector GCC feature. This
1745           feature puts, at the beginning of functions, a canary value on
1746           the stack just before the return address, and validates
1747           the value just before actually returning.  Stack based buffer
1748           overflows (that need to overwrite this return address) now also
1749           overwrite the canary, which gets detected and the attack is then
1750           neutralized via a kernel panic.
1751           This feature requires gcc version 4.2 or above.
1752
1753 config DEPRECATED_PARAM_STRUCT
1754         bool "Provide old way to pass kernel parameters"
1755         help
1756           This was deprecated in 2001 and announced to live on for 5 years.
1757           Some old boot loaders still use this way.
1758
1759 endmenu
1760
1761 menu "Boot options"
1762
1763 config USE_OF
1764         bool "Flattened Device Tree support"
1765         select OF
1766         select OF_EARLY_FLATTREE
1767         select IRQ_DOMAIN
1768         help
1769           Include support for flattened device tree machine descriptions.
1770
1771 # Compressed boot loader in ROM.  Yes, we really want to ask about
1772 # TEXT and BSS so we preserve their values in the config files.
1773 config ZBOOT_ROM_TEXT
1774         hex "Compressed ROM boot loader base address"
1775         default "0"
1776         help
1777           The physical address at which the ROM-able zImage is to be
1778           placed in the target.  Platforms which normally make use of
1779           ROM-able zImage formats normally set this to a suitable
1780           value in their defconfig file.
1781
1782           If ZBOOT_ROM is not enabled, this has no effect.
1783
1784 config ZBOOT_ROM_BSS
1785         hex "Compressed ROM boot loader BSS address"
1786         default "0"
1787         help
1788           The base address of an area of read/write memory in the target
1789           for the ROM-able zImage which must be available while the
1790           decompressor is running. It must be large enough to hold the
1791           entire decompressed kernel plus an additional 128 KiB.
1792           Platforms which normally make use of ROM-able zImage formats
1793           normally set this to a suitable value in their defconfig file.
1794
1795           If ZBOOT_ROM is not enabled, this has no effect.
1796
1797 config ZBOOT_ROM
1798         bool "Compressed boot loader in ROM/flash"
1799         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1800         help
1801           Say Y here if you intend to execute your compressed kernel image
1802           (zImage) directly from ROM or flash.  If unsure, say N.
1803
1804 choice
1805         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1806         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1807         default ZBOOT_ROM_NONE
1808         help
1809           Include experimental SD/MMC loading code in the ROM-able zImage.
1810           With this enabled it is possible to write the the ROM-able zImage
1811           kernel image to an MMC or SD card and boot the kernel straight
1812           from the reset vector. At reset the processor Mask ROM will load
1813           the first part of the the ROM-able zImage which in turn loads the
1814           rest the kernel image to RAM.
1815
1816 config ZBOOT_ROM_NONE
1817         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1818         help
1819           Do not load image from SD or MMC
1820
1821 config ZBOOT_ROM_MMCIF
1822         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1823         help
1824           Load image from MMCIF hardware block.
1825
1826 config ZBOOT_ROM_SH_MOBILE_SDHI
1827         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1828         help
1829           Load image from SDHI hardware block
1830
1831 endchoice
1832
1833 config CMDLINE
1834         string "Default kernel command string"
1835         default ""
1836         help
1837           On some architectures (EBSA110 and CATS), there is currently no way
1838           for the boot loader to pass arguments to the kernel. For these
1839           architectures, you should supply some command-line options at build
1840           time by entering them here. As a minimum, you should specify the
1841           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1842
1843 choice
1844         prompt "Kernel command line type" if CMDLINE != ""
1845         default CMDLINE_FROM_BOOTLOADER
1846
1847 config CMDLINE_FROM_BOOTLOADER
1848         bool "Use bootloader kernel arguments if available"
1849         help
1850           Uses the command-line options passed by the boot loader. If
1851           the boot loader doesn't provide any, the default kernel command
1852           string provided in CMDLINE will be used.
1853
1854 config CMDLINE_EXTEND
1855         bool "Extend bootloader kernel arguments"
1856         help
1857           The command-line arguments provided by the boot loader will be
1858           appended to the default kernel command string.
1859
1860 config CMDLINE_FORCE
1861         bool "Always use the default kernel command string"
1862         help
1863           Always use the default kernel command string, even if the boot
1864           loader passes other arguments to the kernel.
1865           This is useful if you cannot or don't want to change the
1866           command-line options your boot loader passes to the kernel.
1867 endchoice
1868
1869 config XIP_KERNEL
1870         bool "Kernel Execute-In-Place from ROM"
1871         depends on !ZBOOT_ROM
1872         help
1873           Execute-In-Place allows the kernel to run from non-volatile storage
1874           directly addressable by the CPU, such as NOR flash. This saves RAM
1875           space since the text section of the kernel is not loaded from flash
1876           to RAM.  Read-write sections, such as the data section and stack,
1877           are still copied to RAM.  The XIP kernel is not compressed since
1878           it has to run directly from flash, so it will take more space to
1879           store it.  The flash address used to link the kernel object files,
1880           and for storing it, is configuration dependent. Therefore, if you
1881           say Y here, you must know the proper physical address where to
1882           store the kernel image depending on your own flash memory usage.
1883
1884           Also note that the make target becomes "make xipImage" rather than
1885           "make zImage" or "make Image".  The final kernel binary to put in
1886           ROM memory will be arch/arm/boot/xipImage.
1887
1888           If unsure, say N.
1889
1890 config XIP_PHYS_ADDR
1891         hex "XIP Kernel Physical Location"
1892         depends on XIP_KERNEL
1893         default "0x00080000"
1894         help
1895           This is the physical address in your flash memory the kernel will
1896           be linked for and stored to.  This address is dependent on your
1897           own flash usage.
1898
1899 config KEXEC
1900         bool "Kexec system call (EXPERIMENTAL)"
1901         depends on EXPERIMENTAL
1902         help
1903           kexec is a system call that implements the ability to shutdown your
1904           current kernel, and to start another kernel.  It is like a reboot
1905           but it is independent of the system firmware.   And like a reboot
1906           you can start any kernel with it, not just Linux.
1907
1908           It is an ongoing process to be certain the hardware in a machine
1909           is properly shutdown, so do not be surprised if this code does not
1910           initially work for you.  It may help to enable device hotplugging
1911           support.
1912
1913 config ATAGS_PROC
1914         bool "Export atags in procfs"
1915         depends on KEXEC
1916         default y
1917         help
1918           Should the atags used to boot the kernel be exported in an "atags"
1919           file in procfs. Useful with kexec.
1920
1921 config CRASH_DUMP
1922         bool "Build kdump crash kernel (EXPERIMENTAL)"
1923         depends on EXPERIMENTAL
1924         help
1925           Generate crash dump after being started by kexec. This should
1926           be normally only set in special crash dump kernels which are
1927           loaded in the main kernel with kexec-tools into a specially
1928           reserved region and then later executed after a crash by
1929           kdump/kexec. The crash dump kernel must be compiled to a
1930           memory address not used by the main kernel
1931
1932           For more details see Documentation/kdump/kdump.txt
1933
1934 config AUTO_ZRELADDR
1935         bool "Auto calculation of the decompressed kernel image address"
1936         depends on !ZBOOT_ROM && !ARCH_U300
1937         help
1938           ZRELADDR is the physical address where the decompressed kernel
1939           image will be placed. If AUTO_ZRELADDR is selected, the address
1940           will be determined at run-time by masking the current IP with
1941           0xf8000000. This assumes the zImage being placed in the first 128MB
1942           from start of memory.
1943
1944 endmenu
1945
1946 menu "CPU Power Management"
1947
1948 if ARCH_HAS_CPUFREQ
1949
1950 source "drivers/cpufreq/Kconfig"
1951
1952 config CPU_FREQ_IMX
1953         tristate "CPUfreq driver for i.MX CPUs"
1954         depends on ARCH_MXC && CPU_FREQ
1955         help
1956           This enables the CPUfreq driver for i.MX CPUs.
1957
1958 config CPU_FREQ_SA1100
1959         bool
1960
1961 config CPU_FREQ_SA1110
1962         bool
1963
1964 config CPU_FREQ_INTEGRATOR
1965         tristate "CPUfreq driver for ARM Integrator CPUs"
1966         depends on ARCH_INTEGRATOR && CPU_FREQ
1967         default y
1968         help
1969           This enables the CPUfreq driver for ARM Integrator CPUs.
1970
1971           For details, take a look at <file:Documentation/cpu-freq>.
1972
1973           If in doubt, say Y.
1974
1975 config CPU_FREQ_PXA
1976         bool
1977         depends on CPU_FREQ && ARCH_PXA && PXA25x
1978         default y
1979         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1980
1981 config CPU_FREQ_S3C
1982         bool
1983         help
1984           Internal configuration node for common cpufreq on Samsung SoC
1985
1986 config CPU_FREQ_S3C24XX
1987         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1988         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1989         select CPU_FREQ_S3C
1990         help
1991           This enables the CPUfreq driver for the Samsung S3C24XX family
1992           of CPUs.
1993
1994           For details, take a look at <file:Documentation/cpu-freq>.
1995
1996           If in doubt, say N.
1997
1998 config CPU_FREQ_S3C24XX_PLL
1999         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2000         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2001         help
2002           Compile in support for changing the PLL frequency from the
2003           S3C24XX series CPUfreq driver. The PLL takes time to settle
2004           after a frequency change, so by default it is not enabled.
2005
2006           This also means that the PLL tables for the selected CPU(s) will
2007           be built which may increase the size of the kernel image.
2008
2009 config CPU_FREQ_S3C24XX_DEBUG
2010         bool "Debug CPUfreq Samsung driver core"
2011         depends on CPU_FREQ_S3C24XX
2012         help
2013           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2014
2015 config CPU_FREQ_S3C24XX_IODEBUG
2016         bool "Debug CPUfreq Samsung driver IO timing"
2017         depends on CPU_FREQ_S3C24XX
2018         help
2019           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2020
2021 config CPU_FREQ_S3C24XX_DEBUGFS
2022         bool "Export debugfs for CPUFreq"
2023         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2024         help
2025           Export status information via debugfs.
2026
2027 endif
2028
2029 source "drivers/cpuidle/Kconfig"
2030
2031 endmenu
2032
2033 menu "Floating point emulation"
2034
2035 comment "At least one emulation must be selected"
2036
2037 config FPE_NWFPE
2038         bool "NWFPE math emulation"
2039         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2040         ---help---
2041           Say Y to include the NWFPE floating point emulator in the kernel.
2042           This is necessary to run most binaries. Linux does not currently
2043           support floating point hardware so you need to say Y here even if
2044           your machine has an FPA or floating point co-processor podule.
2045
2046           You may say N here if you are going to load the Acorn FPEmulator
2047           early in the bootup.
2048
2049 config FPE_NWFPE_XP
2050         bool "Support extended precision"
2051         depends on FPE_NWFPE
2052         help
2053           Say Y to include 80-bit support in the kernel floating-point
2054           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2055           Note that gcc does not generate 80-bit operations by default,
2056           so in most cases this option only enlarges the size of the
2057           floating point emulator without any good reason.
2058
2059           You almost surely want to say N here.
2060
2061 config FPE_FASTFPE
2062         bool "FastFPE math emulation (EXPERIMENTAL)"
2063         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2064         ---help---
2065           Say Y here to include the FAST floating point emulator in the kernel.
2066           This is an experimental much faster emulator which now also has full
2067           precision for the mantissa.  It does not support any exceptions.
2068           It is very simple, and approximately 3-6 times faster than NWFPE.
2069
2070           It should be sufficient for most programs.  It may be not suitable
2071           for scientific calculations, but you have to check this for yourself.
2072           If you do not feel you need a faster FP emulation you should better
2073           choose NWFPE.
2074
2075 config VFP
2076         bool "VFP-format floating point maths"
2077         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2078         help
2079           Say Y to include VFP support code in the kernel. This is needed
2080           if your hardware includes a VFP unit.
2081
2082           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2083           release notes and additional status information.
2084
2085           Say N if your target does not have VFP hardware.
2086
2087 config VFPv3
2088         bool
2089         depends on VFP
2090         default y if CPU_V7
2091
2092 config NEON
2093         bool "Advanced SIMD (NEON) Extension support"
2094         depends on VFPv3 && CPU_V7
2095         help
2096           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2097           Extension.
2098
2099 endmenu
2100
2101 menu "Userspace binary formats"
2102
2103 source "fs/Kconfig.binfmt"
2104
2105 config ARTHUR
2106         tristate "RISC OS personality"
2107         depends on !AEABI
2108         help
2109           Say Y here to include the kernel code necessary if you want to run
2110           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2111           experimental; if this sounds frightening, say N and sleep in peace.
2112           You can also say M here to compile this support as a module (which
2113           will be called arthur).
2114
2115 endmenu
2116
2117 menu "Power management options"
2118
2119 source "kernel/power/Kconfig"
2120
2121 config ARCH_SUSPEND_POSSIBLE
2122         depends on !ARCH_S5PC100
2123         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2124                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2125         def_bool y
2126
2127 endmenu
2128
2129 source "net/Kconfig"
2130
2131 source "drivers/Kconfig"
2132
2133 source "fs/Kconfig"
2134
2135 source "arch/arm/Kconfig.debug"
2136
2137 source "security/Kconfig"
2138
2139 source "crypto/Kconfig"
2140
2141 source "lib/Kconfig"