Merge tag 's5pv210-dt' of git://git.kernel.org/pub/scm/linux/kernel/git/kgene/linux...
[cascardo/linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
7         select ARCH_HAVE_CUSTOM_GPIO_H
8         select ARCH_MIGHT_HAVE_PC_PARPORT
9         select ARCH_SUPPORTS_ATOMIC_RMW
10         select ARCH_USE_BUILTIN_BSWAP
11         select ARCH_USE_CMPXCHG_LOCKREF
12         select ARCH_WANT_IPC_PARSE_VERSION
13         select BUILDTIME_EXTABLE_SORT if MMU
14         select CLONE_BACKWARDS
15         select CPU_PM if (SUSPEND || CPU_IDLE)
16         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
17         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
18         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
19         select GENERIC_IDLE_POLL_SETUP
20         select GENERIC_IRQ_PROBE
21         select GENERIC_IRQ_SHOW
22         select GENERIC_PCI_IOMAP
23         select GENERIC_SCHED_CLOCK
24         select GENERIC_SMP_IDLE_THREAD
25         select GENERIC_STRNCPY_FROM_USER
26         select GENERIC_STRNLEN_USER
27         select HARDIRQS_SW_RESEND
28         select HAVE_ARCH_AUDITSYSCALL if (AEABI && !OABI_COMPAT)
29         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
30         select HAVE_ARCH_KGDB
31         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
32         select HAVE_ARCH_TRACEHOOK
33         select HAVE_BPF_JIT
34         select HAVE_CC_STACKPROTECTOR
35         select HAVE_CONTEXT_TRACKING
36         select HAVE_C_RECORDMCOUNT
37         select HAVE_DEBUG_KMEMLEAK
38         select HAVE_DMA_API_DEBUG
39         select HAVE_DMA_ATTRS
40         select HAVE_DMA_CONTIGUOUS if MMU
41         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
42         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
43         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
44         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
45         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
46         select HAVE_GENERIC_DMA_COHERENT
47         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
48         select HAVE_IDE if PCI || ISA || PCMCIA
49         select HAVE_IRQ_TIME_ACCOUNTING
50         select HAVE_KERNEL_GZIP
51         select HAVE_KERNEL_LZ4
52         select HAVE_KERNEL_LZMA
53         select HAVE_KERNEL_LZO
54         select HAVE_KERNEL_XZ
55         select HAVE_KPROBES if !XIP_KERNEL
56         select HAVE_KRETPROBES if (HAVE_KPROBES)
57         select HAVE_MEMBLOCK
58         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
59         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
60         select HAVE_PERF_EVENTS
61         select HAVE_PERF_REGS
62         select HAVE_PERF_USER_STACK_DUMP
63         select HAVE_REGS_AND_STACK_ACCESS_API
64         select HAVE_SYSCALL_TRACEPOINTS
65         select HAVE_UID16
66         select HAVE_VIRT_CPU_ACCOUNTING_GEN
67         select IRQ_FORCED_THREADING
68         select KTIME_SCALAR
69         select MODULES_USE_ELF_REL
70         select NO_BOOTMEM
71         select OLD_SIGACTION
72         select OLD_SIGSUSPEND3
73         select PERF_USE_VMALLOC
74         select RTC_LIB
75         select SYS_SUPPORTS_APM_EMULATION
76         # Above selects are sorted alphabetically; please add new ones
77         # according to that.  Thanks.
78         help
79           The ARM series is a line of low-power-consumption RISC chip designs
80           licensed by ARM Ltd and targeted at embedded applications and
81           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
82           manufactured, but legacy ARM-based PC hardware remains popular in
83           Europe.  There is an ARM Linux project with a web page at
84           <http://www.arm.linux.org.uk/>.
85
86 config ARM_HAS_SG_CHAIN
87         bool
88
89 config NEED_SG_DMA_LENGTH
90         bool
91
92 config ARM_DMA_USE_IOMMU
93         bool
94         select ARM_HAS_SG_CHAIN
95         select NEED_SG_DMA_LENGTH
96
97 if ARM_DMA_USE_IOMMU
98
99 config ARM_DMA_IOMMU_ALIGNMENT
100         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
101         range 4 9
102         default 8
103         help
104           DMA mapping framework by default aligns all buffers to the smallest
105           PAGE_SIZE order which is greater than or equal to the requested buffer
106           size. This works well for buffers up to a few hundreds kilobytes, but
107           for larger buffers it just a waste of address space. Drivers which has
108           relatively small addressing window (like 64Mib) might run out of
109           virtual space with just a few allocations.
110
111           With this parameter you can specify the maximum PAGE_SIZE order for
112           DMA IOMMU buffers. Larger buffers will be aligned only to this
113           specified order. The order is expressed as a power of two multiplied
114           by the PAGE_SIZE.
115
116 endif
117
118 config MIGHT_HAVE_PCI
119         bool
120
121 config SYS_SUPPORTS_APM_EMULATION
122         bool
123
124 config HAVE_TCM
125         bool
126         select GENERIC_ALLOCATOR
127
128 config HAVE_PROC_CPU
129         bool
130
131 config NO_IOPORT_MAP
132         bool
133
134 config EISA
135         bool
136         ---help---
137           The Extended Industry Standard Architecture (EISA) bus was
138           developed as an open alternative to the IBM MicroChannel bus.
139
140           The EISA bus provided some of the features of the IBM MicroChannel
141           bus while maintaining backward compatibility with cards made for
142           the older ISA bus.  The EISA bus saw limited use between 1988 and
143           1995 when it was made obsolete by the PCI bus.
144
145           Say Y here if you are building a kernel for an EISA-based machine.
146
147           Otherwise, say N.
148
149 config SBUS
150         bool
151
152 config STACKTRACE_SUPPORT
153         bool
154         default y
155
156 config HAVE_LATENCYTOP_SUPPORT
157         bool
158         depends on !SMP
159         default y
160
161 config LOCKDEP_SUPPORT
162         bool
163         default y
164
165 config TRACE_IRQFLAGS_SUPPORT
166         bool
167         default y
168
169 config RWSEM_XCHGADD_ALGORITHM
170         bool
171         default y
172
173 config ARCH_HAS_ILOG2_U32
174         bool
175
176 config ARCH_HAS_ILOG2_U64
177         bool
178
179 config ARCH_HAS_BANDGAP
180         bool
181
182 config GENERIC_HWEIGHT
183         bool
184         default y
185
186 config GENERIC_CALIBRATE_DELAY
187         bool
188         default y
189
190 config ARCH_MAY_HAVE_PC_FDC
191         bool
192
193 config ZONE_DMA
194         bool
195
196 config NEED_DMA_MAP_STATE
197        def_bool y
198
199 config ARCH_SUPPORTS_UPROBES
200         def_bool y
201
202 config ARCH_HAS_DMA_SET_COHERENT_MASK
203         bool
204
205 config GENERIC_ISA_DMA
206         bool
207
208 config FIQ
209         bool
210
211 config NEED_RET_TO_USER
212         bool
213
214 config ARCH_MTD_XIP
215         bool
216
217 config VECTORS_BASE
218         hex
219         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
220         default DRAM_BASE if REMAP_VECTORS_TO_RAM
221         default 0x00000000
222         help
223           The base address of exception vectors.  This must be two pages
224           in size.
225
226 config ARM_PATCH_PHYS_VIRT
227         bool "Patch physical to virtual translations at runtime" if EMBEDDED
228         default y
229         depends on !XIP_KERNEL && MMU
230         depends on !ARCH_REALVIEW || !SPARSEMEM
231         help
232           Patch phys-to-virt and virt-to-phys translation functions at
233           boot and module load time according to the position of the
234           kernel in system memory.
235
236           This can only be used with non-XIP MMU kernels where the base
237           of physical memory is at a 16MB boundary.
238
239           Only disable this option if you know that you do not require
240           this feature (eg, building a kernel for a single machine) and
241           you need to shrink the kernel to the minimal size.
242
243 config NEED_MACH_GPIO_H
244         bool
245         help
246           Select this when mach/gpio.h is required to provide special
247           definitions for this platform. The need for mach/gpio.h should
248           be avoided when possible.
249
250 config NEED_MACH_IO_H
251         bool
252         help
253           Select this when mach/io.h is required to provide special
254           definitions for this platform.  The need for mach/io.h should
255           be avoided when possible.
256
257 config NEED_MACH_MEMORY_H
258         bool
259         help
260           Select this when mach/memory.h is required to provide special
261           definitions for this platform.  The need for mach/memory.h should
262           be avoided when possible.
263
264 config PHYS_OFFSET
265         hex "Physical address of main memory" if MMU
266         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
267         default DRAM_BASE if !MMU
268         help
269           Please provide the physical address corresponding to the
270           location of main memory in your system.
271
272 config GENERIC_BUG
273         def_bool y
274         depends on BUG
275
276 source "init/Kconfig"
277
278 source "kernel/Kconfig.freezer"
279
280 menu "System Type"
281
282 config MMU
283         bool "MMU-based Paged Memory Management Support"
284         default y
285         help
286           Select if you want MMU-based virtualised addressing space
287           support by paged memory management. If unsure, say 'Y'.
288
289 #
290 # The "ARM system type" choice list is ordered alphabetically by option
291 # text.  Please add new entries in the option alphabetic order.
292 #
293 choice
294         prompt "ARM system type"
295         default ARCH_VERSATILE if !MMU
296         default ARCH_MULTIPLATFORM if MMU
297
298 config ARCH_MULTIPLATFORM
299         bool "Allow multiple platforms to be selected"
300         depends on MMU
301         select ARCH_WANT_OPTIONAL_GPIOLIB
302         select ARM_HAS_SG_CHAIN
303         select ARM_PATCH_PHYS_VIRT
304         select AUTO_ZRELADDR
305         select CLKSRC_OF
306         select COMMON_CLK
307         select GENERIC_CLOCKEVENTS
308         select MIGHT_HAVE_PCI
309         select MULTI_IRQ_HANDLER
310         select SPARSE_IRQ
311         select USE_OF
312
313 config ARCH_INTEGRATOR
314         bool "ARM Ltd. Integrator family"
315         select ARM_AMBA
316         select ARM_PATCH_PHYS_VIRT
317         select AUTO_ZRELADDR
318         select COMMON_CLK
319         select COMMON_CLK_VERSATILE
320         select GENERIC_CLOCKEVENTS
321         select HAVE_TCM
322         select ICST
323         select MULTI_IRQ_HANDLER
324         select NEED_MACH_MEMORY_H
325         select PLAT_VERSATILE
326         select SPARSE_IRQ
327         select USE_OF
328         select VERSATILE_FPGA_IRQ
329         help
330           Support for ARM's Integrator platform.
331
332 config ARCH_REALVIEW
333         bool "ARM Ltd. RealView family"
334         select ARCH_WANT_OPTIONAL_GPIOLIB
335         select ARM_AMBA
336         select ARM_TIMER_SP804
337         select COMMON_CLK
338         select COMMON_CLK_VERSATILE
339         select GENERIC_CLOCKEVENTS
340         select GPIO_PL061 if GPIOLIB
341         select ICST
342         select NEED_MACH_MEMORY_H
343         select PLAT_VERSATILE
344         select PLAT_VERSATILE_CLCD
345         help
346           This enables support for ARM Ltd RealView boards.
347
348 config ARCH_VERSATILE
349         bool "ARM Ltd. Versatile family"
350         select ARCH_WANT_OPTIONAL_GPIOLIB
351         select ARM_AMBA
352         select ARM_TIMER_SP804
353         select ARM_VIC
354         select CLKDEV_LOOKUP
355         select GENERIC_CLOCKEVENTS
356         select HAVE_MACH_CLKDEV
357         select ICST
358         select PLAT_VERSATILE
359         select PLAT_VERSATILE_CLCD
360         select PLAT_VERSATILE_CLOCK
361         select VERSATILE_FPGA_IRQ
362         help
363           This enables support for ARM Ltd Versatile board.
364
365 config ARCH_AT91
366         bool "Atmel AT91"
367         select ARCH_REQUIRE_GPIOLIB
368         select CLKDEV_LOOKUP
369         select IRQ_DOMAIN
370         select NEED_MACH_IO_H if PCCARD
371         select PINCTRL
372         select PINCTRL_AT91 if USE_OF
373         help
374           This enables support for systems based on Atmel
375           AT91RM9200 and AT91SAM9* processors.
376
377 config ARCH_CLPS711X
378         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
379         select ARCH_REQUIRE_GPIOLIB
380         select AUTO_ZRELADDR
381         select CLKSRC_MMIO
382         select COMMON_CLK
383         select CPU_ARM720T
384         select GENERIC_CLOCKEVENTS
385         select MFD_SYSCON
386         help
387           Support for Cirrus Logic 711x/721x/731x based boards.
388
389 config ARCH_GEMINI
390         bool "Cortina Systems Gemini"
391         select ARCH_REQUIRE_GPIOLIB
392         select CLKSRC_MMIO
393         select CPU_FA526
394         select GENERIC_CLOCKEVENTS
395         help
396           Support for the Cortina Systems Gemini family SoCs
397
398 config ARCH_EBSA110
399         bool "EBSA-110"
400         select ARCH_USES_GETTIMEOFFSET
401         select CPU_SA110
402         select ISA
403         select NEED_MACH_IO_H
404         select NEED_MACH_MEMORY_H
405         select NO_IOPORT_MAP
406         help
407           This is an evaluation board for the StrongARM processor available
408           from Digital. It has limited hardware on-board, including an
409           Ethernet interface, two PCMCIA sockets, two serial ports and a
410           parallel port.
411
412 config ARCH_EFM32
413         bool "Energy Micro efm32"
414         depends on !MMU
415         select ARCH_REQUIRE_GPIOLIB
416         select ARM_NVIC
417         select AUTO_ZRELADDR
418         select CLKSRC_OF
419         select COMMON_CLK
420         select CPU_V7M
421         select GENERIC_CLOCKEVENTS
422         select NO_DMA
423         select NO_IOPORT_MAP
424         select SPARSE_IRQ
425         select USE_OF
426         help
427           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
428           processors.
429
430 config ARCH_EP93XX
431         bool "EP93xx-based"
432         select ARCH_HAS_HOLES_MEMORYMODEL
433         select ARCH_REQUIRE_GPIOLIB
434         select ARCH_USES_GETTIMEOFFSET
435         select ARM_AMBA
436         select ARM_VIC
437         select CLKDEV_LOOKUP
438         select CPU_ARM920T
439         select NEED_MACH_MEMORY_H
440         help
441           This enables support for the Cirrus EP93xx series of CPUs.
442
443 config ARCH_FOOTBRIDGE
444         bool "FootBridge"
445         select CPU_SA110
446         select FOOTBRIDGE
447         select GENERIC_CLOCKEVENTS
448         select HAVE_IDE
449         select NEED_MACH_IO_H if !MMU
450         select NEED_MACH_MEMORY_H
451         help
452           Support for systems based on the DC21285 companion chip
453           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
454
455 config ARCH_NETX
456         bool "Hilscher NetX based"
457         select ARM_VIC
458         select CLKSRC_MMIO
459         select CPU_ARM926T
460         select GENERIC_CLOCKEVENTS
461         help
462           This enables support for systems based on the Hilscher NetX Soc
463
464 config ARCH_IOP13XX
465         bool "IOP13xx-based"
466         depends on MMU
467         select CPU_XSC3
468         select NEED_MACH_MEMORY_H
469         select NEED_RET_TO_USER
470         select PCI
471         select PLAT_IOP
472         select VMSPLIT_1G
473         select SPARSE_IRQ
474         help
475           Support for Intel's IOP13XX (XScale) family of processors.
476
477 config ARCH_IOP32X
478         bool "IOP32x-based"
479         depends on MMU
480         select ARCH_REQUIRE_GPIOLIB
481         select CPU_XSCALE
482         select GPIO_IOP
483         select NEED_RET_TO_USER
484         select PCI
485         select PLAT_IOP
486         help
487           Support for Intel's 80219 and IOP32X (XScale) family of
488           processors.
489
490 config ARCH_IOP33X
491         bool "IOP33x-based"
492         depends on MMU
493         select ARCH_REQUIRE_GPIOLIB
494         select CPU_XSCALE
495         select GPIO_IOP
496         select NEED_RET_TO_USER
497         select PCI
498         select PLAT_IOP
499         help
500           Support for Intel's IOP33X (XScale) family of processors.
501
502 config ARCH_IXP4XX
503         bool "IXP4xx-based"
504         depends on MMU
505         select ARCH_HAS_DMA_SET_COHERENT_MASK
506         select ARCH_REQUIRE_GPIOLIB
507         select ARCH_SUPPORTS_BIG_ENDIAN
508         select CLKSRC_MMIO
509         select CPU_XSCALE
510         select DMABOUNCE if PCI
511         select GENERIC_CLOCKEVENTS
512         select MIGHT_HAVE_PCI
513         select NEED_MACH_IO_H
514         select USB_EHCI_BIG_ENDIAN_DESC
515         select USB_EHCI_BIG_ENDIAN_MMIO
516         help
517           Support for Intel's IXP4XX (XScale) family of processors.
518
519 config ARCH_DOVE
520         bool "Marvell Dove"
521         select ARCH_REQUIRE_GPIOLIB
522         select CPU_PJ4
523         select GENERIC_CLOCKEVENTS
524         select MIGHT_HAVE_PCI
525         select MVEBU_MBUS
526         select PINCTRL
527         select PINCTRL_DOVE
528         select PLAT_ORION_LEGACY
529         help
530           Support for the Marvell Dove SoC 88AP510
531
532 config ARCH_MV78XX0
533         bool "Marvell MV78xx0"
534         select ARCH_REQUIRE_GPIOLIB
535         select CPU_FEROCEON
536         select GENERIC_CLOCKEVENTS
537         select MVEBU_MBUS
538         select PCI
539         select PLAT_ORION_LEGACY
540         help
541           Support for the following Marvell MV78xx0 series SoCs:
542           MV781x0, MV782x0.
543
544 config ARCH_ORION5X
545         bool "Marvell Orion"
546         depends on MMU
547         select ARCH_REQUIRE_GPIOLIB
548         select CPU_FEROCEON
549         select GENERIC_CLOCKEVENTS
550         select MVEBU_MBUS
551         select PCI
552         select PLAT_ORION_LEGACY
553         help
554           Support for the following Marvell Orion 5x series SoCs:
555           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
556           Orion-2 (5281), Orion-1-90 (6183).
557
558 config ARCH_MMP
559         bool "Marvell PXA168/910/MMP2"
560         depends on MMU
561         select ARCH_REQUIRE_GPIOLIB
562         select CLKDEV_LOOKUP
563         select GENERIC_ALLOCATOR
564         select GENERIC_CLOCKEVENTS
565         select GPIO_PXA
566         select IRQ_DOMAIN
567         select MULTI_IRQ_HANDLER
568         select PINCTRL
569         select PLAT_PXA
570         select SPARSE_IRQ
571         help
572           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
573
574 config ARCH_KS8695
575         bool "Micrel/Kendin KS8695"
576         select ARCH_REQUIRE_GPIOLIB
577         select CLKSRC_MMIO
578         select CPU_ARM922T
579         select GENERIC_CLOCKEVENTS
580         select NEED_MACH_MEMORY_H
581         help
582           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
583           System-on-Chip devices.
584
585 config ARCH_W90X900
586         bool "Nuvoton W90X900 CPU"
587         select ARCH_REQUIRE_GPIOLIB
588         select CLKDEV_LOOKUP
589         select CLKSRC_MMIO
590         select CPU_ARM926T
591         select GENERIC_CLOCKEVENTS
592         help
593           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
594           At present, the w90x900 has been renamed nuc900, regarding
595           the ARM series product line, you can login the following
596           link address to know more.
597
598           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
599                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
600
601 config ARCH_LPC32XX
602         bool "NXP LPC32XX"
603         select ARCH_REQUIRE_GPIOLIB
604         select ARM_AMBA
605         select CLKDEV_LOOKUP
606         select CLKSRC_MMIO
607         select CPU_ARM926T
608         select GENERIC_CLOCKEVENTS
609         select HAVE_IDE
610         select USE_OF
611         help
612           Support for the NXP LPC32XX family of processors
613
614 config ARCH_PXA
615         bool "PXA2xx/PXA3xx-based"
616         depends on MMU
617         select ARCH_MTD_XIP
618         select ARCH_REQUIRE_GPIOLIB
619         select ARM_CPU_SUSPEND if PM
620         select AUTO_ZRELADDR
621         select CLKDEV_LOOKUP
622         select CLKSRC_MMIO
623         select GENERIC_CLOCKEVENTS
624         select GPIO_PXA
625         select HAVE_IDE
626         select MULTI_IRQ_HANDLER
627         select PLAT_PXA
628         select SPARSE_IRQ
629         help
630           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
631
632 config ARCH_MSM
633         bool "Qualcomm MSM (non-multiplatform)"
634         select ARCH_REQUIRE_GPIOLIB
635         select COMMON_CLK
636         select GENERIC_CLOCKEVENTS
637         help
638           Support for Qualcomm MSM/QSD based systems.  This runs on the
639           apps processor of the MSM/QSD and depends on a shared memory
640           interface to the modem processor which runs the baseband
641           stack and controls some vital subsystems
642           (clock and power control, etc).
643
644 config ARCH_SHMOBILE_LEGACY
645         bool "Renesas ARM SoCs (non-multiplatform)"
646         select ARCH_SHMOBILE
647         select ARM_PATCH_PHYS_VIRT
648         select CLKDEV_LOOKUP
649         select GENERIC_CLOCKEVENTS
650         select HAVE_ARM_SCU if SMP
651         select HAVE_ARM_TWD if SMP
652         select HAVE_MACH_CLKDEV
653         select HAVE_SMP
654         select MIGHT_HAVE_CACHE_L2X0
655         select MULTI_IRQ_HANDLER
656         select NO_IOPORT_MAP
657         select PINCTRL
658         select PM_GENERIC_DOMAINS if PM
659         select SPARSE_IRQ
660         help
661           Support for Renesas ARM SoC platforms using a non-multiplatform
662           kernel. This includes the SH-Mobile, R-Mobile, EMMA-Mobile, R-Car
663           and RZ families.
664
665 config ARCH_RPC
666         bool "RiscPC"
667         select ARCH_ACORN
668         select ARCH_MAY_HAVE_PC_FDC
669         select ARCH_SPARSEMEM_ENABLE
670         select ARCH_USES_GETTIMEOFFSET
671         select CPU_SA110
672         select FIQ
673         select HAVE_IDE
674         select HAVE_PATA_PLATFORM
675         select ISA_DMA_API
676         select NEED_MACH_IO_H
677         select NEED_MACH_MEMORY_H
678         select NO_IOPORT_MAP
679         select VIRT_TO_BUS
680         help
681           On the Acorn Risc-PC, Linux can support the internal IDE disk and
682           CD-ROM interface, serial and parallel port, and the floppy drive.
683
684 config ARCH_SA1100
685         bool "SA1100-based"
686         select ARCH_MTD_XIP
687         select ARCH_REQUIRE_GPIOLIB
688         select ARCH_SPARSEMEM_ENABLE
689         select CLKDEV_LOOKUP
690         select CLKSRC_MMIO
691         select CPU_FREQ
692         select CPU_SA1100
693         select GENERIC_CLOCKEVENTS
694         select HAVE_IDE
695         select ISA
696         select NEED_MACH_MEMORY_H
697         select SPARSE_IRQ
698         help
699           Support for StrongARM 11x0 based boards.
700
701 config ARCH_S3C24XX
702         bool "Samsung S3C24XX SoCs"
703         select ARCH_REQUIRE_GPIOLIB
704         select ATAGS
705         select CLKDEV_LOOKUP
706         select CLKSRC_SAMSUNG_PWM
707         select GENERIC_CLOCKEVENTS
708         select GPIO_SAMSUNG
709         select HAVE_S3C2410_I2C if I2C
710         select HAVE_S3C2410_WATCHDOG if WATCHDOG
711         select HAVE_S3C_RTC if RTC_CLASS
712         select MULTI_IRQ_HANDLER
713         select NEED_MACH_IO_H
714         select SAMSUNG_ATAGS
715         help
716           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
717           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
718           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
719           Samsung SMDK2410 development board (and derivatives).
720
721 config ARCH_S3C64XX
722         bool "Samsung S3C64XX"
723         select ARCH_REQUIRE_GPIOLIB
724         select ARM_AMBA
725         select ARM_VIC
726         select ATAGS
727         select CLKDEV_LOOKUP
728         select CLKSRC_SAMSUNG_PWM
729         select COMMON_CLK_SAMSUNG
730         select CPU_V6K
731         select GENERIC_CLOCKEVENTS
732         select GPIO_SAMSUNG
733         select HAVE_S3C2410_I2C if I2C
734         select HAVE_S3C2410_WATCHDOG if WATCHDOG
735         select HAVE_TCM
736         select NO_IOPORT_MAP
737         select PLAT_SAMSUNG
738         select PM_GENERIC_DOMAINS if PM
739         select S3C_DEV_NAND
740         select S3C_GPIO_TRACK
741         select SAMSUNG_ATAGS
742         select SAMSUNG_WAKEMASK
743         select SAMSUNG_WDT_RESET
744         help
745           Samsung S3C64XX series based systems
746
747 config ARCH_DAVINCI
748         bool "TI DaVinci"
749         select ARCH_HAS_HOLES_MEMORYMODEL
750         select ARCH_REQUIRE_GPIOLIB
751         select CLKDEV_LOOKUP
752         select GENERIC_ALLOCATOR
753         select GENERIC_CLOCKEVENTS
754         select GENERIC_IRQ_CHIP
755         select HAVE_IDE
756         select TI_PRIV_EDMA
757         select USE_OF
758         select ZONE_DMA
759         help
760           Support for TI's DaVinci platform.
761
762 config ARCH_OMAP1
763         bool "TI OMAP1"
764         depends on MMU
765         select ARCH_HAS_HOLES_MEMORYMODEL
766         select ARCH_OMAP
767         select ARCH_REQUIRE_GPIOLIB
768         select CLKDEV_LOOKUP
769         select CLKSRC_MMIO
770         select GENERIC_CLOCKEVENTS
771         select GENERIC_IRQ_CHIP
772         select HAVE_IDE
773         select IRQ_DOMAIN
774         select NEED_MACH_IO_H if PCCARD
775         select NEED_MACH_MEMORY_H
776         help
777           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
778
779 endchoice
780
781 menu "Multiple platform selection"
782         depends on ARCH_MULTIPLATFORM
783
784 comment "CPU Core family selection"
785
786 config ARCH_MULTI_V4
787         bool "ARMv4 based platforms (FA526)"
788         depends on !ARCH_MULTI_V6_V7
789         select ARCH_MULTI_V4_V5
790         select CPU_FA526
791
792 config ARCH_MULTI_V4T
793         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
794         depends on !ARCH_MULTI_V6_V7
795         select ARCH_MULTI_V4_V5
796         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
797                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
798                 CPU_ARM925T || CPU_ARM940T)
799
800 config ARCH_MULTI_V5
801         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
802         depends on !ARCH_MULTI_V6_V7
803         select ARCH_MULTI_V4_V5
804         select CPU_ARM926T if !(CPU_ARM946E || CPU_ARM1020 || \
805                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
806                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
807
808 config ARCH_MULTI_V4_V5
809         bool
810
811 config ARCH_MULTI_V6
812         bool "ARMv6 based platforms (ARM11)"
813         select ARCH_MULTI_V6_V7
814         select CPU_V6K
815
816 config ARCH_MULTI_V7
817         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
818         default y
819         select ARCH_MULTI_V6_V7
820         select CPU_V7
821         select HAVE_SMP
822
823 config ARCH_MULTI_V6_V7
824         bool
825         select MIGHT_HAVE_CACHE_L2X0
826
827 config ARCH_MULTI_CPU_AUTO
828         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
829         select ARCH_MULTI_V5
830
831 endmenu
832
833 config ARCH_VIRT
834         bool "Dummy Virtual Machine" if ARCH_MULTI_V7
835         select ARM_AMBA
836         select ARM_GIC
837         select ARM_PSCI
838         select HAVE_ARM_ARCH_TIMER
839
840 #
841 # This is sorted alphabetically by mach-* pathname.  However, plat-*
842 # Kconfigs may be included either alphabetically (according to the
843 # plat- suffix) or along side the corresponding mach-* source.
844 #
845 source "arch/arm/mach-mvebu/Kconfig"
846
847 source "arch/arm/mach-at91/Kconfig"
848
849 source "arch/arm/mach-axxia/Kconfig"
850
851 source "arch/arm/mach-bcm/Kconfig"
852
853 source "arch/arm/mach-berlin/Kconfig"
854
855 source "arch/arm/mach-clps711x/Kconfig"
856
857 source "arch/arm/mach-cns3xxx/Kconfig"
858
859 source "arch/arm/mach-davinci/Kconfig"
860
861 source "arch/arm/mach-dove/Kconfig"
862
863 source "arch/arm/mach-ep93xx/Kconfig"
864
865 source "arch/arm/mach-footbridge/Kconfig"
866
867 source "arch/arm/mach-gemini/Kconfig"
868
869 source "arch/arm/mach-highbank/Kconfig"
870
871 source "arch/arm/mach-hisi/Kconfig"
872
873 source "arch/arm/mach-integrator/Kconfig"
874
875 source "arch/arm/mach-iop32x/Kconfig"
876
877 source "arch/arm/mach-iop33x/Kconfig"
878
879 source "arch/arm/mach-iop13xx/Kconfig"
880
881 source "arch/arm/mach-ixp4xx/Kconfig"
882
883 source "arch/arm/mach-keystone/Kconfig"
884
885 source "arch/arm/mach-ks8695/Kconfig"
886
887 source "arch/arm/mach-msm/Kconfig"
888
889 source "arch/arm/mach-moxart/Kconfig"
890
891 source "arch/arm/mach-mv78xx0/Kconfig"
892
893 source "arch/arm/mach-imx/Kconfig"
894
895 source "arch/arm/mach-mediatek/Kconfig"
896
897 source "arch/arm/mach-mxs/Kconfig"
898
899 source "arch/arm/mach-netx/Kconfig"
900
901 source "arch/arm/mach-nomadik/Kconfig"
902
903 source "arch/arm/mach-nspire/Kconfig"
904
905 source "arch/arm/plat-omap/Kconfig"
906
907 source "arch/arm/mach-omap1/Kconfig"
908
909 source "arch/arm/mach-omap2/Kconfig"
910
911 source "arch/arm/mach-orion5x/Kconfig"
912
913 source "arch/arm/mach-picoxcell/Kconfig"
914
915 source "arch/arm/mach-pxa/Kconfig"
916 source "arch/arm/plat-pxa/Kconfig"
917
918 source "arch/arm/mach-mmp/Kconfig"
919
920 source "arch/arm/mach-qcom/Kconfig"
921
922 source "arch/arm/mach-realview/Kconfig"
923
924 source "arch/arm/mach-rockchip/Kconfig"
925
926 source "arch/arm/mach-sa1100/Kconfig"
927
928 source "arch/arm/mach-socfpga/Kconfig"
929
930 source "arch/arm/mach-spear/Kconfig"
931
932 source "arch/arm/mach-sti/Kconfig"
933
934 source "arch/arm/mach-s3c24xx/Kconfig"
935
936 source "arch/arm/mach-s3c64xx/Kconfig"
937
938 source "arch/arm/mach-s5pv210/Kconfig"
939
940 source "arch/arm/mach-exynos/Kconfig"
941 source "arch/arm/plat-samsung/Kconfig"
942
943 source "arch/arm/mach-shmobile/Kconfig"
944
945 source "arch/arm/mach-sunxi/Kconfig"
946
947 source "arch/arm/mach-prima2/Kconfig"
948
949 source "arch/arm/mach-tegra/Kconfig"
950
951 source "arch/arm/mach-u300/Kconfig"
952
953 source "arch/arm/mach-ux500/Kconfig"
954
955 source "arch/arm/mach-versatile/Kconfig"
956
957 source "arch/arm/mach-vexpress/Kconfig"
958 source "arch/arm/plat-versatile/Kconfig"
959
960 source "arch/arm/mach-vt8500/Kconfig"
961
962 source "arch/arm/mach-w90x900/Kconfig"
963
964 source "arch/arm/mach-zynq/Kconfig"
965
966 # Definitions to make life easier
967 config ARCH_ACORN
968         bool
969
970 config PLAT_IOP
971         bool
972         select GENERIC_CLOCKEVENTS
973
974 config PLAT_ORION
975         bool
976         select CLKSRC_MMIO
977         select COMMON_CLK
978         select GENERIC_IRQ_CHIP
979         select IRQ_DOMAIN
980
981 config PLAT_ORION_LEGACY
982         bool
983         select PLAT_ORION
984
985 config PLAT_PXA
986         bool
987
988 config PLAT_VERSATILE
989         bool
990
991 config ARM_TIMER_SP804
992         bool
993         select CLKSRC_MMIO
994         select CLKSRC_OF if OF
995
996 source "arch/arm/firmware/Kconfig"
997
998 source arch/arm/mm/Kconfig
999
1000 config IWMMXT
1001         bool "Enable iWMMXt support"
1002         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4 || CPU_PJ4B
1003         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4 || CPU_PJ4B
1004         help
1005           Enable support for iWMMXt context switching at run time if
1006           running on a CPU that supports it.
1007
1008 config MULTI_IRQ_HANDLER
1009         bool
1010         help
1011           Allow each machine to specify it's own IRQ handler at run time.
1012
1013 if !MMU
1014 source "arch/arm/Kconfig-nommu"
1015 endif
1016
1017 config PJ4B_ERRATA_4742
1018         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1019         depends on CPU_PJ4B && MACH_ARMADA_370
1020         default y
1021         help
1022           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1023           Event (WFE) IDLE states, a specific timing sensitivity exists between
1024           the retiring WFI/WFE instructions and the newly issued subsequent
1025           instructions.  This sensitivity can result in a CPU hang scenario.
1026           Workaround:
1027           The software must insert either a Data Synchronization Barrier (DSB)
1028           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1029           instruction
1030
1031 config ARM_ERRATA_326103
1032         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1033         depends on CPU_V6
1034         help
1035           Executing a SWP instruction to read-only memory does not set bit 11
1036           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1037           treat the access as a read, preventing a COW from occurring and
1038           causing the faulting task to livelock.
1039
1040 config ARM_ERRATA_411920
1041         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1042         depends on CPU_V6 || CPU_V6K
1043         help
1044           Invalidation of the Instruction Cache operation can
1045           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1046           It does not affect the MPCore. This option enables the ARM Ltd.
1047           recommended workaround.
1048
1049 config ARM_ERRATA_430973
1050         bool "ARM errata: Stale prediction on replaced interworking branch"
1051         depends on CPU_V7
1052         help
1053           This option enables the workaround for the 430973 Cortex-A8
1054           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1055           interworking branch is replaced with another code sequence at the
1056           same virtual address, whether due to self-modifying code or virtual
1057           to physical address re-mapping, Cortex-A8 does not recover from the
1058           stale interworking branch prediction. This results in Cortex-A8
1059           executing the new code sequence in the incorrect ARM or Thumb state.
1060           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1061           and also flushes the branch target cache at every context switch.
1062           Note that setting specific bits in the ACTLR register may not be
1063           available in non-secure mode.
1064
1065 config ARM_ERRATA_458693
1066         bool "ARM errata: Processor deadlock when a false hazard is created"
1067         depends on CPU_V7
1068         depends on !ARCH_MULTIPLATFORM
1069         help
1070           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1071           erratum. For very specific sequences of memory operations, it is
1072           possible for a hazard condition intended for a cache line to instead
1073           be incorrectly associated with a different cache line. This false
1074           hazard might then cause a processor deadlock. The workaround enables
1075           the L1 caching of the NEON accesses and disables the PLD instruction
1076           in the ACTLR register. Note that setting specific bits in the ACTLR
1077           register may not be available in non-secure mode.
1078
1079 config ARM_ERRATA_460075
1080         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1081         depends on CPU_V7
1082         depends on !ARCH_MULTIPLATFORM
1083         help
1084           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1085           erratum. Any asynchronous access to the L2 cache may encounter a
1086           situation in which recent store transactions to the L2 cache are lost
1087           and overwritten with stale memory contents from external memory. The
1088           workaround disables the write-allocate mode for the L2 cache via the
1089           ACTLR register. Note that setting specific bits in the ACTLR register
1090           may not be available in non-secure mode.
1091
1092 config ARM_ERRATA_742230
1093         bool "ARM errata: DMB operation may be faulty"
1094         depends on CPU_V7 && SMP
1095         depends on !ARCH_MULTIPLATFORM
1096         help
1097           This option enables the workaround for the 742230 Cortex-A9
1098           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1099           between two write operations may not ensure the correct visibility
1100           ordering of the two writes. This workaround sets a specific bit in
1101           the diagnostic register of the Cortex-A9 which causes the DMB
1102           instruction to behave as a DSB, ensuring the correct behaviour of
1103           the two writes.
1104
1105 config ARM_ERRATA_742231
1106         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1107         depends on CPU_V7 && SMP
1108         depends on !ARCH_MULTIPLATFORM
1109         help
1110           This option enables the workaround for the 742231 Cortex-A9
1111           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1112           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1113           accessing some data located in the same cache line, may get corrupted
1114           data due to bad handling of the address hazard when the line gets
1115           replaced from one of the CPUs at the same time as another CPU is
1116           accessing it. This workaround sets specific bits in the diagnostic
1117           register of the Cortex-A9 which reduces the linefill issuing
1118           capabilities of the processor.
1119
1120 config ARM_ERRATA_643719
1121         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1122         depends on CPU_V7 && SMP
1123         help
1124           This option enables the workaround for the 643719 Cortex-A9 (prior to
1125           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1126           register returns zero when it should return one. The workaround
1127           corrects this value, ensuring cache maintenance operations which use
1128           it behave as intended and avoiding data corruption.
1129
1130 config ARM_ERRATA_720789
1131         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1132         depends on CPU_V7
1133         help
1134           This option enables the workaround for the 720789 Cortex-A9 (prior to
1135           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1136           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1137           As a consequence of this erratum, some TLB entries which should be
1138           invalidated are not, resulting in an incoherency in the system page
1139           tables. The workaround changes the TLB flushing routines to invalidate
1140           entries regardless of the ASID.
1141
1142 config ARM_ERRATA_743622
1143         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1144         depends on CPU_V7
1145         depends on !ARCH_MULTIPLATFORM
1146         help
1147           This option enables the workaround for the 743622 Cortex-A9
1148           (r2p*) erratum. Under very rare conditions, a faulty
1149           optimisation in the Cortex-A9 Store Buffer may lead to data
1150           corruption. This workaround sets a specific bit in the diagnostic
1151           register of the Cortex-A9 which disables the Store Buffer
1152           optimisation, preventing the defect from occurring. This has no
1153           visible impact on the overall performance or power consumption of the
1154           processor.
1155
1156 config ARM_ERRATA_751472
1157         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1158         depends on CPU_V7
1159         depends on !ARCH_MULTIPLATFORM
1160         help
1161           This option enables the workaround for the 751472 Cortex-A9 (prior
1162           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1163           completion of a following broadcasted operation if the second
1164           operation is received by a CPU before the ICIALLUIS has completed,
1165           potentially leading to corrupted entries in the cache or TLB.
1166
1167 config ARM_ERRATA_754322
1168         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1169         depends on CPU_V7
1170         help
1171           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1172           r3p*) erratum. A speculative memory access may cause a page table walk
1173           which starts prior to an ASID switch but completes afterwards. This
1174           can populate the micro-TLB with a stale entry which may be hit with
1175           the new ASID. This workaround places two dsb instructions in the mm
1176           switching code so that no page table walks can cross the ASID switch.
1177
1178 config ARM_ERRATA_754327
1179         bool "ARM errata: no automatic Store Buffer drain"
1180         depends on CPU_V7 && SMP
1181         help
1182           This option enables the workaround for the 754327 Cortex-A9 (prior to
1183           r2p0) erratum. The Store Buffer does not have any automatic draining
1184           mechanism and therefore a livelock may occur if an external agent
1185           continuously polls a memory location waiting to observe an update.
1186           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1187           written polling loops from denying visibility of updates to memory.
1188
1189 config ARM_ERRATA_364296
1190         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1191         depends on CPU_V6
1192         help
1193           This options enables the workaround for the 364296 ARM1136
1194           r0p2 erratum (possible cache data corruption with
1195           hit-under-miss enabled). It sets the undocumented bit 31 in
1196           the auxiliary control register and the FI bit in the control
1197           register, thus disabling hit-under-miss without putting the
1198           processor into full low interrupt latency mode. ARM11MPCore
1199           is not affected.
1200
1201 config ARM_ERRATA_764369
1202         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1203         depends on CPU_V7 && SMP
1204         help
1205           This option enables the workaround for erratum 764369
1206           affecting Cortex-A9 MPCore with two or more processors (all
1207           current revisions). Under certain timing circumstances, a data
1208           cache line maintenance operation by MVA targeting an Inner
1209           Shareable memory region may fail to proceed up to either the
1210           Point of Coherency or to the Point of Unification of the
1211           system. This workaround adds a DSB instruction before the
1212           relevant cache maintenance functions and sets a specific bit
1213           in the diagnostic control register of the SCU.
1214
1215 config ARM_ERRATA_775420
1216        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1217        depends on CPU_V7
1218        help
1219          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1220          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1221          operation aborts with MMU exception, it might cause the processor
1222          to deadlock. This workaround puts DSB before executing ISB if
1223          an abort may occur on cache maintenance.
1224
1225 config ARM_ERRATA_798181
1226         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1227         depends on CPU_V7 && SMP
1228         help
1229           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1230           adequately shooting down all use of the old entries. This
1231           option enables the Linux kernel workaround for this erratum
1232           which sends an IPI to the CPUs that are running the same ASID
1233           as the one being invalidated.
1234
1235 config ARM_ERRATA_773022
1236         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1237         depends on CPU_V7
1238         help
1239           This option enables the workaround for the 773022 Cortex-A15
1240           (up to r0p4) erratum. In certain rare sequences of code, the
1241           loop buffer may deliver incorrect instructions. This
1242           workaround disables the loop buffer to avoid the erratum.
1243
1244 endmenu
1245
1246 source "arch/arm/common/Kconfig"
1247
1248 menu "Bus support"
1249
1250 config ARM_AMBA
1251         bool
1252
1253 config ISA
1254         bool
1255         help
1256           Find out whether you have ISA slots on your motherboard.  ISA is the
1257           name of a bus system, i.e. the way the CPU talks to the other stuff
1258           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1259           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1260           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1261
1262 # Select ISA DMA controller support
1263 config ISA_DMA
1264         bool
1265         select ISA_DMA_API
1266
1267 # Select ISA DMA interface
1268 config ISA_DMA_API
1269         bool
1270
1271 config PCI
1272         bool "PCI support" if MIGHT_HAVE_PCI
1273         help
1274           Find out whether you have a PCI motherboard. PCI is the name of a
1275           bus system, i.e. the way the CPU talks to the other stuff inside
1276           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1277           VESA. If you have PCI, say Y, otherwise N.
1278
1279 config PCI_DOMAINS
1280         bool
1281         depends on PCI
1282
1283 config PCI_NANOENGINE
1284         bool "BSE nanoEngine PCI support"
1285         depends on SA1100_NANOENGINE
1286         help
1287           Enable PCI on the BSE nanoEngine board.
1288
1289 config PCI_SYSCALL
1290         def_bool PCI
1291
1292 config PCI_HOST_ITE8152
1293         bool
1294         depends on PCI && MACH_ARMCORE
1295         default y
1296         select DMABOUNCE
1297
1298 source "drivers/pci/Kconfig"
1299 source "drivers/pci/pcie/Kconfig"
1300
1301 source "drivers/pcmcia/Kconfig"
1302
1303 endmenu
1304
1305 menu "Kernel Features"
1306
1307 config HAVE_SMP
1308         bool
1309         help
1310           This option should be selected by machines which have an SMP-
1311           capable CPU.
1312
1313           The only effect of this option is to make the SMP-related
1314           options available to the user for configuration.
1315
1316 config SMP
1317         bool "Symmetric Multi-Processing"
1318         depends on CPU_V6K || CPU_V7
1319         depends on GENERIC_CLOCKEVENTS
1320         depends on HAVE_SMP
1321         depends on MMU || ARM_MPU
1322         help
1323           This enables support for systems with more than one CPU. If you have
1324           a system with only one CPU, say N. If you have a system with more
1325           than one CPU, say Y.
1326
1327           If you say N here, the kernel will run on uni- and multiprocessor
1328           machines, but will use only one CPU of a multiprocessor machine. If
1329           you say Y here, the kernel will run on many, but not all,
1330           uniprocessor machines. On a uniprocessor machine, the kernel
1331           will run faster if you say N here.
1332
1333           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1334           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1335           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1336
1337           If you don't know what to do here, say N.
1338
1339 config SMP_ON_UP
1340         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1341         depends on SMP && !XIP_KERNEL && MMU
1342         default y
1343         help
1344           SMP kernels contain instructions which fail on non-SMP processors.
1345           Enabling this option allows the kernel to modify itself to make
1346           these instructions safe.  Disabling it allows about 1K of space
1347           savings.
1348
1349           If you don't know what to do here, say Y.
1350
1351 config ARM_CPU_TOPOLOGY
1352         bool "Support cpu topology definition"
1353         depends on SMP && CPU_V7
1354         default y
1355         help
1356           Support ARM cpu topology definition. The MPIDR register defines
1357           affinity between processors which is then used to describe the cpu
1358           topology of an ARM System.
1359
1360 config SCHED_MC
1361         bool "Multi-core scheduler support"
1362         depends on ARM_CPU_TOPOLOGY
1363         help
1364           Multi-core scheduler support improves the CPU scheduler's decision
1365           making when dealing with multi-core CPU chips at a cost of slightly
1366           increased overhead in some places. If unsure say N here.
1367
1368 config SCHED_SMT
1369         bool "SMT scheduler support"
1370         depends on ARM_CPU_TOPOLOGY
1371         help
1372           Improves the CPU scheduler's decision making when dealing with
1373           MultiThreading at a cost of slightly increased overhead in some
1374           places. If unsure say N here.
1375
1376 config HAVE_ARM_SCU
1377         bool
1378         help
1379           This option enables support for the ARM system coherency unit
1380
1381 config HAVE_ARM_ARCH_TIMER
1382         bool "Architected timer support"
1383         depends on CPU_V7
1384         select ARM_ARCH_TIMER
1385         select GENERIC_CLOCKEVENTS
1386         help
1387           This option enables support for the ARM architected timer
1388
1389 config HAVE_ARM_TWD
1390         bool
1391         depends on SMP
1392         select CLKSRC_OF if OF
1393         help
1394           This options enables support for the ARM timer and watchdog unit
1395
1396 config MCPM
1397         bool "Multi-Cluster Power Management"
1398         depends on CPU_V7 && SMP
1399         help
1400           This option provides the common power management infrastructure
1401           for (multi-)cluster based systems, such as big.LITTLE based
1402           systems.
1403
1404 config BIG_LITTLE
1405         bool "big.LITTLE support (Experimental)"
1406         depends on CPU_V7 && SMP
1407         select MCPM
1408         help
1409           This option enables support selections for the big.LITTLE
1410           system architecture.
1411
1412 config BL_SWITCHER
1413         bool "big.LITTLE switcher support"
1414         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU
1415         select ARM_CPU_SUSPEND
1416         select CPU_PM
1417         help
1418           The big.LITTLE "switcher" provides the core functionality to
1419           transparently handle transition between a cluster of A15's
1420           and a cluster of A7's in a big.LITTLE system.
1421
1422 config BL_SWITCHER_DUMMY_IF
1423         tristate "Simple big.LITTLE switcher user interface"
1424         depends on BL_SWITCHER && DEBUG_KERNEL
1425         help
1426           This is a simple and dummy char dev interface to control
1427           the big.LITTLE switcher core code.  It is meant for
1428           debugging purposes only.
1429
1430 choice
1431         prompt "Memory split"
1432         depends on MMU
1433         default VMSPLIT_3G
1434         help
1435           Select the desired split between kernel and user memory.
1436
1437           If you are not absolutely sure what you are doing, leave this
1438           option alone!
1439
1440         config VMSPLIT_3G
1441                 bool "3G/1G user/kernel split"
1442         config VMSPLIT_2G
1443                 bool "2G/2G user/kernel split"
1444         config VMSPLIT_1G
1445                 bool "1G/3G user/kernel split"
1446 endchoice
1447
1448 config PAGE_OFFSET
1449         hex
1450         default PHYS_OFFSET if !MMU
1451         default 0x40000000 if VMSPLIT_1G
1452         default 0x80000000 if VMSPLIT_2G
1453         default 0xC0000000
1454
1455 config NR_CPUS
1456         int "Maximum number of CPUs (2-32)"
1457         range 2 32
1458         depends on SMP
1459         default "4"
1460
1461 config HOTPLUG_CPU
1462         bool "Support for hot-pluggable CPUs"
1463         depends on SMP
1464         help
1465           Say Y here to experiment with turning CPUs off and on.  CPUs
1466           can be controlled through /sys/devices/system/cpu.
1467
1468 config ARM_PSCI
1469         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1470         depends on CPU_V7
1471         help
1472           Say Y here if you want Linux to communicate with system firmware
1473           implementing the PSCI specification for CPU-centric power
1474           management operations described in ARM document number ARM DEN
1475           0022A ("Power State Coordination Interface System Software on
1476           ARM processors").
1477
1478 # The GPIO number here must be sorted by descending number. In case of
1479 # a multiplatform kernel, we just want the highest value required by the
1480 # selected platforms.
1481 config ARCH_NR_GPIO
1482         int
1483         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1484         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || \
1485                 SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX || ARCH_S5PV210
1486         default 416 if ARCH_SUNXI
1487         default 392 if ARCH_U8500
1488         default 352 if ARCH_VT8500
1489         default 264 if MACH_H4700
1490         default 0
1491         help
1492           Maximum number of GPIOs in the system.
1493
1494           If unsure, leave the default value.
1495
1496 source kernel/Kconfig.preempt
1497
1498 config HZ_FIXED
1499         int
1500         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || \
1501                 ARCH_S5PV210 || ARCH_EXYNOS4
1502         default AT91_TIMER_HZ if ARCH_AT91
1503         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE_LEGACY
1504         default 0
1505
1506 choice
1507         depends on HZ_FIXED = 0
1508         prompt "Timer frequency"
1509
1510 config HZ_100
1511         bool "100 Hz"
1512
1513 config HZ_200
1514         bool "200 Hz"
1515
1516 config HZ_250
1517         bool "250 Hz"
1518
1519 config HZ_300
1520         bool "300 Hz"
1521
1522 config HZ_500
1523         bool "500 Hz"
1524
1525 config HZ_1000
1526         bool "1000 Hz"
1527
1528 endchoice
1529
1530 config HZ
1531         int
1532         default HZ_FIXED if HZ_FIXED != 0
1533         default 100 if HZ_100
1534         default 200 if HZ_200
1535         default 250 if HZ_250
1536         default 300 if HZ_300
1537         default 500 if HZ_500
1538         default 1000
1539
1540 config SCHED_HRTICK
1541         def_bool HIGH_RES_TIMERS
1542
1543 config THUMB2_KERNEL
1544         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1545         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1546         default y if CPU_THUMBONLY
1547         select AEABI
1548         select ARM_ASM_UNIFIED
1549         select ARM_UNWIND
1550         help
1551           By enabling this option, the kernel will be compiled in
1552           Thumb-2 mode. A compiler/assembler that understand the unified
1553           ARM-Thumb syntax is needed.
1554
1555           If unsure, say N.
1556
1557 config THUMB2_AVOID_R_ARM_THM_JUMP11
1558         bool "Work around buggy Thumb-2 short branch relocations in gas"
1559         depends on THUMB2_KERNEL && MODULES
1560         default y
1561         help
1562           Various binutils versions can resolve Thumb-2 branches to
1563           locally-defined, preemptible global symbols as short-range "b.n"
1564           branch instructions.
1565
1566           This is a problem, because there's no guarantee the final
1567           destination of the symbol, or any candidate locations for a
1568           trampoline, are within range of the branch.  For this reason, the
1569           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1570           relocation in modules at all, and it makes little sense to add
1571           support.
1572
1573           The symptom is that the kernel fails with an "unsupported
1574           relocation" error when loading some modules.
1575
1576           Until fixed tools are available, passing
1577           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1578           code which hits this problem, at the cost of a bit of extra runtime
1579           stack usage in some cases.
1580
1581           The problem is described in more detail at:
1582               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1583
1584           Only Thumb-2 kernels are affected.
1585
1586           Unless you are sure your tools don't have this problem, say Y.
1587
1588 config ARM_ASM_UNIFIED
1589         bool
1590
1591 config AEABI
1592         bool "Use the ARM EABI to compile the kernel"
1593         help
1594           This option allows for the kernel to be compiled using the latest
1595           ARM ABI (aka EABI).  This is only useful if you are using a user
1596           space environment that is also compiled with EABI.
1597
1598           Since there are major incompatibilities between the legacy ABI and
1599           EABI, especially with regard to structure member alignment, this
1600           option also changes the kernel syscall calling convention to
1601           disambiguate both ABIs and allow for backward compatibility support
1602           (selected with CONFIG_OABI_COMPAT).
1603
1604           To use this you need GCC version 4.0.0 or later.
1605
1606 config OABI_COMPAT
1607         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1608         depends on AEABI && !THUMB2_KERNEL
1609         help
1610           This option preserves the old syscall interface along with the
1611           new (ARM EABI) one. It also provides a compatibility layer to
1612           intercept syscalls that have structure arguments which layout
1613           in memory differs between the legacy ABI and the new ARM EABI
1614           (only for non "thumb" binaries). This option adds a tiny
1615           overhead to all syscalls and produces a slightly larger kernel.
1616
1617           The seccomp filter system will not be available when this is
1618           selected, since there is no way yet to sensibly distinguish
1619           between calling conventions during filtering.
1620
1621           If you know you'll be using only pure EABI user space then you
1622           can say N here. If this option is not selected and you attempt
1623           to execute a legacy ABI binary then the result will be
1624           UNPREDICTABLE (in fact it can be predicted that it won't work
1625           at all). If in doubt say N.
1626
1627 config ARCH_HAS_HOLES_MEMORYMODEL
1628         bool
1629
1630 config ARCH_SPARSEMEM_ENABLE
1631         bool
1632
1633 config ARCH_SPARSEMEM_DEFAULT
1634         def_bool ARCH_SPARSEMEM_ENABLE
1635
1636 config ARCH_SELECT_MEMORY_MODEL
1637         def_bool ARCH_SPARSEMEM_ENABLE
1638
1639 config HAVE_ARCH_PFN_VALID
1640         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1641
1642 config HIGHMEM
1643         bool "High Memory Support"
1644         depends on MMU
1645         help
1646           The address space of ARM processors is only 4 Gigabytes large
1647           and it has to accommodate user address space, kernel address
1648           space as well as some memory mapped IO. That means that, if you
1649           have a large amount of physical memory and/or IO, not all of the
1650           memory can be "permanently mapped" by the kernel. The physical
1651           memory that is not permanently mapped is called "high memory".
1652
1653           Depending on the selected kernel/user memory split, minimum
1654           vmalloc space and actual amount of RAM, you may not need this
1655           option which should result in a slightly faster kernel.
1656
1657           If unsure, say n.
1658
1659 config HIGHPTE
1660         bool "Allocate 2nd-level pagetables from highmem"
1661         depends on HIGHMEM
1662
1663 config HW_PERF_EVENTS
1664         bool "Enable hardware performance counter support for perf events"
1665         depends on PERF_EVENTS
1666         default y
1667         help
1668           Enable hardware performance counter support for perf events. If
1669           disabled, perf events will use software events only.
1670
1671 config SYS_SUPPORTS_HUGETLBFS
1672        def_bool y
1673        depends on ARM_LPAE
1674
1675 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1676        def_bool y
1677        depends on ARM_LPAE
1678
1679 config ARCH_WANT_GENERAL_HUGETLB
1680         def_bool y
1681
1682 source "mm/Kconfig"
1683
1684 config FORCE_MAX_ZONEORDER
1685         int "Maximum zone order" if ARCH_SHMOBILE_LEGACY
1686         range 11 64 if ARCH_SHMOBILE_LEGACY
1687         default "12" if SOC_AM33XX
1688         default "9" if SA1111 || ARCH_EFM32
1689         default "11"
1690         help
1691           The kernel memory allocator divides physically contiguous memory
1692           blocks into "zones", where each zone is a power of two number of
1693           pages.  This option selects the largest power of two that the kernel
1694           keeps in the memory allocator.  If you need to allocate very large
1695           blocks of physically contiguous memory, then you may need to
1696           increase this value.
1697
1698           This config option is actually maximum order plus one. For example,
1699           a value of 11 means that the largest free memory block is 2^10 pages.
1700
1701 config ALIGNMENT_TRAP
1702         bool
1703         depends on CPU_CP15_MMU
1704         default y if !ARCH_EBSA110
1705         select HAVE_PROC_CPU if PROC_FS
1706         help
1707           ARM processors cannot fetch/store information which is not
1708           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1709           address divisible by 4. On 32-bit ARM processors, these non-aligned
1710           fetch/store instructions will be emulated in software if you say
1711           here, which has a severe performance impact. This is necessary for
1712           correct operation of some network protocols. With an IP-only
1713           configuration it is safe to say N, otherwise say Y.
1714
1715 config UACCESS_WITH_MEMCPY
1716         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1717         depends on MMU
1718         default y if CPU_FEROCEON
1719         help
1720           Implement faster copy_to_user and clear_user methods for CPU
1721           cores where a 8-word STM instruction give significantly higher
1722           memory write throughput than a sequence of individual 32bit stores.
1723
1724           A possible side effect is a slight increase in scheduling latency
1725           between threads sharing the same address space if they invoke
1726           such copy operations with large buffers.
1727
1728           However, if the CPU data cache is using a write-allocate mode,
1729           this option is unlikely to provide any performance gain.
1730
1731 config SECCOMP
1732         bool
1733         prompt "Enable seccomp to safely compute untrusted bytecode"
1734         ---help---
1735           This kernel feature is useful for number crunching applications
1736           that may need to compute untrusted bytecode during their
1737           execution. By using pipes or other transports made available to
1738           the process as file descriptors supporting the read/write
1739           syscalls, it's possible to isolate those applications in
1740           their own address space using seccomp. Once seccomp is
1741           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1742           and the task is only allowed to execute a few safe syscalls
1743           defined by each seccomp mode.
1744
1745 config SWIOTLB
1746         def_bool y
1747
1748 config IOMMU_HELPER
1749         def_bool SWIOTLB
1750
1751 config XEN_DOM0
1752         def_bool y
1753         depends on XEN
1754
1755 config XEN
1756         bool "Xen guest support on ARM (EXPERIMENTAL)"
1757         depends on ARM && AEABI && OF
1758         depends on CPU_V7 && !CPU_V6
1759         depends on !GENERIC_ATOMIC64
1760         depends on MMU
1761         select ARCH_DMA_ADDR_T_64BIT
1762         select ARM_PSCI
1763         select SWIOTLB_XEN
1764         help
1765           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1766
1767 endmenu
1768
1769 menu "Boot options"
1770
1771 config USE_OF
1772         bool "Flattened Device Tree support"
1773         select IRQ_DOMAIN
1774         select OF
1775         select OF_EARLY_FLATTREE
1776         select OF_RESERVED_MEM
1777         help
1778           Include support for flattened device tree machine descriptions.
1779
1780 config ATAGS
1781         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1782         default y
1783         help
1784           This is the traditional way of passing data to the kernel at boot
1785           time. If you are solely relying on the flattened device tree (or
1786           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1787           to remove ATAGS support from your kernel binary.  If unsure,
1788           leave this to y.
1789
1790 config DEPRECATED_PARAM_STRUCT
1791         bool "Provide old way to pass kernel parameters"
1792         depends on ATAGS
1793         help
1794           This was deprecated in 2001 and announced to live on for 5 years.
1795           Some old boot loaders still use this way.
1796
1797 # Compressed boot loader in ROM.  Yes, we really want to ask about
1798 # TEXT and BSS so we preserve their values in the config files.
1799 config ZBOOT_ROM_TEXT
1800         hex "Compressed ROM boot loader base address"
1801         default "0"
1802         help
1803           The physical address at which the ROM-able zImage is to be
1804           placed in the target.  Platforms which normally make use of
1805           ROM-able zImage formats normally set this to a suitable
1806           value in their defconfig file.
1807
1808           If ZBOOT_ROM is not enabled, this has no effect.
1809
1810 config ZBOOT_ROM_BSS
1811         hex "Compressed ROM boot loader BSS address"
1812         default "0"
1813         help
1814           The base address of an area of read/write memory in the target
1815           for the ROM-able zImage which must be available while the
1816           decompressor is running. It must be large enough to hold the
1817           entire decompressed kernel plus an additional 128 KiB.
1818           Platforms which normally make use of ROM-able zImage formats
1819           normally set this to a suitable value in their defconfig file.
1820
1821           If ZBOOT_ROM is not enabled, this has no effect.
1822
1823 config ZBOOT_ROM
1824         bool "Compressed boot loader in ROM/flash"
1825         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1826         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1827         help
1828           Say Y here if you intend to execute your compressed kernel image
1829           (zImage) directly from ROM or flash.  If unsure, say N.
1830
1831 choice
1832         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1833         depends on ZBOOT_ROM && ARCH_SH7372
1834         default ZBOOT_ROM_NONE
1835         help
1836           Include experimental SD/MMC loading code in the ROM-able zImage.
1837           With this enabled it is possible to write the ROM-able zImage
1838           kernel image to an MMC or SD card and boot the kernel straight
1839           from the reset vector. At reset the processor Mask ROM will load
1840           the first part of the ROM-able zImage which in turn loads the
1841           rest the kernel image to RAM.
1842
1843 config ZBOOT_ROM_NONE
1844         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1845         help
1846           Do not load image from SD or MMC
1847
1848 config ZBOOT_ROM_MMCIF
1849         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1850         help
1851           Load image from MMCIF hardware block.
1852
1853 config ZBOOT_ROM_SH_MOBILE_SDHI
1854         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1855         help
1856           Load image from SDHI hardware block
1857
1858 endchoice
1859
1860 config ARM_APPENDED_DTB
1861         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1862         depends on OF
1863         help
1864           With this option, the boot code will look for a device tree binary
1865           (DTB) appended to zImage
1866           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1867
1868           This is meant as a backward compatibility convenience for those
1869           systems with a bootloader that can't be upgraded to accommodate
1870           the documented boot protocol using a device tree.
1871
1872           Beware that there is very little in terms of protection against
1873           this option being confused by leftover garbage in memory that might
1874           look like a DTB header after a reboot if no actual DTB is appended
1875           to zImage.  Do not leave this option active in a production kernel
1876           if you don't intend to always append a DTB.  Proper passing of the
1877           location into r2 of a bootloader provided DTB is always preferable
1878           to this option.
1879
1880 config ARM_ATAG_DTB_COMPAT
1881         bool "Supplement the appended DTB with traditional ATAG information"
1882         depends on ARM_APPENDED_DTB
1883         help
1884           Some old bootloaders can't be updated to a DTB capable one, yet
1885           they provide ATAGs with memory configuration, the ramdisk address,
1886           the kernel cmdline string, etc.  Such information is dynamically
1887           provided by the bootloader and can't always be stored in a static
1888           DTB.  To allow a device tree enabled kernel to be used with such
1889           bootloaders, this option allows zImage to extract the information
1890           from the ATAG list and store it at run time into the appended DTB.
1891
1892 choice
1893         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1894         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1895
1896 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1897         bool "Use bootloader kernel arguments if available"
1898         help
1899           Uses the command-line options passed by the boot loader instead of
1900           the device tree bootargs property. If the boot loader doesn't provide
1901           any, the device tree bootargs property will be used.
1902
1903 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1904         bool "Extend with bootloader kernel arguments"
1905         help
1906           The command-line arguments provided by the boot loader will be
1907           appended to the the device tree bootargs property.
1908
1909 endchoice
1910
1911 config CMDLINE
1912         string "Default kernel command string"
1913         default ""
1914         help
1915           On some architectures (EBSA110 and CATS), there is currently no way
1916           for the boot loader to pass arguments to the kernel. For these
1917           architectures, you should supply some command-line options at build
1918           time by entering them here. As a minimum, you should specify the
1919           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1920
1921 choice
1922         prompt "Kernel command line type" if CMDLINE != ""
1923         default CMDLINE_FROM_BOOTLOADER
1924         depends on ATAGS
1925
1926 config CMDLINE_FROM_BOOTLOADER
1927         bool "Use bootloader kernel arguments if available"
1928         help
1929           Uses the command-line options passed by the boot loader. If
1930           the boot loader doesn't provide any, the default kernel command
1931           string provided in CMDLINE will be used.
1932
1933 config CMDLINE_EXTEND
1934         bool "Extend bootloader kernel arguments"
1935         help
1936           The command-line arguments provided by the boot loader will be
1937           appended to the default kernel command string.
1938
1939 config CMDLINE_FORCE
1940         bool "Always use the default kernel command string"
1941         help
1942           Always use the default kernel command string, even if the boot
1943           loader passes other arguments to the kernel.
1944           This is useful if you cannot or don't want to change the
1945           command-line options your boot loader passes to the kernel.
1946 endchoice
1947
1948 config XIP_KERNEL
1949         bool "Kernel Execute-In-Place from ROM"
1950         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
1951         help
1952           Execute-In-Place allows the kernel to run from non-volatile storage
1953           directly addressable by the CPU, such as NOR flash. This saves RAM
1954           space since the text section of the kernel is not loaded from flash
1955           to RAM.  Read-write sections, such as the data section and stack,
1956           are still copied to RAM.  The XIP kernel is not compressed since
1957           it has to run directly from flash, so it will take more space to
1958           store it.  The flash address used to link the kernel object files,
1959           and for storing it, is configuration dependent. Therefore, if you
1960           say Y here, you must know the proper physical address where to
1961           store the kernel image depending on your own flash memory usage.
1962
1963           Also note that the make target becomes "make xipImage" rather than
1964           "make zImage" or "make Image".  The final kernel binary to put in
1965           ROM memory will be arch/arm/boot/xipImage.
1966
1967           If unsure, say N.
1968
1969 config XIP_PHYS_ADDR
1970         hex "XIP Kernel Physical Location"
1971         depends on XIP_KERNEL
1972         default "0x00080000"
1973         help
1974           This is the physical address in your flash memory the kernel will
1975           be linked for and stored to.  This address is dependent on your
1976           own flash usage.
1977
1978 config KEXEC
1979         bool "Kexec system call (EXPERIMENTAL)"
1980         depends on (!SMP || PM_SLEEP_SMP)
1981         help
1982           kexec is a system call that implements the ability to shutdown your
1983           current kernel, and to start another kernel.  It is like a reboot
1984           but it is independent of the system firmware.   And like a reboot
1985           you can start any kernel with it, not just Linux.
1986
1987           It is an ongoing process to be certain the hardware in a machine
1988           is properly shutdown, so do not be surprised if this code does not
1989           initially work for you.
1990
1991 config ATAGS_PROC
1992         bool "Export atags in procfs"
1993         depends on ATAGS && KEXEC
1994         default y
1995         help
1996           Should the atags used to boot the kernel be exported in an "atags"
1997           file in procfs. Useful with kexec.
1998
1999 config CRASH_DUMP
2000         bool "Build kdump crash kernel (EXPERIMENTAL)"
2001         help
2002           Generate crash dump after being started by kexec. This should
2003           be normally only set in special crash dump kernels which are
2004           loaded in the main kernel with kexec-tools into a specially
2005           reserved region and then later executed after a crash by
2006           kdump/kexec. The crash dump kernel must be compiled to a
2007           memory address not used by the main kernel
2008
2009           For more details see Documentation/kdump/kdump.txt
2010
2011 config AUTO_ZRELADDR
2012         bool "Auto calculation of the decompressed kernel image address"
2013         help
2014           ZRELADDR is the physical address where the decompressed kernel
2015           image will be placed. If AUTO_ZRELADDR is selected, the address
2016           will be determined at run-time by masking the current IP with
2017           0xf8000000. This assumes the zImage being placed in the first 128MB
2018           from start of memory.
2019
2020 endmenu
2021
2022 menu "CPU Power Management"
2023
2024 source "drivers/cpufreq/Kconfig"
2025
2026 source "drivers/cpuidle/Kconfig"
2027
2028 endmenu
2029
2030 menu "Floating point emulation"
2031
2032 comment "At least one emulation must be selected"
2033
2034 config FPE_NWFPE
2035         bool "NWFPE math emulation"
2036         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2037         ---help---
2038           Say Y to include the NWFPE floating point emulator in the kernel.
2039           This is necessary to run most binaries. Linux does not currently
2040           support floating point hardware so you need to say Y here even if
2041           your machine has an FPA or floating point co-processor podule.
2042
2043           You may say N here if you are going to load the Acorn FPEmulator
2044           early in the bootup.
2045
2046 config FPE_NWFPE_XP
2047         bool "Support extended precision"
2048         depends on FPE_NWFPE
2049         help
2050           Say Y to include 80-bit support in the kernel floating-point
2051           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2052           Note that gcc does not generate 80-bit operations by default,
2053           so in most cases this option only enlarges the size of the
2054           floating point emulator without any good reason.
2055
2056           You almost surely want to say N here.
2057
2058 config FPE_FASTFPE
2059         bool "FastFPE math emulation (EXPERIMENTAL)"
2060         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2061         ---help---
2062           Say Y here to include the FAST floating point emulator in the kernel.
2063           This is an experimental much faster emulator which now also has full
2064           precision for the mantissa.  It does not support any exceptions.
2065           It is very simple, and approximately 3-6 times faster than NWFPE.
2066
2067           It should be sufficient for most programs.  It may be not suitable
2068           for scientific calculations, but you have to check this for yourself.
2069           If you do not feel you need a faster FP emulation you should better
2070           choose NWFPE.
2071
2072 config VFP
2073         bool "VFP-format floating point maths"
2074         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2075         help
2076           Say Y to include VFP support code in the kernel. This is needed
2077           if your hardware includes a VFP unit.
2078
2079           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2080           release notes and additional status information.
2081
2082           Say N if your target does not have VFP hardware.
2083
2084 config VFPv3
2085         bool
2086         depends on VFP
2087         default y if CPU_V7
2088
2089 config NEON
2090         bool "Advanced SIMD (NEON) Extension support"
2091         depends on VFPv3 && CPU_V7
2092         help
2093           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2094           Extension.
2095
2096 config KERNEL_MODE_NEON
2097         bool "Support for NEON in kernel mode"
2098         depends on NEON && AEABI
2099         help
2100           Say Y to include support for NEON in kernel mode.
2101
2102 endmenu
2103
2104 menu "Userspace binary formats"
2105
2106 source "fs/Kconfig.binfmt"
2107
2108 config ARTHUR
2109         tristate "RISC OS personality"
2110         depends on !AEABI
2111         help
2112           Say Y here to include the kernel code necessary if you want to run
2113           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2114           experimental; if this sounds frightening, say N and sleep in peace.
2115           You can also say M here to compile this support as a module (which
2116           will be called arthur).
2117
2118 endmenu
2119
2120 menu "Power management options"
2121
2122 source "kernel/power/Kconfig"
2123
2124 config ARCH_SUSPEND_POSSIBLE
2125         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2126                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_V7M || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2127         def_bool y
2128
2129 config ARM_CPU_SUSPEND
2130         def_bool PM_SLEEP
2131
2132 config ARCH_HIBERNATION_POSSIBLE
2133         bool
2134         depends on MMU
2135         default y if ARCH_SUSPEND_POSSIBLE
2136
2137 endmenu
2138
2139 source "net/Kconfig"
2140
2141 source "drivers/Kconfig"
2142
2143 source "fs/Kconfig"
2144
2145 source "arch/arm/Kconfig.debug"
2146
2147 source "security/Kconfig"
2148
2149 source "crypto/Kconfig"
2150
2151 source "lib/Kconfig"
2152
2153 source "arch/arm/kvm/Kconfig"