1b11dcd7e8512e46ab82e6e3d1dee1fcd7c3f795
[cascardo/linux.git] / arch / arm64 / mm / proc.S
1 /*
2  * Based on arch/arm/mm/proc.S
3  *
4  * Copyright (C) 2001 Deep Blue Solutions Ltd.
5  * Copyright (C) 2012 ARM Ltd.
6  * Author: Catalin Marinas <catalin.marinas@arm.com>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
19  */
20
21 #include <linux/init.h>
22 #include <linux/linkage.h>
23 #include <asm/assembler.h>
24 #include <asm/asm-offsets.h>
25 #include <asm/hwcap.h>
26 #include <asm/pgtable.h>
27 #include <asm/pgtable-hwdef.h>
28 #include <asm/cpufeature.h>
29 #include <asm/alternative.h>
30
31 #ifdef CONFIG_ARM64_64K_PAGES
32 #define TCR_TG_FLAGS    TCR_TG0_64K | TCR_TG1_64K
33 #elif defined(CONFIG_ARM64_16K_PAGES)
34 #define TCR_TG_FLAGS    TCR_TG0_16K | TCR_TG1_16K
35 #else /* CONFIG_ARM64_4K_PAGES */
36 #define TCR_TG_FLAGS    TCR_TG0_4K | TCR_TG1_4K
37 #endif
38
39 #define TCR_SMP_FLAGS   TCR_SHARED
40
41 /* PTWs cacheable, inner/outer WBWA */
42 #define TCR_CACHE_FLAGS TCR_IRGN_WBWA | TCR_ORGN_WBWA
43
44 #define MAIR(attr, mt)  ((attr) << ((mt) * 8))
45
46 /*
47  *      cpu_do_idle()
48  *
49  *      Idle the processor (wait for interrupt).
50  */
51 ENTRY(cpu_do_idle)
52         dsb     sy                              // WFI may enter a low-power mode
53         wfi
54         ret
55 ENDPROC(cpu_do_idle)
56
57 #ifdef CONFIG_CPU_PM
58 /**
59  * cpu_do_suspend - save CPU registers context
60  *
61  * x0: virtual address of context pointer
62  */
63 ENTRY(cpu_do_suspend)
64         mrs     x2, tpidr_el0
65         mrs     x3, tpidrro_el0
66         mrs     x4, contextidr_el1
67         mrs     x5, cpacr_el1
68         mrs     x6, tcr_el1
69         mrs     x7, vbar_el1
70         mrs     x8, mdscr_el1
71         mrs     x9, oslsr_el1
72         mrs     x10, sctlr_el1
73         stp     x2, x3, [x0]
74         stp     x4, xzr, [x0, #16]
75         stp     x5, x6, [x0, #32]
76         stp     x7, x8, [x0, #48]
77         stp     x9, x10, [x0, #64]
78         ret
79 ENDPROC(cpu_do_suspend)
80
81 /**
82  * cpu_do_resume - restore CPU register context
83  *
84  * x0: Address of context pointer
85  */
86         .pushsection ".idmap.text", "ax"
87 ENTRY(cpu_do_resume)
88         ldp     x2, x3, [x0]
89         ldp     x4, x5, [x0, #16]
90         ldp     x6, x8, [x0, #32]
91         ldp     x9, x10, [x0, #48]
92         ldp     x11, x12, [x0, #64]
93         msr     tpidr_el0, x2
94         msr     tpidrro_el0, x3
95         msr     contextidr_el1, x4
96         msr     cpacr_el1, x6
97
98         /* Don't change t0sz here, mask those bits when restoring */
99         mrs     x5, tcr_el1
100         bfi     x8, x5, TCR_T0SZ_OFFSET, TCR_TxSZ_WIDTH
101
102         msr     tcr_el1, x8
103         msr     vbar_el1, x9
104         msr     mdscr_el1, x10
105         msr     sctlr_el1, x12
106         /*
107          * Restore oslsr_el1 by writing oslar_el1
108          */
109         ubfx    x11, x11, #1, #1
110         msr     oslar_el1, x11
111         reset_pmuserenr_el0 x0                  // Disable PMU access from EL0
112         isb
113         ret
114 ENDPROC(cpu_do_resume)
115         .popsection
116 #endif
117
118 /*
119  *      cpu_do_switch_mm(pgd_phys, tsk)
120  *
121  *      Set the translation table base pointer to be pgd_phys.
122  *
123  *      - pgd_phys - physical address of new TTB
124  */
125 ENTRY(cpu_do_switch_mm)
126         mmid    x1, x1                          // get mm->context.id
127         bfi     x0, x1, #48, #16                // set the ASID
128         msr     ttbr0_el1, x0                   // set TTBR0
129         isb
130 alternative_if ARM64_WORKAROUND_CAVIUM_27456
131         ic      iallu
132         dsb     nsh
133         isb
134 alternative_else_nop_endif
135         ret
136 ENDPROC(cpu_do_switch_mm)
137
138         .pushsection ".idmap.text", "ax"
139 /*
140  * void idmap_cpu_replace_ttbr1(phys_addr_t new_pgd)
141  *
142  * This is the low-level counterpart to cpu_replace_ttbr1, and should not be
143  * called by anything else. It can only be executed from a TTBR0 mapping.
144  */
145 ENTRY(idmap_cpu_replace_ttbr1)
146         mrs     x2, daif
147         msr     daifset, #0xf
148
149         adrp    x1, empty_zero_page
150         msr     ttbr1_el1, x1
151         isb
152
153         tlbi    vmalle1
154         dsb     nsh
155         isb
156
157         msr     ttbr1_el1, x0
158         isb
159
160         msr     daif, x2
161
162         ret
163 ENDPROC(idmap_cpu_replace_ttbr1)
164         .popsection
165
166 /*
167  *      __cpu_setup
168  *
169  *      Initialise the processor for turning the MMU on.  Return in x0 the
170  *      value of the SCTLR_EL1 register.
171  */
172         .pushsection ".idmap.text", "ax"
173 ENTRY(__cpu_setup)
174         tlbi    vmalle1                         // Invalidate local TLB
175         dsb     nsh
176
177         mov     x0, #3 << 20
178         msr     cpacr_el1, x0                   // Enable FP/ASIMD
179         mov     x0, #1 << 12                    // Reset mdscr_el1 and disable
180         msr     mdscr_el1, x0                   // access to the DCC from EL0
181         isb                                     // Unmask debug exceptions now,
182         enable_dbg                              // since this is per-cpu
183         reset_pmuserenr_el0 x0                  // Disable PMU access from EL0
184         /*
185          * Memory region attributes for LPAE:
186          *
187          *   n = AttrIndx[2:0]
188          *                      n       MAIR
189          *   DEVICE_nGnRnE      000     00000000
190          *   DEVICE_nGnRE       001     00000100
191          *   DEVICE_GRE         010     00001100
192          *   NORMAL_NC          011     01000100
193          *   NORMAL             100     11111111
194          *   NORMAL_WT          101     10111011
195          */
196         ldr     x5, =MAIR(0x00, MT_DEVICE_nGnRnE) | \
197                      MAIR(0x04, MT_DEVICE_nGnRE) | \
198                      MAIR(0x0c, MT_DEVICE_GRE) | \
199                      MAIR(0x44, MT_NORMAL_NC) | \
200                      MAIR(0xff, MT_NORMAL) | \
201                      MAIR(0xbb, MT_NORMAL_WT)
202         msr     mair_el1, x5
203         /*
204          * Prepare SCTLR
205          */
206         adr     x5, crval
207         ldp     w5, w6, [x5]
208         mrs     x0, sctlr_el1
209         bic     x0, x0, x5                      // clear bits
210         orr     x0, x0, x6                      // set bits
211         /*
212          * Set/prepare TCR and TTBR. We use 512GB (39-bit) address range for
213          * both user and kernel.
214          */
215         ldr     x10, =TCR_TxSZ(VA_BITS) | TCR_CACHE_FLAGS | TCR_SMP_FLAGS | \
216                         TCR_TG_FLAGS | TCR_ASID16 | TCR_TBI0
217         tcr_set_idmap_t0sz      x10, x9
218
219         /*
220          * Read the PARange bits from ID_AA64MMFR0_EL1 and set the IPS bits in
221          * TCR_EL1.
222          */
223         mrs     x9, ID_AA64MMFR0_EL1
224         bfi     x10, x9, #32, #3
225 #ifdef CONFIG_ARM64_HW_AFDBM
226         /*
227          * Hardware update of the Access and Dirty bits.
228          */
229         mrs     x9, ID_AA64MMFR1_EL1
230         and     x9, x9, #0xf
231         cbz     x9, 2f
232         cmp     x9, #2
233         b.lt    1f
234         orr     x10, x10, #TCR_HD               // hardware Dirty flag update
235 1:      orr     x10, x10, #TCR_HA               // hardware Access flag update
236 2:
237 #endif  /* CONFIG_ARM64_HW_AFDBM */
238         msr     tcr_el1, x10
239         ret                                     // return to head.S
240 ENDPROC(__cpu_setup)
241
242         /*
243          * We set the desired value explicitly, including those of the
244          * reserved bits. The values of bits EE & E0E were set early in
245          * el2_setup, which are left untouched below.
246          *
247          *                 n n            T
248          *       U E      WT T UD     US IHBS
249          *       CE0      XWHW CZ     ME TEEA S
250          * .... .IEE .... NEAI TE.I ..AD DEN0 ACAM
251          * 0011 0... 1101 ..0. ..0. 10.. .0.. .... < hardware reserved
252          * .... .1.. .... 01.1 11.1 ..01 0.01 1101 < software settings
253          */
254         .type   crval, #object
255 crval:
256         .word   0xfcffffff                      // clear
257         .word   0x34d5d91d                      // set
258         .popsection