kvm: powerpc: book3s: drop is_hv_enabled
[cascardo/linux.git] / arch / powerpc / include / asm / processor.h
1 #ifndef _ASM_POWERPC_PROCESSOR_H
2 #define _ASM_POWERPC_PROCESSOR_H
3
4 /*
5  * Copyright (C) 2001 PPC 64 Team, IBM Corp
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License
9  * as published by the Free Software Foundation; either version
10  * 2 of the License, or (at your option) any later version.
11  */
12
13 #include <asm/reg.h>
14
15 #ifdef CONFIG_VSX
16 #define TS_FPRWIDTH 2
17 #else
18 #define TS_FPRWIDTH 1
19 #endif
20
21 #ifdef CONFIG_PPC64
22 /* Default SMT priority is set to 3. Use 11- 13bits to save priority. */
23 #define PPR_PRIORITY 3
24 #ifdef __ASSEMBLY__
25 #define INIT_PPR (PPR_PRIORITY << 50)
26 #else
27 #define INIT_PPR ((u64)PPR_PRIORITY << 50)
28 #endif /* __ASSEMBLY__ */
29 #endif /* CONFIG_PPC64 */
30
31 #ifndef __ASSEMBLY__
32 #include <linux/compiler.h>
33 #include <linux/cache.h>
34 #include <asm/ptrace.h>
35 #include <asm/types.h>
36 #include <asm/hw_breakpoint.h>
37
38 /* We do _not_ want to define new machine types at all, those must die
39  * in favor of using the device-tree
40  * -- BenH.
41  */
42
43 /* PREP sub-platform types. Unused */
44 #define _PREP_Motorola  0x01    /* motorola prep */
45 #define _PREP_Firm      0x02    /* firmworks prep */
46 #define _PREP_IBM       0x00    /* ibm prep */
47 #define _PREP_Bull      0x03    /* bull prep */
48
49 /* CHRP sub-platform types. These are arbitrary */
50 #define _CHRP_Motorola  0x04    /* motorola chrp, the cobra */
51 #define _CHRP_IBM       0x05    /* IBM chrp, the longtrail and longtrail 2 */
52 #define _CHRP_Pegasos   0x06    /* Genesi/bplan's Pegasos and Pegasos2 */
53 #define _CHRP_briq      0x07    /* TotalImpact's briQ */
54
55 #if defined(__KERNEL__) && defined(CONFIG_PPC32)
56
57 extern int _chrp_type;
58
59 #endif /* defined(__KERNEL__) && defined(CONFIG_PPC32) */
60
61 /*
62  * Default implementation of macro that returns current
63  * instruction pointer ("program counter").
64  */
65 #define current_text_addr() ({ __label__ _l; _l: &&_l;})
66
67 /* Macros for adjusting thread priority (hardware multi-threading) */
68 #define HMT_very_low()   asm volatile("or 31,31,31   # very low priority")
69 #define HMT_low()        asm volatile("or 1,1,1      # low priority")
70 #define HMT_medium_low() asm volatile("or 6,6,6      # medium low priority")
71 #define HMT_medium()     asm volatile("or 2,2,2      # medium priority")
72 #define HMT_medium_high() asm volatile("or 5,5,5      # medium high priority")
73 #define HMT_high()       asm volatile("or 3,3,3      # high priority")
74
75 #ifdef __KERNEL__
76
77 struct task_struct;
78 void start_thread(struct pt_regs *regs, unsigned long fdptr, unsigned long sp);
79 void release_thread(struct task_struct *);
80
81 /* Lazy FPU handling on uni-processor */
82 extern struct task_struct *last_task_used_math;
83 extern struct task_struct *last_task_used_altivec;
84 extern struct task_struct *last_task_used_vsx;
85 extern struct task_struct *last_task_used_spe;
86
87 #ifdef CONFIG_PPC32
88
89 #if CONFIG_TASK_SIZE > CONFIG_KERNEL_START
90 #error User TASK_SIZE overlaps with KERNEL_START address
91 #endif
92 #define TASK_SIZE       (CONFIG_TASK_SIZE)
93
94 /* This decides where the kernel will search for a free chunk of vm
95  * space during mmap's.
96  */
97 #define TASK_UNMAPPED_BASE      (TASK_SIZE / 8 * 3)
98 #endif
99
100 #ifdef CONFIG_PPC64
101 /* 64-bit user address space is 46-bits (64TB user VM) */
102 #define TASK_SIZE_USER64 (0x0000400000000000UL)
103
104 /* 
105  * 32-bit user address space is 4GB - 1 page 
106  * (this 1 page is needed so referencing of 0xFFFFFFFF generates EFAULT
107  */
108 #define TASK_SIZE_USER32 (0x0000000100000000UL - (1*PAGE_SIZE))
109
110 #define TASK_SIZE_OF(tsk) (test_tsk_thread_flag(tsk, TIF_32BIT) ? \
111                 TASK_SIZE_USER32 : TASK_SIZE_USER64)
112 #define TASK_SIZE         TASK_SIZE_OF(current)
113
114 /* This decides where the kernel will search for a free chunk of vm
115  * space during mmap's.
116  */
117 #define TASK_UNMAPPED_BASE_USER32 (PAGE_ALIGN(TASK_SIZE_USER32 / 4))
118 #define TASK_UNMAPPED_BASE_USER64 (PAGE_ALIGN(TASK_SIZE_USER64 / 4))
119
120 #define TASK_UNMAPPED_BASE ((is_32bit_task()) ? \
121                 TASK_UNMAPPED_BASE_USER32 : TASK_UNMAPPED_BASE_USER64 )
122 #endif
123
124 #ifdef __powerpc64__
125
126 #define STACK_TOP_USER64 TASK_SIZE_USER64
127 #define STACK_TOP_USER32 TASK_SIZE_USER32
128
129 #define STACK_TOP (is_32bit_task() ? \
130                    STACK_TOP_USER32 : STACK_TOP_USER64)
131
132 #define STACK_TOP_MAX STACK_TOP_USER64
133
134 #else /* __powerpc64__ */
135
136 #define STACK_TOP TASK_SIZE
137 #define STACK_TOP_MAX   STACK_TOP
138
139 #endif /* __powerpc64__ */
140
141 typedef struct {
142         unsigned long seg;
143 } mm_segment_t;
144
145 #define TS_FPROFFSET 0
146 #define TS_VSRLOWOFFSET 1
147 #define TS_FPR(i) fpr[i][TS_FPROFFSET]
148 #define TS_TRANS_FPR(i) transact_fpr[i][TS_FPROFFSET]
149
150 struct debug_reg {
151 #ifdef CONFIG_PPC_ADV_DEBUG_REGS
152         /*
153          * The following help to manage the use of Debug Control Registers
154          * om the BookE platforms.
155          */
156         uint32_t        dbcr0;
157         uint32_t        dbcr1;
158 #ifdef CONFIG_BOOKE
159         uint32_t        dbcr2;
160 #endif
161         /*
162          * The stored value of the DBSR register will be the value at the
163          * last debug interrupt. This register can only be read from the
164          * user (will never be written to) and has value while helping to
165          * describe the reason for the last debug trap.  Torez
166          */
167         uint32_t        dbsr;
168         /*
169          * The following will contain addresses used by debug applications
170          * to help trace and trap on particular address locations.
171          * The bits in the Debug Control Registers above help define which
172          * of the following registers will contain valid data and/or addresses.
173          */
174         unsigned long   iac1;
175         unsigned long   iac2;
176 #if CONFIG_PPC_ADV_DEBUG_IACS > 2
177         unsigned long   iac3;
178         unsigned long   iac4;
179 #endif
180         unsigned long   dac1;
181         unsigned long   dac2;
182 #if CONFIG_PPC_ADV_DEBUG_DVCS > 0
183         unsigned long   dvc1;
184         unsigned long   dvc2;
185 #endif
186 #endif
187 };
188
189 struct thread_struct {
190         unsigned long   ksp;            /* Kernel stack pointer */
191         unsigned long   ksp_limit;      /* if ksp <= ksp_limit stack overflow */
192
193 #ifdef CONFIG_PPC64
194         unsigned long   ksp_vsid;
195 #endif
196         struct pt_regs  *regs;          /* Pointer to saved register state */
197         mm_segment_t    fs;             /* for get_fs() validation */
198 #ifdef CONFIG_BOOKE
199         /* BookE base exception scratch space; align on cacheline */
200         unsigned long   normsave[8] ____cacheline_aligned;
201 #endif
202 #ifdef CONFIG_PPC32
203         void            *pgdir;         /* root of page-table tree */
204 #endif
205         /* Debug Registers */
206         struct debug_reg debug;
207
208         /* FP and VSX 0-31 register set */
209         double          fpr[32][TS_FPRWIDTH] __attribute__((aligned(16)));
210         struct {
211
212                 unsigned int pad;
213                 unsigned int val;       /* Floating point status */
214         } fpscr;
215         int             fpexc_mode;     /* floating-point exception mode */
216         unsigned int    align_ctl;      /* alignment handling control */
217 #ifdef CONFIG_PPC64
218         unsigned long   start_tb;       /* Start purr when proc switched in */
219         unsigned long   accum_tb;       /* Total accumilated purr for process */
220 #ifdef CONFIG_HAVE_HW_BREAKPOINT
221         struct perf_event *ptrace_bps[HBP_NUM];
222         /*
223          * Helps identify source of single-step exception and subsequent
224          * hw-breakpoint enablement
225          */
226         struct perf_event *last_hit_ubp;
227 #endif /* CONFIG_HAVE_HW_BREAKPOINT */
228 #endif
229         struct arch_hw_breakpoint hw_brk; /* info on the hardware breakpoint */
230         unsigned long   trap_nr;        /* last trap # on this thread */
231 #ifdef CONFIG_ALTIVEC
232         /* Complete AltiVec register set */
233         vector128       vr[32] __attribute__((aligned(16)));
234         /* AltiVec status */
235         vector128       vscr __attribute__((aligned(16)));
236         unsigned long   vrsave;
237         int             used_vr;        /* set if process has used altivec */
238 #endif /* CONFIG_ALTIVEC */
239 #ifdef CONFIG_VSX
240         /* VSR status */
241         int             used_vsr;       /* set if process has used altivec */
242 #endif /* CONFIG_VSX */
243 #ifdef CONFIG_SPE
244         unsigned long   evr[32];        /* upper 32-bits of SPE regs */
245         u64             acc;            /* Accumulator */
246         unsigned long   spefscr;        /* SPE & eFP status */
247         int             used_spe;       /* set if process has used spe */
248 #endif /* CONFIG_SPE */
249 #ifdef CONFIG_PPC_TRANSACTIONAL_MEM
250         u64             tm_tfhar;       /* Transaction fail handler addr */
251         u64             tm_texasr;      /* Transaction exception & summary */
252         u64             tm_tfiar;       /* Transaction fail instr address reg */
253         unsigned long   tm_orig_msr;    /* Thread's MSR on ctx switch */
254         struct pt_regs  ckpt_regs;      /* Checkpointed registers */
255
256         unsigned long   tm_tar;
257         unsigned long   tm_ppr;
258         unsigned long   tm_dscr;
259
260         /*
261          * Transactional FP and VSX 0-31 register set.
262          * NOTE: the sense of these is the opposite of the integer ckpt_regs!
263          *
264          * When a transaction is active/signalled/scheduled etc., *regs is the
265          * most recent set of/speculated GPRs with ckpt_regs being the older
266          * checkpointed regs to which we roll back if transaction aborts.
267          *
268          * However, fpr[] is the checkpointed 'base state' of FP regs, and
269          * transact_fpr[] is the new set of transactional values.
270          * VRs work the same way.
271          */
272         double          transact_fpr[32][TS_FPRWIDTH];
273         struct {
274                 unsigned int pad;
275                 unsigned int val;       /* Floating point status */
276         } transact_fpscr;
277         vector128       transact_vr[32] __attribute__((aligned(16)));
278         vector128       transact_vscr __attribute__((aligned(16)));
279         unsigned long   transact_vrsave;
280 #endif /* CONFIG_PPC_TRANSACTIONAL_MEM */
281 #ifdef CONFIG_KVM_BOOK3S_32_HANDLER
282         void*           kvm_shadow_vcpu; /* KVM internal data */
283 #endif /* CONFIG_KVM_BOOK3S_32_HANDLER */
284 #if defined(CONFIG_KVM) && defined(CONFIG_BOOKE)
285         struct kvm_vcpu *kvm_vcpu;
286 #endif
287 #ifdef CONFIG_PPC64
288         unsigned long   dscr;
289         int             dscr_inherit;
290         unsigned long   ppr;    /* used to save/restore SMT priority */
291 #endif
292 #ifdef CONFIG_PPC_BOOK3S_64
293         unsigned long   tar;
294         unsigned long   ebbrr;
295         unsigned long   ebbhr;
296         unsigned long   bescr;
297         unsigned long   siar;
298         unsigned long   sdar;
299         unsigned long   sier;
300         unsigned long   mmcr2;
301         unsigned        mmcr0;
302         unsigned        used_ebb;
303 #endif
304 };
305
306 #define ARCH_MIN_TASKALIGN 16
307
308 #define INIT_SP         (sizeof(init_stack) + (unsigned long) &init_stack)
309 #define INIT_SP_LIMIT \
310         (_ALIGN_UP(sizeof(init_thread_info), 16) + (unsigned long) &init_stack)
311
312 #ifdef CONFIG_SPE
313 #define SPEFSCR_INIT .spefscr = SPEFSCR_FINVE | SPEFSCR_FDBZE | SPEFSCR_FUNFE | SPEFSCR_FOVFE,
314 #else
315 #define SPEFSCR_INIT
316 #endif
317
318 #ifdef CONFIG_PPC32
319 #define INIT_THREAD { \
320         .ksp = INIT_SP, \
321         .ksp_limit = INIT_SP_LIMIT, \
322         .fs = KERNEL_DS, \
323         .pgdir = swapper_pg_dir, \
324         .fpexc_mode = MSR_FE0 | MSR_FE1, \
325         SPEFSCR_INIT \
326 }
327 #else
328 #define INIT_THREAD  { \
329         .ksp = INIT_SP, \
330         .ksp_limit = INIT_SP_LIMIT, \
331         .regs = (struct pt_regs *)INIT_SP - 1, /* XXX bogus, I think */ \
332         .fs = KERNEL_DS, \
333         .fpr = {{0}}, \
334         .fpscr = { .val = 0, }, \
335         .fpexc_mode = 0, \
336         .ppr = INIT_PPR, \
337 }
338 #endif
339
340 /*
341  * Return saved PC of a blocked thread. For now, this is the "user" PC
342  */
343 #define thread_saved_pc(tsk)    \
344         ((tsk)->thread.regs? (tsk)->thread.regs->nip: 0)
345
346 #define task_pt_regs(tsk)       ((struct pt_regs *)(tsk)->thread.regs)
347
348 unsigned long get_wchan(struct task_struct *p);
349
350 #define KSTK_EIP(tsk)  ((tsk)->thread.regs? (tsk)->thread.regs->nip: 0)
351 #define KSTK_ESP(tsk)  ((tsk)->thread.regs? (tsk)->thread.regs->gpr[1]: 0)
352
353 /* Get/set floating-point exception mode */
354 #define GET_FPEXC_CTL(tsk, adr) get_fpexc_mode((tsk), (adr))
355 #define SET_FPEXC_CTL(tsk, val) set_fpexc_mode((tsk), (val))
356
357 extern int get_fpexc_mode(struct task_struct *tsk, unsigned long adr);
358 extern int set_fpexc_mode(struct task_struct *tsk, unsigned int val);
359
360 #define GET_ENDIAN(tsk, adr) get_endian((tsk), (adr))
361 #define SET_ENDIAN(tsk, val) set_endian((tsk), (val))
362
363 extern int get_endian(struct task_struct *tsk, unsigned long adr);
364 extern int set_endian(struct task_struct *tsk, unsigned int val);
365
366 #define GET_UNALIGN_CTL(tsk, adr)       get_unalign_ctl((tsk), (adr))
367 #define SET_UNALIGN_CTL(tsk, val)       set_unalign_ctl((tsk), (val))
368
369 extern int get_unalign_ctl(struct task_struct *tsk, unsigned long adr);
370 extern int set_unalign_ctl(struct task_struct *tsk, unsigned int val);
371
372 static inline unsigned int __unpack_fe01(unsigned long msr_bits)
373 {
374         return ((msr_bits & MSR_FE0) >> 10) | ((msr_bits & MSR_FE1) >> 8);
375 }
376
377 static inline unsigned long __pack_fe01(unsigned int fpmode)
378 {
379         return ((fpmode << 10) & MSR_FE0) | ((fpmode << 8) & MSR_FE1);
380 }
381
382 #ifdef CONFIG_PPC64
383 #define cpu_relax()     do { HMT_low(); HMT_medium(); barrier(); } while (0)
384 #else
385 #define cpu_relax()     barrier()
386 #endif
387
388 /* Check that a certain kernel stack pointer is valid in task_struct p */
389 int validate_sp(unsigned long sp, struct task_struct *p,
390                        unsigned long nbytes);
391
392 /*
393  * Prefetch macros.
394  */
395 #define ARCH_HAS_PREFETCH
396 #define ARCH_HAS_PREFETCHW
397 #define ARCH_HAS_SPINLOCK_PREFETCH
398
399 static inline void prefetch(const void *x)
400 {
401         if (unlikely(!x))
402                 return;
403
404         __asm__ __volatile__ ("dcbt 0,%0" : : "r" (x));
405 }
406
407 static inline void prefetchw(const void *x)
408 {
409         if (unlikely(!x))
410                 return;
411
412         __asm__ __volatile__ ("dcbtst 0,%0" : : "r" (x));
413 }
414
415 #define spin_lock_prefetch(x)   prefetchw(x)
416
417 #define HAVE_ARCH_PICK_MMAP_LAYOUT
418
419 #ifdef CONFIG_PPC64
420 static inline unsigned long get_clean_sp(unsigned long sp, int is_32)
421 {
422         if (is_32)
423                 return sp & 0x0ffffffffUL;
424         return sp;
425 }
426 #else
427 static inline unsigned long get_clean_sp(unsigned long sp, int is_32)
428 {
429         return sp;
430 }
431 #endif
432
433 extern unsigned long cpuidle_disable;
434 enum idle_boot_override {IDLE_NO_OVERRIDE = 0, IDLE_POWERSAVE_OFF};
435
436 extern int powersave_nap;       /* set if nap mode can be used in idle loop */
437 extern void power7_nap(void);
438
439 #ifdef CONFIG_PSERIES_IDLE
440 extern void update_smt_snooze_delay(int cpu, int residency);
441 #else
442 static inline void update_smt_snooze_delay(int cpu, int residency) {}
443 #endif
444
445 extern void flush_instruction_cache(void);
446 extern void hard_reset_now(void);
447 extern void poweroff_now(void);
448 extern int fix_alignment(struct pt_regs *);
449 extern void cvt_fd(float *from, double *to);
450 extern void cvt_df(double *from, float *to);
451 extern void _nmask_and_or_msr(unsigned long nmask, unsigned long or_val);
452
453 #ifdef CONFIG_PPC64
454 /*
455  * We handle most unaligned accesses in hardware. On the other hand 
456  * unaligned DMA can be very expensive on some ppc64 IO chips (it does
457  * powers of 2 writes until it reaches sufficient alignment).
458  *
459  * Based on this we disable the IP header alignment in network drivers.
460  */
461 #define NET_IP_ALIGN    0
462 #endif
463
464 #endif /* __KERNEL__ */
465 #endif /* __ASSEMBLY__ */
466 #endif /* _ASM_POWERPC_PROCESSOR_H */