Merge /spare/repo/linux-2.6/
[cascardo/linux.git] / arch / ppc / boot / common / ns16550.c
1 /*
2  * COM1 NS16550 support
3  */
4
5 #include <linux/config.h>
6 #include <linux/types.h>
7 #include <linux/serial.h>
8 #include <linux/serial_reg.h>
9 #include <asm/serial.h>
10
11 #include "nonstdio.h"
12 #include "serial.h"
13
14 #define SERIAL_BAUD     9600
15
16 extern unsigned long ISA_io;
17
18 static struct serial_state rs_table[RS_TABLE_SIZE] = {
19         SERIAL_PORT_DFNS        /* Defined in <asm/serial.h> */
20 };
21
22 static int shift;
23
24 unsigned long serial_init(int chan, void *ignored)
25 {
26         unsigned long com_port, base_baud;
27         unsigned char lcr, dlm;
28
29         /* We need to find out which type io we're expecting.  If it's
30          * 'SERIAL_IO_PORT', we get an offset from the isa_io_base.
31          * If it's 'SERIAL_IO_MEM', we can the exact location.  -- Tom */
32         switch (rs_table[chan].io_type) {
33                 case SERIAL_IO_PORT:
34                         com_port = rs_table[chan].port;
35                         break;
36                 case SERIAL_IO_MEM:
37                         com_port = (unsigned long)rs_table[chan].iomem_base;
38                         break;
39                 default:
40                         /* We can't deal with it. */
41                         return -1;
42         }
43
44         /* How far apart the registers are. */
45         shift = rs_table[chan].iomem_reg_shift;
46         /* Base baud.. */
47         base_baud = rs_table[chan].baud_base;
48         
49         /* save the LCR */
50         lcr = inb(com_port + (UART_LCR << shift));
51         /* Access baud rate */
52         outb(com_port + (UART_LCR << shift), 0x80);
53         dlm = inb(com_port + (UART_DLM << shift));
54         /*
55          * Test if serial port is unconfigured.
56          * We assume that no-one uses less than 110 baud or
57          * less than 7 bits per character these days.
58          *  -- paulus.
59          */
60
61         if ((dlm <= 4) && (lcr & 2))
62                 /* port is configured, put the old LCR back */
63                 outb(com_port + (UART_LCR << shift), lcr);
64         else {
65                 /* Input clock. */
66                 outb(com_port + (UART_DLL << shift),
67                      (base_baud / SERIAL_BAUD) & 0xFF);
68                 outb(com_port + (UART_DLM << shift),
69                      (base_baud / SERIAL_BAUD) >> 8);
70                 /* 8 data, 1 stop, no parity */
71                 outb(com_port + (UART_LCR << shift), 0x03);
72                 /* RTS/DTR */
73                 outb(com_port + (UART_MCR << shift), 0x03);
74         }
75         /* Clear & enable FIFOs */
76         outb(com_port + (UART_FCR << shift), 0x07);
77
78         return (com_port);
79 }
80
81 void
82 serial_putc(unsigned long com_port, unsigned char c)
83 {
84         while ((inb(com_port + (UART_LSR << shift)) & UART_LSR_THRE) == 0)
85                 ;
86         outb(com_port, c);
87 }
88
89 unsigned char
90 serial_getc(unsigned long com_port)
91 {
92         while ((inb(com_port + (UART_LSR << shift)) & UART_LSR_DR) == 0)
93                 ;
94         return inb(com_port);
95 }
96
97 int
98 serial_tstc(unsigned long com_port)
99 {
100         return ((inb(com_port + (UART_LSR << shift)) & UART_LSR_DR) != 0);
101 }