Merge branch 'fix/hda' into for-linus
[cascardo/linux.git] / arch / sh / boards / mach-se / 7724 / setup.c
1 /*
2  * linux/arch/sh/boards/se/7724/setup.c
3  *
4  * Copyright (C) 2009 Renesas Solutions Corp.
5  *
6  * Kuninori Morimoto <morimoto.kuninori@renesas.com>
7  *
8  * This file is subject to the terms and conditions of the GNU General Public
9  * License.  See the file "COPYING" in the main directory of this archive
10  * for more details.
11  */
12
13 #include <linux/init.h>
14 #include <linux/device.h>
15 #include <linux/interrupt.h>
16 #include <linux/platform_device.h>
17 #include <linux/mfd/sh_mobile_sdhi.h>
18 #include <linux/mtd/physmap.h>
19 #include <linux/delay.h>
20 #include <linux/smc91x.h>
21 #include <linux/gpio.h>
22 #include <linux/input.h>
23 #include <linux/input/sh_keysc.h>
24 #include <linux/usb/r8a66597.h>
25 #include <video/sh_mobile_lcdc.h>
26 #include <media/sh_mobile_ceu.h>
27 #include <sound/sh_fsi.h>
28 #include <asm/io.h>
29 #include <asm/heartbeat.h>
30 #include <asm/sh_eth.h>
31 #include <asm/clock.h>
32 #include <asm/suspend.h>
33 #include <cpu/sh7724.h>
34 #include <mach-se/mach/se7724.h>
35
36 /*
37  * SWx    1234 5678
38  * ------------------------------------
39  * SW31 : 1001 1100    : default
40  * SW32 : 0111 1111    : use on board flash
41  *
42  * SW41 : abxx xxxx  -> a = 0 : Analog  monitor
43  *                          1 : Digital monitor
44  *                      b = 0 : VGA
45  *                          1 : 720p
46  */
47
48 /*
49  * about 720p
50  *
51  * When you use 1280 x 720 lcdc output,
52  * you should change OSC6 lcdc clock from 25.175MHz to 74.25MHz,
53  * and change SW41 to use 720p
54  */
55
56 /*
57  * about sound
58  *
59  * This setup.c supports FSI slave mode.
60  * Please change J20, J21, J22 pin to 1-2 connection.
61  */
62
63 /* Heartbeat */
64 static struct resource heartbeat_resource = {
65         .start  = PA_LED,
66         .end    = PA_LED,
67         .flags  = IORESOURCE_MEM | IORESOURCE_MEM_16BIT,
68 };
69
70 static struct platform_device heartbeat_device = {
71         .name           = "heartbeat",
72         .id             = -1,
73         .num_resources  = 1,
74         .resource       = &heartbeat_resource,
75 };
76
77 /* LAN91C111 */
78 static struct smc91x_platdata smc91x_info = {
79         .flags = SMC91X_USE_16BIT | SMC91X_NOWAIT,
80 };
81
82 static struct resource smc91x_eth_resources[] = {
83         [0] = {
84                 .name   = "SMC91C111" ,
85                 .start  = 0x1a300300,
86                 .end    = 0x1a30030f,
87                 .flags  = IORESOURCE_MEM,
88         },
89         [1] = {
90                 .start  = IRQ0_SMC,
91                 .flags  = IORESOURCE_IRQ | IORESOURCE_IRQ_HIGHLEVEL,
92         },
93 };
94
95 static struct platform_device smc91x_eth_device = {
96         .name   = "smc91x",
97         .num_resources  = ARRAY_SIZE(smc91x_eth_resources),
98         .resource       = smc91x_eth_resources,
99         .dev    = {
100                 .platform_data  = &smc91x_info,
101         },
102 };
103
104 /* MTD */
105 static struct mtd_partition nor_flash_partitions[] = {
106         {
107                 .name = "uboot",
108                 .offset = 0,
109                 .size = (1 * 1024 * 1024),
110                 .mask_flags = MTD_WRITEABLE,    /* Read-only */
111         }, {
112                 .name = "kernel",
113                 .offset = MTDPART_OFS_APPEND,
114                 .size = (2 * 1024 * 1024),
115         }, {
116                 .name = "free-area",
117                 .offset = MTDPART_OFS_APPEND,
118                 .size = MTDPART_SIZ_FULL,
119         },
120 };
121
122 static struct physmap_flash_data nor_flash_data = {
123         .width          = 2,
124         .parts          = nor_flash_partitions,
125         .nr_parts       = ARRAY_SIZE(nor_flash_partitions),
126 };
127
128 static struct resource nor_flash_resources[] = {
129         [0] = {
130                 .name   = "NOR Flash",
131                 .start  = 0x00000000,
132                 .end    = 0x01ffffff,
133                 .flags  = IORESOURCE_MEM,
134         }
135 };
136
137 static struct platform_device nor_flash_device = {
138         .name           = "physmap-flash",
139         .resource       = nor_flash_resources,
140         .num_resources  = ARRAY_SIZE(nor_flash_resources),
141         .dev            = {
142                 .platform_data = &nor_flash_data,
143         },
144 };
145
146 /* LCDC */
147 const static struct fb_videomode lcdc_720p_modes[] = {
148         {
149                 .name           = "LB070WV1",
150                 .sync           = 0, /* hsync and vsync are active low */
151                 .xres           = 1280,
152                 .yres           = 720,
153                 .left_margin    = 220,
154                 .right_margin   = 110,
155                 .hsync_len      = 40,
156                 .upper_margin   = 20,
157                 .lower_margin   = 5,
158                 .vsync_len      = 5,
159         },
160 };
161
162 const static struct fb_videomode lcdc_vga_modes[] = {
163         {
164                 .name           = "LB070WV1",
165                 .sync           = 0, /* hsync and vsync are active low */
166                 .xres           = 640,
167                 .yres           = 480,
168                 .left_margin    = 105,
169                 .right_margin   = 50,
170                 .hsync_len      = 96,
171                 .upper_margin   = 33,
172                 .lower_margin   = 10,
173                 .vsync_len      = 2,
174         },
175 };
176
177 static struct sh_mobile_lcdc_info lcdc_info = {
178         .clock_source = LCDC_CLK_EXTERNAL,
179         .ch[0] = {
180                 .chan = LCDC_CHAN_MAINLCD,
181                 .bpp = 16,
182                 .clock_divider = 1,
183                 .lcd_size_cfg = { /* 7.0 inch */
184                         .width = 152,
185                         .height = 91,
186                 },
187                 .board_cfg = {
188                 },
189         }
190 };
191
192 static struct resource lcdc_resources[] = {
193         [0] = {
194                 .name   = "LCDC",
195                 .start  = 0xfe940000,
196                 .end    = 0xfe942fff,
197                 .flags  = IORESOURCE_MEM,
198         },
199         [1] = {
200                 .start  = 106,
201                 .flags  = IORESOURCE_IRQ,
202         },
203 };
204
205 static struct platform_device lcdc_device = {
206         .name           = "sh_mobile_lcdc_fb",
207         .num_resources  = ARRAY_SIZE(lcdc_resources),
208         .resource       = lcdc_resources,
209         .dev            = {
210                 .platform_data  = &lcdc_info,
211         },
212         .archdata = {
213                 .hwblk_id = HWBLK_LCDC,
214         },
215 };
216
217 /* CEU0 */
218 static struct sh_mobile_ceu_info sh_mobile_ceu0_info = {
219         .flags = SH_CEU_FLAG_USE_8BIT_BUS,
220 };
221
222 static struct resource ceu0_resources[] = {
223         [0] = {
224                 .name   = "CEU0",
225                 .start  = 0xfe910000,
226                 .end    = 0xfe91009f,
227                 .flags  = IORESOURCE_MEM,
228         },
229         [1] = {
230                 .start  = 52,
231                 .flags  = IORESOURCE_IRQ,
232         },
233         [2] = {
234                 /* place holder for contiguous memory */
235         },
236 };
237
238 static struct platform_device ceu0_device = {
239         .name           = "sh_mobile_ceu",
240         .id             = 0, /* "ceu0" clock */
241         .num_resources  = ARRAY_SIZE(ceu0_resources),
242         .resource       = ceu0_resources,
243         .dev    = {
244                 .platform_data  = &sh_mobile_ceu0_info,
245         },
246         .archdata = {
247                 .hwblk_id = HWBLK_CEU0,
248         },
249 };
250
251 /* CEU1 */
252 static struct sh_mobile_ceu_info sh_mobile_ceu1_info = {
253         .flags = SH_CEU_FLAG_USE_8BIT_BUS,
254 };
255
256 static struct resource ceu1_resources[] = {
257         [0] = {
258                 .name   = "CEU1",
259                 .start  = 0xfe914000,
260                 .end    = 0xfe91409f,
261                 .flags  = IORESOURCE_MEM,
262         },
263         [1] = {
264                 .start  = 63,
265                 .flags  = IORESOURCE_IRQ,
266         },
267         [2] = {
268                 /* place holder for contiguous memory */
269         },
270 };
271
272 static struct platform_device ceu1_device = {
273         .name           = "sh_mobile_ceu",
274         .id             = 1, /* "ceu1" clock */
275         .num_resources  = ARRAY_SIZE(ceu1_resources),
276         .resource       = ceu1_resources,
277         .dev    = {
278                 .platform_data  = &sh_mobile_ceu1_info,
279         },
280         .archdata = {
281                 .hwblk_id = HWBLK_CEU1,
282         },
283 };
284
285 /* FSI */
286 /* change J20, J21, J22 pin to 1-2 connection to use slave mode */
287 static struct sh_fsi_platform_info fsi_info = {
288         .porta_flags = SH_FSI_BRS_INV |
289                        SH_FSI_OUT_SLAVE_MODE |
290                        SH_FSI_IN_SLAVE_MODE |
291                        SH_FSI_OFMT(PCM) |
292                        SH_FSI_IFMT(PCM),
293 };
294
295 static struct resource fsi_resources[] = {
296         [0] = {
297                 .name   = "FSI",
298                 .start  = 0xFE3C0000,
299                 .end    = 0xFE3C021d,
300                 .flags  = IORESOURCE_MEM,
301         },
302         [1] = {
303                 .start  = 108,
304                 .flags  = IORESOURCE_IRQ,
305         },
306 };
307
308 static struct platform_device fsi_device = {
309         .name           = "sh_fsi",
310         .id             = 0,
311         .num_resources  = ARRAY_SIZE(fsi_resources),
312         .resource       = fsi_resources,
313         .dev    = {
314                 .platform_data  = &fsi_info,
315         },
316         .archdata = {
317                 .hwblk_id = HWBLK_SPU, /* FSI needs SPU hwblk */
318         },
319 };
320
321 static struct platform_device fsi_ak4642_device = {
322         .name           = "sh_fsi_a_ak4642",
323 };
324
325 /* KEYSC in SoC (Needs SW33-2 set to ON) */
326 static struct sh_keysc_info keysc_info = {
327         .mode = SH_KEYSC_MODE_1,
328         .scan_timing = 3,
329         .delay = 50,
330         .keycodes = {
331                 KEY_1, KEY_2, KEY_3, KEY_4, KEY_5,
332                 KEY_6, KEY_7, KEY_8, KEY_9, KEY_A,
333                 KEY_B, KEY_C, KEY_D, KEY_E, KEY_F,
334                 KEY_G, KEY_H, KEY_I, KEY_K, KEY_L,
335                 KEY_M, KEY_N, KEY_O, KEY_P, KEY_Q,
336                 KEY_R, KEY_S, KEY_T, KEY_U, KEY_V,
337         },
338 };
339
340 static struct resource keysc_resources[] = {
341         [0] = {
342                 .name   = "KEYSC",
343                 .start  = 0x044b0000,
344                 .end    = 0x044b000f,
345                 .flags  = IORESOURCE_MEM,
346         },
347         [1] = {
348                 .start  = 79,
349                 .flags  = IORESOURCE_IRQ,
350         },
351 };
352
353 static struct platform_device keysc_device = {
354         .name           = "sh_keysc",
355         .id             = 0, /* "keysc0" clock */
356         .num_resources  = ARRAY_SIZE(keysc_resources),
357         .resource       = keysc_resources,
358         .dev    = {
359                 .platform_data  = &keysc_info,
360         },
361         .archdata = {
362                 .hwblk_id = HWBLK_KEYSC,
363         },
364 };
365
366 /* SH Eth */
367 static struct resource sh_eth_resources[] = {
368         [0] = {
369                 .start = SH_ETH_ADDR,
370                 .end   = SH_ETH_ADDR + 0x1FC,
371                 .flags = IORESOURCE_MEM,
372         },
373         [1] = {
374                 .start = 91,
375                 .flags = IORESOURCE_IRQ | IORESOURCE_IRQ_HIGHLEVEL,
376         },
377 };
378
379 static struct sh_eth_plat_data sh_eth_plat = {
380         .phy = 0x1f, /* SMSC LAN8187 */
381         .edmac_endian = EDMAC_LITTLE_ENDIAN,
382 };
383
384 static struct platform_device sh_eth_device = {
385         .name = "sh-eth",
386         .id     = 0,
387         .dev = {
388                 .platform_data = &sh_eth_plat,
389         },
390         .num_resources = ARRAY_SIZE(sh_eth_resources),
391         .resource = sh_eth_resources,
392         .archdata = {
393                 .hwblk_id = HWBLK_ETHER,
394         },
395 };
396
397 static struct r8a66597_platdata sh7724_usb0_host_data = {
398         .on_chip = 1,
399 };
400
401 static struct resource sh7724_usb0_host_resources[] = {
402         [0] = {
403                 .start  = 0xa4d80000,
404                 .end    = 0xa4d80124 - 1,
405                 .flags  = IORESOURCE_MEM,
406         },
407         [1] = {
408                 .start  = 65,
409                 .end    = 65,
410                 .flags  = IORESOURCE_IRQ | IRQF_TRIGGER_LOW,
411         },
412 };
413
414 static struct platform_device sh7724_usb0_host_device = {
415         .name           = "r8a66597_hcd",
416         .id             = 0,
417         .dev = {
418                 .dma_mask               = NULL,         /*  not use dma */
419                 .coherent_dma_mask      = 0xffffffff,
420                 .platform_data          = &sh7724_usb0_host_data,
421         },
422         .num_resources  = ARRAY_SIZE(sh7724_usb0_host_resources),
423         .resource       = sh7724_usb0_host_resources,
424         .archdata = {
425                 .hwblk_id = HWBLK_USB0,
426         },
427 };
428
429 static struct r8a66597_platdata sh7724_usb1_gadget_data = {
430         .on_chip = 1,
431 };
432
433 static struct resource sh7724_usb1_gadget_resources[] = {
434         [0] = {
435                 .start  = 0xa4d90000,
436                 .end    = 0xa4d90123,
437                 .flags  = IORESOURCE_MEM,
438         },
439         [1] = {
440                 .start  = 66,
441                 .end    = 66,
442                 .flags  = IORESOURCE_IRQ | IRQF_TRIGGER_LOW,
443         },
444 };
445
446 static struct platform_device sh7724_usb1_gadget_device = {
447         .name           = "r8a66597_udc",
448         .id             = 1, /* USB1 */
449         .dev = {
450                 .dma_mask               = NULL,         /*  not use dma */
451                 .coherent_dma_mask      = 0xffffffff,
452                 .platform_data          = &sh7724_usb1_gadget_data,
453         },
454         .num_resources  = ARRAY_SIZE(sh7724_usb1_gadget_resources),
455         .resource       = sh7724_usb1_gadget_resources,
456 };
457
458 static struct resource sdhi0_cn7_resources[] = {
459         [0] = {
460                 .name   = "SDHI0",
461                 .start  = 0x04ce0000,
462                 .end    = 0x04ce01ff,
463                 .flags  = IORESOURCE_MEM,
464         },
465         [1] = {
466                 .start  = 100,
467                 .flags  = IORESOURCE_IRQ,
468         },
469 };
470
471 static struct sh_mobile_sdhi_info sh7724_sdhi0_data = {
472         .dma_slave_tx   = SHDMA_SLAVE_SDHI0_TX,
473         .dma_slave_rx   = SHDMA_SLAVE_SDHI0_RX,
474 };
475
476 static struct platform_device sdhi0_cn7_device = {
477         .name           = "sh_mobile_sdhi",
478         .id             = 0,
479         .num_resources  = ARRAY_SIZE(sdhi0_cn7_resources),
480         .resource       = sdhi0_cn7_resources,
481         .dev = {
482                 .platform_data  = &sh7724_sdhi0_data,
483         },
484         .archdata = {
485                 .hwblk_id = HWBLK_SDHI0,
486         },
487 };
488
489 static struct resource sdhi1_cn8_resources[] = {
490         [0] = {
491                 .name   = "SDHI1",
492                 .start  = 0x04cf0000,
493                 .end    = 0x04cf01ff,
494                 .flags  = IORESOURCE_MEM,
495         },
496         [1] = {
497                 .start  = 23,
498                 .flags  = IORESOURCE_IRQ,
499         },
500 };
501
502 static struct sh_mobile_sdhi_info sh7724_sdhi1_data = {
503         .dma_slave_tx   = SHDMA_SLAVE_SDHI1_TX,
504         .dma_slave_rx   = SHDMA_SLAVE_SDHI1_RX,
505 };
506
507 static struct platform_device sdhi1_cn8_device = {
508         .name           = "sh_mobile_sdhi",
509         .id             = 1,
510         .num_resources  = ARRAY_SIZE(sdhi1_cn8_resources),
511         .resource       = sdhi1_cn8_resources,
512         .dev = {
513                 .platform_data  = &sh7724_sdhi1_data,
514         },
515         .archdata = {
516                 .hwblk_id = HWBLK_SDHI1,
517         },
518 };
519
520 /* IrDA */
521 static struct resource irda_resources[] = {
522         [0] = {
523                 .name   = "IrDA",
524                 .start  = 0xA45D0000,
525                 .end    = 0xA45D0049,
526                 .flags  = IORESOURCE_MEM,
527         },
528         [1] = {
529                 .start  = 20,
530                 .flags  = IORESOURCE_IRQ,
531         },
532 };
533
534 static struct platform_device irda_device = {
535         .name           = "sh_sir",
536         .num_resources  = ARRAY_SIZE(irda_resources),
537         .resource       = irda_resources,
538 };
539
540 #include <media/ak881x.h>
541 #include <media/sh_vou.h>
542
543 static struct ak881x_pdata ak881x_pdata = {
544         .flags = AK881X_IF_MODE_SLAVE,
545 };
546
547 static struct i2c_board_info ak8813 = {
548         /* With open J18 jumper address is 0x21 */
549         I2C_BOARD_INFO("ak8813", 0x20),
550         .platform_data = &ak881x_pdata,
551 };
552
553 static struct sh_vou_pdata sh_vou_pdata = {
554         .bus_fmt        = SH_VOU_BUS_8BIT,
555         .flags          = SH_VOU_HSYNC_LOW | SH_VOU_VSYNC_LOW,
556         .board_info     = &ak8813,
557         .i2c_adap       = 0,
558 };
559
560 static struct resource sh_vou_resources[] = {
561         [0] = {
562                 .start  = 0xfe960000,
563                 .end    = 0xfe962043,
564                 .flags  = IORESOURCE_MEM,
565         },
566         [1] = {
567                 .start  = 55,
568                 .flags  = IORESOURCE_IRQ,
569         },
570 };
571
572 static struct platform_device vou_device = {
573         .name           = "sh-vou",
574         .id             = -1,
575         .num_resources  = ARRAY_SIZE(sh_vou_resources),
576         .resource       = sh_vou_resources,
577         .dev            = {
578                 .platform_data  = &sh_vou_pdata,
579         },
580         .archdata       = {
581                 .hwblk_id       = HWBLK_VOU,
582         },
583 };
584
585 static struct platform_device *ms7724se_devices[] __initdata = {
586         &heartbeat_device,
587         &smc91x_eth_device,
588         &lcdc_device,
589         &nor_flash_device,
590         &ceu0_device,
591         &ceu1_device,
592         &keysc_device,
593         &sh_eth_device,
594         &sh7724_usb0_host_device,
595         &sh7724_usb1_gadget_device,
596         &fsi_device,
597         &fsi_ak4642_device,
598         &sdhi0_cn7_device,
599         &sdhi1_cn8_device,
600         &irda_device,
601         &vou_device,
602 };
603
604 /* I2C device */
605 static struct i2c_board_info i2c0_devices[] = {
606         {
607                 I2C_BOARD_INFO("ak4642", 0x12),
608         },
609 };
610
611 #define EEPROM_OP   0xBA206000
612 #define EEPROM_ADR  0xBA206004
613 #define EEPROM_DATA 0xBA20600C
614 #define EEPROM_STAT 0xBA206010
615 #define EEPROM_STRT 0xBA206014
616 static int __init sh_eth_is_eeprom_ready(void)
617 {
618         int t = 10000;
619
620         while (t--) {
621                 if (!__raw_readw(EEPROM_STAT))
622                         return 1;
623                 udelay(1);
624         }
625
626         printk(KERN_ERR "ms7724se can not access to eeprom\n");
627         return 0;
628 }
629
630 static void __init sh_eth_init(void)
631 {
632         int i;
633         u16 mac;
634
635         /* check EEPROM status */
636         if (!sh_eth_is_eeprom_ready())
637                 return;
638
639         /* read MAC addr from EEPROM */
640         for (i = 0 ; i < 3 ; i++) {
641                 __raw_writew(0x0, EEPROM_OP); /* read */
642                 __raw_writew(i*2, EEPROM_ADR);
643                 __raw_writew(0x1, EEPROM_STRT);
644                 if (!sh_eth_is_eeprom_ready())
645                         return;
646
647                 mac = __raw_readw(EEPROM_DATA);
648                 sh_eth_plat.mac_addr[i << 1] = mac & 0xff;
649                 sh_eth_plat.mac_addr[(i << 1) + 1] = mac >> 8;
650         }
651 }
652
653 #define SW4140    0xBA201000
654 #define FPGA_OUT  0xBA200400
655 #define PORT_HIZA 0xA4050158
656 #define PORT_MSELCRB 0xA4050182
657
658 #define SW41_A    0x0100
659 #define SW41_B    0x0200
660 #define SW41_C    0x0400
661 #define SW41_D    0x0800
662 #define SW41_E    0x1000
663 #define SW41_F    0x2000
664 #define SW41_G    0x4000
665 #define SW41_H    0x8000
666
667 extern char ms7724se_sdram_enter_start;
668 extern char ms7724se_sdram_enter_end;
669 extern char ms7724se_sdram_leave_start;
670 extern char ms7724se_sdram_leave_end;
671
672
673 static int __init arch_setup(void)
674 {
675         /* enable I2C device */
676         i2c_register_board_info(0, i2c0_devices,
677                                 ARRAY_SIZE(i2c0_devices));
678         return 0;
679 }
680 arch_initcall(arch_setup);
681
682 static int __init devices_setup(void)
683 {
684         u16 sw = __raw_readw(SW4140); /* select camera, monitor */
685         struct clk *clk;
686         u16 fpga_out;
687
688         /* register board specific self-refresh code */
689         sh_mobile_register_self_refresh(SUSP_SH_STANDBY | SUSP_SH_SF |
690                                         SUSP_SH_RSTANDBY,
691                                         &ms7724se_sdram_enter_start,
692                                         &ms7724se_sdram_enter_end,
693                                         &ms7724se_sdram_leave_start,
694                                         &ms7724se_sdram_leave_end);
695         /* Reset Release */
696         fpga_out = __raw_readw(FPGA_OUT);
697         /* bit4: NTSC_PDN, bit5: NTSC_RESET */
698         fpga_out &= ~((1 << 1)  | /* LAN */
699                       (1 << 4)  | /* AK8813 PDN */
700                       (1 << 5)  | /* AK8813 RESET */
701                       (1 << 6)  | /* VIDEO DAC */
702                       (1 << 7)  | /* AK4643 */
703                       (1 << 8)  | /* IrDA */
704                       (1 << 12) | /* USB0 */
705                       (1 << 14)); /* RMII */
706         __raw_writew(fpga_out | (1 << 4), FPGA_OUT);
707
708         udelay(10);
709
710         /* AK8813 RESET */
711         __raw_writew(fpga_out | (1 << 5), FPGA_OUT);
712
713         udelay(10);
714
715         __raw_writew(fpga_out, FPGA_OUT);
716
717         /* turn on USB clocks, use external clock */
718         __raw_writew((__raw_readw(PORT_MSELCRB) & ~0xc000) | 0x8000, PORT_MSELCRB);
719
720         /* Let LED9 show STATUS2 */
721         gpio_request(GPIO_FN_STATUS2, NULL);
722
723         /* Lit LED10 show STATUS0 */
724         gpio_request(GPIO_FN_STATUS0, NULL);
725
726         /* Lit LED11 show PDSTATUS */
727         gpio_request(GPIO_FN_PDSTATUS, NULL);
728
729         /* enable USB0 port */
730         __raw_writew(0x0600, 0xa40501d4);
731
732         /* enable USB1 port */
733         __raw_writew(0x0600, 0xa4050192);
734
735         /* enable IRQ 0,1,2 */
736         gpio_request(GPIO_FN_INTC_IRQ0, NULL);
737         gpio_request(GPIO_FN_INTC_IRQ1, NULL);
738         gpio_request(GPIO_FN_INTC_IRQ2, NULL);
739
740         /* enable SCIFA3 */
741         gpio_request(GPIO_FN_SCIF3_I_SCK, NULL);
742         gpio_request(GPIO_FN_SCIF3_I_RXD, NULL);
743         gpio_request(GPIO_FN_SCIF3_I_TXD, NULL);
744         gpio_request(GPIO_FN_SCIF3_I_CTS, NULL);
745         gpio_request(GPIO_FN_SCIF3_I_RTS, NULL);
746
747         /* enable LCDC */
748         gpio_request(GPIO_FN_LCDD23,   NULL);
749         gpio_request(GPIO_FN_LCDD22,   NULL);
750         gpio_request(GPIO_FN_LCDD21,   NULL);
751         gpio_request(GPIO_FN_LCDD20,   NULL);
752         gpio_request(GPIO_FN_LCDD19,   NULL);
753         gpio_request(GPIO_FN_LCDD18,   NULL);
754         gpio_request(GPIO_FN_LCDD17,   NULL);
755         gpio_request(GPIO_FN_LCDD16,   NULL);
756         gpio_request(GPIO_FN_LCDD15,   NULL);
757         gpio_request(GPIO_FN_LCDD14,   NULL);
758         gpio_request(GPIO_FN_LCDD13,   NULL);
759         gpio_request(GPIO_FN_LCDD12,   NULL);
760         gpio_request(GPIO_FN_LCDD11,   NULL);
761         gpio_request(GPIO_FN_LCDD10,   NULL);
762         gpio_request(GPIO_FN_LCDD9,    NULL);
763         gpio_request(GPIO_FN_LCDD8,    NULL);
764         gpio_request(GPIO_FN_LCDD7,    NULL);
765         gpio_request(GPIO_FN_LCDD6,    NULL);
766         gpio_request(GPIO_FN_LCDD5,    NULL);
767         gpio_request(GPIO_FN_LCDD4,    NULL);
768         gpio_request(GPIO_FN_LCDD3,    NULL);
769         gpio_request(GPIO_FN_LCDD2,    NULL);
770         gpio_request(GPIO_FN_LCDD1,    NULL);
771         gpio_request(GPIO_FN_LCDD0,    NULL);
772         gpio_request(GPIO_FN_LCDDISP,  NULL);
773         gpio_request(GPIO_FN_LCDHSYN,  NULL);
774         gpio_request(GPIO_FN_LCDDCK,   NULL);
775         gpio_request(GPIO_FN_LCDVSYN,  NULL);
776         gpio_request(GPIO_FN_LCDDON,   NULL);
777         gpio_request(GPIO_FN_LCDVEPWC, NULL);
778         gpio_request(GPIO_FN_LCDVCPWC, NULL);
779         gpio_request(GPIO_FN_LCDRD,    NULL);
780         gpio_request(GPIO_FN_LCDLCLK,  NULL);
781         __raw_writew((__raw_readw(PORT_HIZA) & ~0x0001), PORT_HIZA);
782
783         /* enable CEU0 */
784         gpio_request(GPIO_FN_VIO0_D15, NULL);
785         gpio_request(GPIO_FN_VIO0_D14, NULL);
786         gpio_request(GPIO_FN_VIO0_D13, NULL);
787         gpio_request(GPIO_FN_VIO0_D12, NULL);
788         gpio_request(GPIO_FN_VIO0_D11, NULL);
789         gpio_request(GPIO_FN_VIO0_D10, NULL);
790         gpio_request(GPIO_FN_VIO0_D9,  NULL);
791         gpio_request(GPIO_FN_VIO0_D8,  NULL);
792         gpio_request(GPIO_FN_VIO0_D7,  NULL);
793         gpio_request(GPIO_FN_VIO0_D6,  NULL);
794         gpio_request(GPIO_FN_VIO0_D5,  NULL);
795         gpio_request(GPIO_FN_VIO0_D4,  NULL);
796         gpio_request(GPIO_FN_VIO0_D3,  NULL);
797         gpio_request(GPIO_FN_VIO0_D2,  NULL);
798         gpio_request(GPIO_FN_VIO0_D1,  NULL);
799         gpio_request(GPIO_FN_VIO0_D0,  NULL);
800         gpio_request(GPIO_FN_VIO0_VD,  NULL);
801         gpio_request(GPIO_FN_VIO0_CLK, NULL);
802         gpio_request(GPIO_FN_VIO0_FLD, NULL);
803         gpio_request(GPIO_FN_VIO0_HD,  NULL);
804         platform_resource_setup_memory(&ceu0_device, "ceu0", 4 << 20);
805
806         /* enable CEU1 */
807         gpio_request(GPIO_FN_VIO1_D7,  NULL);
808         gpio_request(GPIO_FN_VIO1_D6,  NULL);
809         gpio_request(GPIO_FN_VIO1_D5,  NULL);
810         gpio_request(GPIO_FN_VIO1_D4,  NULL);
811         gpio_request(GPIO_FN_VIO1_D3,  NULL);
812         gpio_request(GPIO_FN_VIO1_D2,  NULL);
813         gpio_request(GPIO_FN_VIO1_D1,  NULL);
814         gpio_request(GPIO_FN_VIO1_D0,  NULL);
815         gpio_request(GPIO_FN_VIO1_FLD, NULL);
816         gpio_request(GPIO_FN_VIO1_HD,  NULL);
817         gpio_request(GPIO_FN_VIO1_VD,  NULL);
818         gpio_request(GPIO_FN_VIO1_CLK, NULL);
819         platform_resource_setup_memory(&ceu1_device, "ceu1", 4 << 20);
820
821         /* KEYSC */
822         gpio_request(GPIO_FN_KEYOUT5_IN5, NULL);
823         gpio_request(GPIO_FN_KEYOUT4_IN6, NULL);
824         gpio_request(GPIO_FN_KEYIN4,      NULL);
825         gpio_request(GPIO_FN_KEYIN3,      NULL);
826         gpio_request(GPIO_FN_KEYIN2,      NULL);
827         gpio_request(GPIO_FN_KEYIN1,      NULL);
828         gpio_request(GPIO_FN_KEYIN0,      NULL);
829         gpio_request(GPIO_FN_KEYOUT3,     NULL);
830         gpio_request(GPIO_FN_KEYOUT2,     NULL);
831         gpio_request(GPIO_FN_KEYOUT1,     NULL);
832         gpio_request(GPIO_FN_KEYOUT0,     NULL);
833
834         /* enable FSI */
835         gpio_request(GPIO_FN_FSIMCKA,    NULL);
836         gpio_request(GPIO_FN_FSIIASD,    NULL);
837         gpio_request(GPIO_FN_FSIOASD,    NULL);
838         gpio_request(GPIO_FN_FSIIABCK,   NULL);
839         gpio_request(GPIO_FN_FSIIALRCK,  NULL);
840         gpio_request(GPIO_FN_FSIOABCK,   NULL);
841         gpio_request(GPIO_FN_FSIOALRCK,  NULL);
842         gpio_request(GPIO_FN_CLKAUDIOAO, NULL);
843
844         /* set SPU2 clock to 83.4 MHz */
845         clk = clk_get(NULL, "spu_clk");
846         if (!IS_ERR(clk)) {
847                 clk_set_rate(clk, clk_round_rate(clk, 83333333));
848                 clk_put(clk);
849         }
850
851         /* change parent of FSI A */
852         clk = clk_get(NULL, "fsia_clk");
853         if (!IS_ERR(clk)) {
854                 /* 48kHz dummy clock was used to make sure 1/1 divide */
855                 clk_set_rate(&sh7724_fsimcka_clk, 48000);
856                 clk_set_parent(clk, &sh7724_fsimcka_clk);
857                 clk_set_rate(clk, 48000);
858                 clk_put(clk);
859         }
860
861         /* SDHI0 connected to cn7 */
862         gpio_request(GPIO_FN_SDHI0CD, NULL);
863         gpio_request(GPIO_FN_SDHI0WP, NULL);
864         gpio_request(GPIO_FN_SDHI0D3, NULL);
865         gpio_request(GPIO_FN_SDHI0D2, NULL);
866         gpio_request(GPIO_FN_SDHI0D1, NULL);
867         gpio_request(GPIO_FN_SDHI0D0, NULL);
868         gpio_request(GPIO_FN_SDHI0CMD, NULL);
869         gpio_request(GPIO_FN_SDHI0CLK, NULL);
870
871         /* SDHI1 connected to cn8 */
872         gpio_request(GPIO_FN_SDHI1CD, NULL);
873         gpio_request(GPIO_FN_SDHI1WP, NULL);
874         gpio_request(GPIO_FN_SDHI1D3, NULL);
875         gpio_request(GPIO_FN_SDHI1D2, NULL);
876         gpio_request(GPIO_FN_SDHI1D1, NULL);
877         gpio_request(GPIO_FN_SDHI1D0, NULL);
878         gpio_request(GPIO_FN_SDHI1CMD, NULL);
879         gpio_request(GPIO_FN_SDHI1CLK, NULL);
880
881         /* enable IrDA */
882         gpio_request(GPIO_FN_IRDA_OUT, NULL);
883         gpio_request(GPIO_FN_IRDA_IN,  NULL);
884
885         /*
886          * enable SH-Eth
887          *
888          * please remove J33 pin from your board !!
889          *
890          * ms7724 board should not use GPIO_FN_LNKSTA pin
891          * So, This time PTX5 is set to input pin
892          */
893         gpio_request(GPIO_FN_RMII_RXD0,    NULL);
894         gpio_request(GPIO_FN_RMII_RXD1,    NULL);
895         gpio_request(GPIO_FN_RMII_TXD0,    NULL);
896         gpio_request(GPIO_FN_RMII_TXD1,    NULL);
897         gpio_request(GPIO_FN_RMII_REF_CLK, NULL);
898         gpio_request(GPIO_FN_RMII_TX_EN,   NULL);
899         gpio_request(GPIO_FN_RMII_RX_ER,   NULL);
900         gpio_request(GPIO_FN_RMII_CRS_DV,  NULL);
901         gpio_request(GPIO_FN_MDIO,         NULL);
902         gpio_request(GPIO_FN_MDC,          NULL);
903         gpio_request(GPIO_PTX5, NULL);
904         gpio_direction_input(GPIO_PTX5);
905         sh_eth_init();
906
907         if (sw & SW41_B) {
908                 /* 720p */
909                 lcdc_info.ch[0].lcd_cfg = lcdc_720p_modes;
910                 lcdc_info.ch[0].num_cfg = ARRAY_SIZE(lcdc_720p_modes);
911         } else {
912                 /* VGA */
913                 lcdc_info.ch[0].lcd_cfg = lcdc_vga_modes;
914                 lcdc_info.ch[0].num_cfg = ARRAY_SIZE(lcdc_vga_modes);
915         }
916
917         if (sw & SW41_A) {
918                 /* Digital monitor */
919                 lcdc_info.ch[0].interface_type = RGB18;
920                 lcdc_info.ch[0].flags          = 0;
921         } else {
922                 /* Analog monitor */
923                 lcdc_info.ch[0].interface_type = RGB24;
924                 lcdc_info.ch[0].flags          = LCDC_FLAGS_DWPOL;
925         }
926
927         /* VOU */
928         gpio_request(GPIO_FN_DV_D15, NULL);
929         gpio_request(GPIO_FN_DV_D14, NULL);
930         gpio_request(GPIO_FN_DV_D13, NULL);
931         gpio_request(GPIO_FN_DV_D12, NULL);
932         gpio_request(GPIO_FN_DV_D11, NULL);
933         gpio_request(GPIO_FN_DV_D10, NULL);
934         gpio_request(GPIO_FN_DV_D9, NULL);
935         gpio_request(GPIO_FN_DV_D8, NULL);
936         gpio_request(GPIO_FN_DV_CLKI, NULL);
937         gpio_request(GPIO_FN_DV_CLK, NULL);
938         gpio_request(GPIO_FN_DV_VSYNC, NULL);
939         gpio_request(GPIO_FN_DV_HSYNC, NULL);
940
941         return platform_add_devices(ms7724se_devices,
942                                     ARRAY_SIZE(ms7724se_devices));
943 }
944 device_initcall(devices_setup);
945
946 static struct sh_machine_vector mv_ms7724se __initmv = {
947         .mv_name        = "ms7724se",
948         .mv_init_irq    = init_se7724_IRQ,
949         .mv_nr_irqs     = SE7724_FPGA_IRQ_BASE + SE7724_FPGA_IRQ_NR,
950 };