x86/platform/intel-mid: Make vertical indentation consistent
[cascardo/linux.git] / arch / x86 / include / asm / intel-mid.h
1 /*
2  * intel-mid.h: Intel MID specific setup code
3  *
4  * (C) Copyright 2009 Intel Corporation
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License
8  * as published by the Free Software Foundation; version 2
9  * of the License.
10  */
11 #ifndef _ASM_X86_INTEL_MID_H
12 #define _ASM_X86_INTEL_MID_H
13
14 #include <linux/sfi.h>
15 #include <linux/pci.h>
16 #include <linux/platform_device.h>
17
18 extern int intel_mid_pci_init(void);
19 extern int intel_mid_pci_set_power_state(struct pci_dev *pdev, pci_power_t state);
20
21 #define INTEL_MID_PWR_LSS_OFFSET        4
22 #define INTEL_MID_PWR_LSS_TYPE          (1 << 7)
23
24 extern int intel_mid_pwr_get_lss_id(struct pci_dev *pdev);
25
26 extern int get_gpio_by_name(const char *name);
27 extern void intel_scu_device_register(struct platform_device *pdev);
28 extern int __init sfi_parse_mrtc(struct sfi_table_header *table);
29 extern int __init sfi_parse_mtmr(struct sfi_table_header *table);
30 extern int sfi_mrtc_num;
31 extern struct sfi_rtc_table_entry sfi_mrtc_array[];
32
33 /*
34  * Here defines the array of devices platform data that IAFW would export
35  * through SFI "DEVS" table, we use name and type to match the device and
36  * its platform data.
37  */
38 struct devs_id {
39         char name[SFI_NAME_LEN + 1];
40         u8 type;
41         u8 delay;
42         void *(*get_platform_data)(void *info);
43         /* Custom handler for devices */
44         void (*device_handler)(struct sfi_device_table_entry *pentry,
45                                struct devs_id *dev);
46 };
47
48 #define sfi_device(i)                                                           \
49         static const struct devs_id *const __intel_mid_sfi_##i##_dev __used     \
50         __attribute__((__section__(".x86_intel_mid_dev.init"))) = &i
51
52 /*
53  * Medfield is the follow-up of Moorestown, it combines two chip solution into
54  * one. Other than that it also added always-on and constant tsc and lapic
55  * timers. Medfield is the platform name, and the chip name is called Penwell
56  * we treat Medfield/Penwell as a variant of Moorestown. Penwell can be
57  * identified via MSRs.
58  */
59 enum intel_mid_cpu_type {
60         /* 1 was Moorestown */
61         INTEL_MID_CPU_CHIP_PENWELL = 2,
62         INTEL_MID_CPU_CHIP_CLOVERVIEW,
63         INTEL_MID_CPU_CHIP_TANGIER,
64 };
65
66 extern enum intel_mid_cpu_type __intel_mid_cpu_chip;
67
68 /**
69  * struct intel_mid_ops - Interface between intel-mid & sub archs
70  * @arch_setup: arch_setup function to re-initialize platform
71  *              structures (x86_init, x86_platform_init)
72  *
73  * This structure can be extended if any new interface is required
74  * between intel-mid & its sub arch files.
75  */
76 struct intel_mid_ops {
77         void (*arch_setup)(void);
78 };
79
80 /* Helper API's for INTEL_MID_OPS_INIT */
81 #define DECLARE_INTEL_MID_OPS_INIT(cpuname, cpuid)                              \
82         [cpuid] = get_##cpuname##_ops
83
84 /* Maximum number of CPU ops */
85 #define MAX_CPU_OPS(a)                  (sizeof(a)/sizeof(void *))
86
87 /*
88  * For every new cpu addition, a weak get_<cpuname>_ops() function needs be
89  * declared in arch/x86/platform/intel_mid/intel_mid_weak_decls.h.
90  */
91 #define INTEL_MID_OPS_INIT {                                                    \
92         DECLARE_INTEL_MID_OPS_INIT(penwell, INTEL_MID_CPU_CHIP_PENWELL),        \
93         DECLARE_INTEL_MID_OPS_INIT(cloverview, INTEL_MID_CPU_CHIP_CLOVERVIEW),  \
94         DECLARE_INTEL_MID_OPS_INIT(tangier, INTEL_MID_CPU_CHIP_TANGIER)         \
95 };
96
97 #ifdef CONFIG_X86_INTEL_MID
98
99 static inline enum intel_mid_cpu_type intel_mid_identify_cpu(void)
100 {
101         return __intel_mid_cpu_chip;
102 }
103
104 static inline bool intel_mid_has_msic(void)
105 {
106         return (intel_mid_identify_cpu() == INTEL_MID_CPU_CHIP_PENWELL);
107 }
108
109 #else /* !CONFIG_X86_INTEL_MID */
110
111 #define intel_mid_identify_cpu()        0
112 #define intel_mid_has_msic()            0
113
114 #endif /* !CONFIG_X86_INTEL_MID */
115
116 enum intel_mid_timer_options {
117         INTEL_MID_TIMER_DEFAULT,
118         INTEL_MID_TIMER_APBT_ONLY,
119         INTEL_MID_TIMER_LAPIC_APBT,
120 };
121
122 extern enum intel_mid_timer_options intel_mid_timer_options;
123
124 /*
125  * Penwell uses spread spectrum clock, so the freq number is not exactly
126  * the same as reported by MSR based on SDM.
127  */
128 #define FSB_FREQ_83SKU                  83200
129 #define FSB_FREQ_100SKU                 99840
130 #define FSB_FREQ_133SKU                 133000
131
132 #define FSB_FREQ_167SKU                 167000
133 #define FSB_FREQ_200SKU                 200000
134 #define FSB_FREQ_267SKU                 267000
135 #define FSB_FREQ_333SKU                 333000
136 #define FSB_FREQ_400SKU                 400000
137
138 /* Bus Select SoC Fuse value */
139 #define BSEL_SOC_FUSE_MASK              0x7
140 /* FSB 133MHz */
141 #define BSEL_SOC_FUSE_001               0x1
142 /* FSB 100MHz */
143 #define BSEL_SOC_FUSE_101               0x5
144 /* FSB 83MHz */
145 #define BSEL_SOC_FUSE_111               0x7
146
147 #define SFI_MTMR_MAX_NUM                8
148 #define SFI_MRTC_MAX                    8
149
150 extern void intel_scu_devices_create(void);
151 extern void intel_scu_devices_destroy(void);
152
153 /* VRTC timer */
154 #define MRST_VRTC_MAP_SZ                1024
155 /* #define MRST_VRTC_PGOFFSET           0xc00 */
156
157 extern void intel_mid_rtc_init(void);
158
159 /* The offset for the mapping of global gpio pin to irq */
160 #define INTEL_MID_IRQ_OFFSET            0x100
161
162 #endif /* _ASM_X86_INTEL_MID_H */