Merge branch 'perf-urgent-for-linus' of git://git.kernel.org/pub/scm/linux/kernel...
[cascardo/linux.git] / arch / x86 / platform / ce4100 / ce4100.c
1 /*
2  * Intel CE4100  platform specific setup code
3  *
4  * (C) Copyright 2010 Intel Corporation
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License
8  * as published by the Free Software Foundation; version 2
9  * of the License.
10  */
11 #include <linux/init.h>
12 #include <linux/kernel.h>
13 #include <linux/irq.h>
14 #include <linux/reboot.h>
15 #include <linux/serial_reg.h>
16 #include <linux/serial_8250.h>
17
18 #include <asm/ce4100.h>
19 #include <asm/prom.h>
20 #include <asm/setup.h>
21 #include <asm/i8259.h>
22 #include <asm/io.h>
23 #include <asm/io_apic.h>
24 #include <asm/emergency-restart.h>
25
26 static int ce4100_i8042_detect(void)
27 {
28         return 0;
29 }
30
31 /*
32  * The CE4100 platform has an internal 8051 Microcontroller which is
33  * responsible for signaling to the external Power Management Unit the
34  * intention to reset, reboot or power off the system. This 8051 device has
35  * its command register mapped at I/O port 0xcf9 and the value 0x4 is used
36  * to power off the system.
37  */
38 static void ce4100_power_off(void)
39 {
40         outb(0x4, 0xcf9);
41 }
42
43 #ifdef CONFIG_SERIAL_8250
44
45 static unsigned int mem_serial_in(struct uart_port *p, int offset)
46 {
47         offset = offset << p->regshift;
48         return readl(p->membase + offset);
49 }
50
51 /*
52  * The UART Tx interrupts are not set under some conditions and therefore serial
53  * transmission hangs. This is a silicon issue and has not been root caused. The
54  * workaround for this silicon issue checks UART_LSR_THRE bit and UART_LSR_TEMT
55  * bit of LSR register in interrupt handler to see whether at least one of these
56  * two bits is set, if so then process the transmit request. If this workaround
57  * is not applied, then the serial transmission may hang. This workaround is for
58  * errata number 9 in Errata - B step.
59 */
60
61 static unsigned int ce4100_mem_serial_in(struct uart_port *p, int offset)
62 {
63         unsigned int ret, ier, lsr;
64
65         if (offset == UART_IIR) {
66                 offset = offset << p->regshift;
67                 ret = readl(p->membase + offset);
68                 if (ret & UART_IIR_NO_INT) {
69                         /* see if the TX interrupt should have really set */
70                         ier = mem_serial_in(p, UART_IER);
71                         /* see if the UART's XMIT interrupt is enabled */
72                         if (ier & UART_IER_THRI) {
73                                 lsr = mem_serial_in(p, UART_LSR);
74                                 /* now check to see if the UART should be
75                                    generating an interrupt (but isn't) */
76                                 if (lsr & (UART_LSR_THRE | UART_LSR_TEMT))
77                                         ret &= ~UART_IIR_NO_INT;
78                         }
79                 }
80         } else
81                 ret =  mem_serial_in(p, offset);
82         return ret;
83 }
84
85 static void ce4100_mem_serial_out(struct uart_port *p, int offset, int value)
86 {
87         offset = offset << p->regshift;
88         writel(value, p->membase + offset);
89 }
90
91 static void ce4100_serial_fixup(int port, struct uart_port *up,
92         unsigned short *capabilites)
93 {
94 #ifdef CONFIG_EARLY_PRINTK
95         /*
96          * Over ride the legacy port configuration that comes from
97          * asm/serial.h. Using the ioport driver then switching to the
98          * PCI memmaped driver hangs the IOAPIC
99          */
100         if (up->iotype !=  UPIO_MEM32) {
101                 up->uartclk  = 14745600;
102                 up->mapbase = 0xdffe0200;
103                 set_fixmap_nocache(FIX_EARLYCON_MEM_BASE,
104                                 up->mapbase & PAGE_MASK);
105                 up->membase =
106                         (void __iomem *)__fix_to_virt(FIX_EARLYCON_MEM_BASE);
107                 up->membase += up->mapbase & ~PAGE_MASK;
108                 up->mapbase += port * 0x100;
109                 up->membase += port * 0x100;
110                 up->iotype   = UPIO_MEM32;
111                 up->regshift = 2;
112                 up->irq = 4;
113         }
114 #endif
115         up->iobase = 0;
116         up->serial_in = ce4100_mem_serial_in;
117         up->serial_out = ce4100_mem_serial_out;
118
119         *capabilites |= (1 << 12);
120 }
121
122 static __init void sdv_serial_fixup(void)
123 {
124         serial8250_set_isa_configurator(ce4100_serial_fixup);
125 }
126
127 #else
128 static inline void sdv_serial_fixup(void) {};
129 #endif
130
131 static void __init sdv_arch_setup(void)
132 {
133         sdv_serial_fixup();
134 }
135
136 static void sdv_pci_init(void)
137 {
138         x86_of_pci_init();
139 }
140
141 /*
142  * CE4100 specific x86_init function overrides and early setup
143  * calls.
144  */
145 void __init x86_ce4100_early_setup(void)
146 {
147         x86_init.oem.arch_setup = sdv_arch_setup;
148         x86_platform.i8042_detect = ce4100_i8042_detect;
149         x86_init.resources.probe_roms = x86_init_noop;
150         x86_init.mpparse.get_smp_config = x86_init_uint_noop;
151         x86_init.mpparse.find_smp_config = x86_init_noop;
152         x86_init.mpparse.setup_ioapic_ids = setup_ioapic_ids_from_mpc_nocheck;
153         x86_init.pci.init = ce4100_pci_init;
154         x86_init.pci.init_irq = sdv_pci_init;
155
156         /*
157          * By default, the reboot method is ACPI which is supported by the
158          * CE4100 bootloader CEFDK using FADT.ResetReg Address and ResetValue
159          * the bootloader will however issue a system power off instead of
160          * reboot. By using BOOT_KBD we ensure proper system reboot as
161          * expected.
162          */
163         reboot_type = BOOT_KBD;
164
165         pm_power_off = ce4100_power_off;
166 }