drm/i915: Move dpll crtc_mask and hw_state fields into separate struct
[cascardo/linux.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34
35 #include "i915_reg.h"
36 #include "intel_bios.h"
37 #include "intel_ringbuffer.h"
38 #include "intel_lrc.h"
39 #include "i915_gem_gtt.h"
40 #include "i915_gem_render_state.h"
41 #include <linux/io-mapping.h>
42 #include <linux/i2c.h>
43 #include <linux/i2c-algo-bit.h>
44 #include <drm/intel-gtt.h>
45 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
46 #include <drm/drm_gem.h>
47 #include <linux/backlight.h>
48 #include <linux/hashtable.h>
49 #include <linux/intel-iommu.h>
50 #include <linux/kref.h>
51 #include <linux/pm_qos.h>
52
53 /* General customization:
54  */
55
56 #define DRIVER_NAME             "i915"
57 #define DRIVER_DESC             "Intel Graphics"
58 #define DRIVER_DATE             "20141024"
59
60 #undef WARN_ON
61 #define WARN_ON(x)              WARN(x, "WARN_ON(" #x ")")
62
63 enum pipe {
64         INVALID_PIPE = -1,
65         PIPE_A = 0,
66         PIPE_B,
67         PIPE_C,
68         _PIPE_EDP,
69         I915_MAX_PIPES = _PIPE_EDP
70 };
71 #define pipe_name(p) ((p) + 'A')
72
73 enum transcoder {
74         TRANSCODER_A = 0,
75         TRANSCODER_B,
76         TRANSCODER_C,
77         TRANSCODER_EDP,
78         I915_MAX_TRANSCODERS
79 };
80 #define transcoder_name(t) ((t) + 'A')
81
82 /*
83  * This is the maximum (across all platforms) number of planes (primary +
84  * sprites) that can be active at the same time on one pipe.
85  *
86  * This value doesn't count the cursor plane.
87  */
88 #define I915_MAX_PLANES 3
89
90 enum plane {
91         PLANE_A = 0,
92         PLANE_B,
93         PLANE_C,
94 };
95 #define plane_name(p) ((p) + 'A')
96
97 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
98
99 enum port {
100         PORT_A = 0,
101         PORT_B,
102         PORT_C,
103         PORT_D,
104         PORT_E,
105         I915_MAX_PORTS
106 };
107 #define port_name(p) ((p) + 'A')
108
109 #define I915_NUM_PHYS_VLV 2
110
111 enum dpio_channel {
112         DPIO_CH0,
113         DPIO_CH1
114 };
115
116 enum dpio_phy {
117         DPIO_PHY0,
118         DPIO_PHY1
119 };
120
121 enum intel_display_power_domain {
122         POWER_DOMAIN_PIPE_A,
123         POWER_DOMAIN_PIPE_B,
124         POWER_DOMAIN_PIPE_C,
125         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
126         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
127         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
128         POWER_DOMAIN_TRANSCODER_A,
129         POWER_DOMAIN_TRANSCODER_B,
130         POWER_DOMAIN_TRANSCODER_C,
131         POWER_DOMAIN_TRANSCODER_EDP,
132         POWER_DOMAIN_PORT_DDI_A_2_LANES,
133         POWER_DOMAIN_PORT_DDI_A_4_LANES,
134         POWER_DOMAIN_PORT_DDI_B_2_LANES,
135         POWER_DOMAIN_PORT_DDI_B_4_LANES,
136         POWER_DOMAIN_PORT_DDI_C_2_LANES,
137         POWER_DOMAIN_PORT_DDI_C_4_LANES,
138         POWER_DOMAIN_PORT_DDI_D_2_LANES,
139         POWER_DOMAIN_PORT_DDI_D_4_LANES,
140         POWER_DOMAIN_PORT_DSI,
141         POWER_DOMAIN_PORT_CRT,
142         POWER_DOMAIN_PORT_OTHER,
143         POWER_DOMAIN_VGA,
144         POWER_DOMAIN_AUDIO,
145         POWER_DOMAIN_PLLS,
146         POWER_DOMAIN_INIT,
147
148         POWER_DOMAIN_NUM,
149 };
150
151 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
152 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
153                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
154 #define POWER_DOMAIN_TRANSCODER(tran) \
155         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
156          (tran) + POWER_DOMAIN_TRANSCODER_A)
157
158 enum hpd_pin {
159         HPD_NONE = 0,
160         HPD_PORT_A = HPD_NONE, /* PORT_A is internal */
161         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
162         HPD_CRT,
163         HPD_SDVO_B,
164         HPD_SDVO_C,
165         HPD_PORT_B,
166         HPD_PORT_C,
167         HPD_PORT_D,
168         HPD_NUM_PINS
169 };
170
171 #define I915_GEM_GPU_DOMAINS \
172         (I915_GEM_DOMAIN_RENDER | \
173          I915_GEM_DOMAIN_SAMPLER | \
174          I915_GEM_DOMAIN_COMMAND | \
175          I915_GEM_DOMAIN_INSTRUCTION | \
176          I915_GEM_DOMAIN_VERTEX)
177
178 #define for_each_pipe(__dev_priv, __p) \
179         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
180 #define for_each_plane(pipe, p) \
181         for ((p) = 0; (p) < INTEL_INFO(dev)->num_sprites[(pipe)] + 1; (p)++)
182 #define for_each_sprite(p, s) for ((s) = 0; (s) < INTEL_INFO(dev)->num_sprites[(p)]; (s)++)
183
184 #define for_each_crtc(dev, crtc) \
185         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
186
187 #define for_each_intel_crtc(dev, intel_crtc) \
188         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
189
190 #define for_each_intel_encoder(dev, intel_encoder)              \
191         list_for_each_entry(intel_encoder,                      \
192                             &(dev)->mode_config.encoder_list,   \
193                             base.head)
194
195 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
196         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
197                 if ((intel_encoder)->base.crtc == (__crtc))
198
199 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
200         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
201                 if ((intel_connector)->base.encoder == (__encoder))
202
203 #define for_each_power_domain(domain, mask)                             \
204         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
205                 if ((1 << (domain)) & (mask))
206
207 struct drm_i915_private;
208 struct i915_mm_struct;
209 struct i915_mmu_object;
210
211 enum intel_dpll_id {
212         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
213         /* real shared dpll ids must be >= 0 */
214         DPLL_ID_PCH_PLL_A = 0,
215         DPLL_ID_PCH_PLL_B = 1,
216         DPLL_ID_WRPLL1 = 0,
217         DPLL_ID_WRPLL2 = 1,
218 };
219 #define I915_NUM_PLLS 2
220
221 struct intel_dpll_hw_state {
222         /* i9xx, pch plls */
223         uint32_t dpll;
224         uint32_t dpll_md;
225         uint32_t fp0;
226         uint32_t fp1;
227
228         /* hsw, bdw */
229         uint32_t wrpll;
230 };
231
232 struct intel_shared_dpll_config {
233         unsigned crtc_mask; /* mask of CRTCs sharing this PLL */
234         struct intel_dpll_hw_state hw_state;
235 };
236
237 struct intel_shared_dpll {
238         struct intel_shared_dpll_config config;
239         int active; /* count of number of active CRTCs (i.e. DPMS on) */
240         bool on; /* is the PLL actually active? Disabled during modeset */
241         const char *name;
242         /* should match the index in the dev_priv->shared_dplls array */
243         enum intel_dpll_id id;
244         /* The mode_set hook is optional and should be used together with the
245          * intel_prepare_shared_dpll function. */
246         void (*mode_set)(struct drm_i915_private *dev_priv,
247                          struct intel_shared_dpll *pll);
248         void (*enable)(struct drm_i915_private *dev_priv,
249                        struct intel_shared_dpll *pll);
250         void (*disable)(struct drm_i915_private *dev_priv,
251                         struct intel_shared_dpll *pll);
252         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
253                              struct intel_shared_dpll *pll,
254                              struct intel_dpll_hw_state *hw_state);
255 };
256
257 /* Used by dp and fdi links */
258 struct intel_link_m_n {
259         uint32_t        tu;
260         uint32_t        gmch_m;
261         uint32_t        gmch_n;
262         uint32_t        link_m;
263         uint32_t        link_n;
264 };
265
266 void intel_link_compute_m_n(int bpp, int nlanes,
267                             int pixel_clock, int link_clock,
268                             struct intel_link_m_n *m_n);
269
270 /* Interface history:
271  *
272  * 1.1: Original.
273  * 1.2: Add Power Management
274  * 1.3: Add vblank support
275  * 1.4: Fix cmdbuffer path, add heap destroy
276  * 1.5: Add vblank pipe configuration
277  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
278  *      - Support vertical blank on secondary display pipe
279  */
280 #define DRIVER_MAJOR            1
281 #define DRIVER_MINOR            6
282 #define DRIVER_PATCHLEVEL       0
283
284 #define WATCH_LISTS     0
285 #define WATCH_GTT       0
286
287 struct opregion_header;
288 struct opregion_acpi;
289 struct opregion_swsci;
290 struct opregion_asle;
291
292 struct intel_opregion {
293         struct opregion_header __iomem *header;
294         struct opregion_acpi __iomem *acpi;
295         struct opregion_swsci __iomem *swsci;
296         u32 swsci_gbda_sub_functions;
297         u32 swsci_sbcb_sub_functions;
298         struct opregion_asle __iomem *asle;
299         void __iomem *vbt;
300         u32 __iomem *lid_state;
301         struct work_struct asle_work;
302 };
303 #define OPREGION_SIZE            (8*1024)
304
305 struct intel_overlay;
306 struct intel_overlay_error_state;
307
308 struct drm_local_map;
309
310 struct drm_i915_master_private {
311         struct drm_local_map *sarea;
312         struct _drm_i915_sarea *sarea_priv;
313 };
314 #define I915_FENCE_REG_NONE -1
315 #define I915_MAX_NUM_FENCES 32
316 /* 32 fences + sign bit for FENCE_REG_NONE */
317 #define I915_MAX_NUM_FENCE_BITS 6
318
319 struct drm_i915_fence_reg {
320         struct list_head lru_list;
321         struct drm_i915_gem_object *obj;
322         int pin_count;
323 };
324
325 struct sdvo_device_mapping {
326         u8 initialized;
327         u8 dvo_port;
328         u8 slave_addr;
329         u8 dvo_wiring;
330         u8 i2c_pin;
331         u8 ddc_pin;
332 };
333
334 struct intel_display_error_state;
335
336 struct drm_i915_error_state {
337         struct kref ref;
338         struct timeval time;
339
340         char error_msg[128];
341         u32 reset_count;
342         u32 suspend_count;
343
344         /* Generic register state */
345         u32 eir;
346         u32 pgtbl_er;
347         u32 ier;
348         u32 gtier[4];
349         u32 ccid;
350         u32 derrmr;
351         u32 forcewake;
352         u32 error; /* gen6+ */
353         u32 err_int; /* gen7 */
354         u32 done_reg;
355         u32 gac_eco;
356         u32 gam_ecochk;
357         u32 gab_ctl;
358         u32 gfx_mode;
359         u32 extra_instdone[I915_NUM_INSTDONE_REG];
360         u64 fence[I915_MAX_NUM_FENCES];
361         struct intel_overlay_error_state *overlay;
362         struct intel_display_error_state *display;
363         struct drm_i915_error_object *semaphore_obj;
364
365         struct drm_i915_error_ring {
366                 bool valid;
367                 /* Software tracked state */
368                 bool waiting;
369                 int hangcheck_score;
370                 enum intel_ring_hangcheck_action hangcheck_action;
371                 int num_requests;
372
373                 /* our own tracking of ring head and tail */
374                 u32 cpu_ring_head;
375                 u32 cpu_ring_tail;
376
377                 u32 semaphore_seqno[I915_NUM_RINGS - 1];
378
379                 /* Register state */
380                 u32 tail;
381                 u32 head;
382                 u32 ctl;
383                 u32 hws;
384                 u32 ipeir;
385                 u32 ipehr;
386                 u32 instdone;
387                 u32 bbstate;
388                 u32 instpm;
389                 u32 instps;
390                 u32 seqno;
391                 u64 bbaddr;
392                 u64 acthd;
393                 u32 fault_reg;
394                 u64 faddr;
395                 u32 rc_psmi; /* sleep state */
396                 u32 semaphore_mboxes[I915_NUM_RINGS - 1];
397
398                 struct drm_i915_error_object {
399                         int page_count;
400                         u32 gtt_offset;
401                         u32 *pages[0];
402                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
403
404                 struct drm_i915_error_request {
405                         long jiffies;
406                         u32 seqno;
407                         u32 tail;
408                 } *requests;
409
410                 struct {
411                         u32 gfx_mode;
412                         union {
413                                 u64 pdp[4];
414                                 u32 pp_dir_base;
415                         };
416                 } vm_info;
417
418                 pid_t pid;
419                 char comm[TASK_COMM_LEN];
420         } ring[I915_NUM_RINGS];
421
422         struct drm_i915_error_buffer {
423                 u32 size;
424                 u32 name;
425                 u32 rseqno, wseqno;
426                 u32 gtt_offset;
427                 u32 read_domains;
428                 u32 write_domain;
429                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
430                 s32 pinned:2;
431                 u32 tiling:2;
432                 u32 dirty:1;
433                 u32 purgeable:1;
434                 u32 userptr:1;
435                 s32 ring:4;
436                 u32 cache_level:3;
437         } **active_bo, **pinned_bo;
438
439         u32 *active_bo_count, *pinned_bo_count;
440         u32 vm_count;
441 };
442
443 struct intel_connector;
444 struct intel_encoder;
445 struct intel_crtc_config;
446 struct intel_plane_config;
447 struct intel_crtc;
448 struct intel_limit;
449 struct dpll;
450
451 struct drm_i915_display_funcs {
452         bool (*fbc_enabled)(struct drm_device *dev);
453         void (*enable_fbc)(struct drm_crtc *crtc);
454         void (*disable_fbc)(struct drm_device *dev);
455         int (*get_display_clock_speed)(struct drm_device *dev);
456         int (*get_fifo_size)(struct drm_device *dev, int plane);
457         /**
458          * find_dpll() - Find the best values for the PLL
459          * @limit: limits for the PLL
460          * @crtc: current CRTC
461          * @target: target frequency in kHz
462          * @refclk: reference clock frequency in kHz
463          * @match_clock: if provided, @best_clock P divider must
464          *               match the P divider from @match_clock
465          *               used for LVDS downclocking
466          * @best_clock: best PLL values found
467          *
468          * Returns true on success, false on failure.
469          */
470         bool (*find_dpll)(const struct intel_limit *limit,
471                           struct intel_crtc *crtc,
472                           int target, int refclk,
473                           struct dpll *match_clock,
474                           struct dpll *best_clock);
475         void (*update_wm)(struct drm_crtc *crtc);
476         void (*update_sprite_wm)(struct drm_plane *plane,
477                                  struct drm_crtc *crtc,
478                                  uint32_t sprite_width, uint32_t sprite_height,
479                                  int pixel_size, bool enable, bool scaled);
480         void (*modeset_global_resources)(struct drm_device *dev);
481         /* Returns the active state of the crtc, and if the crtc is active,
482          * fills out the pipe-config with the hw state. */
483         bool (*get_pipe_config)(struct intel_crtc *,
484                                 struct intel_crtc_config *);
485         void (*get_plane_config)(struct intel_crtc *,
486                                  struct intel_plane_config *);
487         int (*crtc_mode_set)(struct intel_crtc *crtc,
488                              int x, int y,
489                              struct drm_framebuffer *old_fb);
490         void (*crtc_enable)(struct drm_crtc *crtc);
491         void (*crtc_disable)(struct drm_crtc *crtc);
492         void (*off)(struct drm_crtc *crtc);
493         void (*audio_codec_enable)(struct drm_connector *connector,
494                                    struct intel_encoder *encoder,
495                                    struct drm_display_mode *mode);
496         void (*audio_codec_disable)(struct intel_encoder *encoder);
497         void (*fdi_link_train)(struct drm_crtc *crtc);
498         void (*init_clock_gating)(struct drm_device *dev);
499         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
500                           struct drm_framebuffer *fb,
501                           struct drm_i915_gem_object *obj,
502                           struct intel_engine_cs *ring,
503                           uint32_t flags);
504         void (*update_primary_plane)(struct drm_crtc *crtc,
505                                      struct drm_framebuffer *fb,
506                                      int x, int y);
507         void (*hpd_irq_setup)(struct drm_device *dev);
508         /* clock updates for mode set */
509         /* cursor updates */
510         /* render clock increase/decrease */
511         /* display clock increase/decrease */
512         /* pll clock increase/decrease */
513
514         int (*setup_backlight)(struct intel_connector *connector);
515         uint32_t (*get_backlight)(struct intel_connector *connector);
516         void (*set_backlight)(struct intel_connector *connector,
517                               uint32_t level);
518         void (*disable_backlight)(struct intel_connector *connector);
519         void (*enable_backlight)(struct intel_connector *connector);
520 };
521
522 struct intel_uncore_funcs {
523         void (*force_wake_get)(struct drm_i915_private *dev_priv,
524                                                         int fw_engine);
525         void (*force_wake_put)(struct drm_i915_private *dev_priv,
526                                                         int fw_engine);
527
528         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
529         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
530         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
531         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
532
533         void (*mmio_writeb)(struct drm_i915_private *dev_priv, off_t offset,
534                                 uint8_t val, bool trace);
535         void (*mmio_writew)(struct drm_i915_private *dev_priv, off_t offset,
536                                 uint16_t val, bool trace);
537         void (*mmio_writel)(struct drm_i915_private *dev_priv, off_t offset,
538                                 uint32_t val, bool trace);
539         void (*mmio_writeq)(struct drm_i915_private *dev_priv, off_t offset,
540                                 uint64_t val, bool trace);
541 };
542
543 struct intel_uncore {
544         spinlock_t lock; /** lock is also taken in irq contexts. */
545
546         struct intel_uncore_funcs funcs;
547
548         unsigned fifo_count;
549         unsigned forcewake_count;
550
551         unsigned fw_rendercount;
552         unsigned fw_mediacount;
553
554         struct timer_list force_wake_timer;
555 };
556
557 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
558         func(is_mobile) sep \
559         func(is_i85x) sep \
560         func(is_i915g) sep \
561         func(is_i945gm) sep \
562         func(is_g33) sep \
563         func(need_gfx_hws) sep \
564         func(is_g4x) sep \
565         func(is_pineview) sep \
566         func(is_broadwater) sep \
567         func(is_crestline) sep \
568         func(is_ivybridge) sep \
569         func(is_valleyview) sep \
570         func(is_haswell) sep \
571         func(is_skylake) sep \
572         func(is_preliminary) sep \
573         func(has_fbc) sep \
574         func(has_pipe_cxsr) sep \
575         func(has_hotplug) sep \
576         func(cursor_needs_physical) sep \
577         func(has_overlay) sep \
578         func(overlay_needs_physical) sep \
579         func(supports_tv) sep \
580         func(has_llc) sep \
581         func(has_ddi) sep \
582         func(has_fpga_dbg)
583
584 #define DEFINE_FLAG(name) u8 name:1
585 #define SEP_SEMICOLON ;
586
587 struct intel_device_info {
588         u32 display_mmio_offset;
589         u16 device_id;
590         u8 num_pipes:3;
591         u8 num_sprites[I915_MAX_PIPES];
592         u8 gen;
593         u8 ring_mask; /* Rings supported by the HW */
594         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
595         /* Register offsets for the various display pipes and transcoders */
596         int pipe_offsets[I915_MAX_TRANSCODERS];
597         int trans_offsets[I915_MAX_TRANSCODERS];
598         int palette_offsets[I915_MAX_PIPES];
599         int cursor_offsets[I915_MAX_PIPES];
600 };
601
602 #undef DEFINE_FLAG
603 #undef SEP_SEMICOLON
604
605 enum i915_cache_level {
606         I915_CACHE_NONE = 0,
607         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
608         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
609                               caches, eg sampler/render caches, and the
610                               large Last-Level-Cache. LLC is coherent with
611                               the CPU, but L3 is only visible to the GPU. */
612         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
613 };
614
615 struct i915_ctx_hang_stats {
616         /* This context had batch pending when hang was declared */
617         unsigned batch_pending;
618
619         /* This context had batch active when hang was declared */
620         unsigned batch_active;
621
622         /* Time when this context was last blamed for a GPU reset */
623         unsigned long guilty_ts;
624
625         /* This context is banned to submit more work */
626         bool banned;
627 };
628
629 /* This must match up with the value previously used for execbuf2.rsvd1. */
630 #define DEFAULT_CONTEXT_HANDLE 0
631 /**
632  * struct intel_context - as the name implies, represents a context.
633  * @ref: reference count.
634  * @user_handle: userspace tracking identity for this context.
635  * @remap_slice: l3 row remapping information.
636  * @file_priv: filp associated with this context (NULL for global default
637  *             context).
638  * @hang_stats: information about the role of this context in possible GPU
639  *              hangs.
640  * @vm: virtual memory space used by this context.
641  * @legacy_hw_ctx: render context backing object and whether it is correctly
642  *                initialized (legacy ring submission mechanism only).
643  * @link: link in the global list of contexts.
644  *
645  * Contexts are memory images used by the hardware to store copies of their
646  * internal state.
647  */
648 struct intel_context {
649         struct kref ref;
650         int user_handle;
651         uint8_t remap_slice;
652         struct drm_i915_file_private *file_priv;
653         struct i915_ctx_hang_stats hang_stats;
654         struct i915_hw_ppgtt *ppgtt;
655
656         /* Legacy ring buffer submission */
657         struct {
658                 struct drm_i915_gem_object *rcs_state;
659                 bool initialized;
660         } legacy_hw_ctx;
661
662         /* Execlists */
663         bool rcs_initialized;
664         struct {
665                 struct drm_i915_gem_object *state;
666                 struct intel_ringbuffer *ringbuf;
667         } engine[I915_NUM_RINGS];
668
669         struct list_head link;
670 };
671
672 struct i915_fbc {
673         unsigned long size;
674         unsigned threshold;
675         unsigned int fb_id;
676         enum plane plane;
677         int y;
678
679         struct drm_mm_node compressed_fb;
680         struct drm_mm_node *compressed_llb;
681
682         bool false_color;
683
684         /* Tracks whether the HW is actually enabled, not whether the feature is
685          * possible. */
686         bool enabled;
687
688         /* On gen8 some rings cannont perform fbc clean operation so for now
689          * we are doing this on SW with mmio.
690          * This variable works in the opposite information direction
691          * of ring->fbc_dirty telling software on frontbuffer tracking
692          * to perform the cache clean on sw side.
693          */
694         bool need_sw_cache_clean;
695
696         struct intel_fbc_work {
697                 struct delayed_work work;
698                 struct drm_crtc *crtc;
699                 struct drm_framebuffer *fb;
700         } *fbc_work;
701
702         enum no_fbc_reason {
703                 FBC_OK, /* FBC is enabled */
704                 FBC_UNSUPPORTED, /* FBC is not supported by this chipset */
705                 FBC_NO_OUTPUT, /* no outputs enabled to compress */
706                 FBC_STOLEN_TOO_SMALL, /* not enough space for buffers */
707                 FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
708                 FBC_MODE_TOO_LARGE, /* mode too large for compression */
709                 FBC_BAD_PLANE, /* fbc not supported on plane */
710                 FBC_NOT_TILED, /* buffer not tiled */
711                 FBC_MULTIPLE_PIPES, /* more than one pipe active */
712                 FBC_MODULE_PARAM,
713                 FBC_CHIP_DEFAULT, /* disabled by default on this chip */
714         } no_fbc_reason;
715 };
716
717 struct i915_drrs {
718         struct intel_connector *connector;
719 };
720
721 struct intel_dp;
722 struct i915_psr {
723         struct mutex lock;
724         bool sink_support;
725         bool source_ok;
726         struct intel_dp *enabled;
727         bool active;
728         struct delayed_work work;
729         unsigned busy_frontbuffer_bits;
730 };
731
732 enum intel_pch {
733         PCH_NONE = 0,   /* No PCH present */
734         PCH_IBX,        /* Ibexpeak PCH */
735         PCH_CPT,        /* Cougarpoint PCH */
736         PCH_LPT,        /* Lynxpoint PCH */
737         PCH_SPT,        /* Sunrisepoint PCH */
738         PCH_NOP,
739 };
740
741 enum intel_sbi_destination {
742         SBI_ICLK,
743         SBI_MPHY,
744 };
745
746 #define QUIRK_PIPEA_FORCE (1<<0)
747 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
748 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
749 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
750 #define QUIRK_PIPEB_FORCE (1<<4)
751
752 struct intel_fbdev;
753 struct intel_fbc_work;
754
755 struct intel_gmbus {
756         struct i2c_adapter adapter;
757         u32 force_bit;
758         u32 reg0;
759         u32 gpio_reg;
760         struct i2c_algo_bit_data bit_algo;
761         struct drm_i915_private *dev_priv;
762 };
763
764 struct i915_suspend_saved_registers {
765         u8 saveLBB;
766         u32 saveDSPACNTR;
767         u32 saveDSPBCNTR;
768         u32 saveDSPARB;
769         u32 savePIPEACONF;
770         u32 savePIPEBCONF;
771         u32 savePIPEASRC;
772         u32 savePIPEBSRC;
773         u32 saveFPA0;
774         u32 saveFPA1;
775         u32 saveDPLL_A;
776         u32 saveDPLL_A_MD;
777         u32 saveHTOTAL_A;
778         u32 saveHBLANK_A;
779         u32 saveHSYNC_A;
780         u32 saveVTOTAL_A;
781         u32 saveVBLANK_A;
782         u32 saveVSYNC_A;
783         u32 saveBCLRPAT_A;
784         u32 saveTRANSACONF;
785         u32 saveTRANS_HTOTAL_A;
786         u32 saveTRANS_HBLANK_A;
787         u32 saveTRANS_HSYNC_A;
788         u32 saveTRANS_VTOTAL_A;
789         u32 saveTRANS_VBLANK_A;
790         u32 saveTRANS_VSYNC_A;
791         u32 savePIPEASTAT;
792         u32 saveDSPASTRIDE;
793         u32 saveDSPASIZE;
794         u32 saveDSPAPOS;
795         u32 saveDSPAADDR;
796         u32 saveDSPASURF;
797         u32 saveDSPATILEOFF;
798         u32 savePFIT_PGM_RATIOS;
799         u32 saveBLC_HIST_CTL;
800         u32 saveBLC_PWM_CTL;
801         u32 saveBLC_PWM_CTL2;
802         u32 saveBLC_HIST_CTL_B;
803         u32 saveBLC_CPU_PWM_CTL;
804         u32 saveBLC_CPU_PWM_CTL2;
805         u32 saveFPB0;
806         u32 saveFPB1;
807         u32 saveDPLL_B;
808         u32 saveDPLL_B_MD;
809         u32 saveHTOTAL_B;
810         u32 saveHBLANK_B;
811         u32 saveHSYNC_B;
812         u32 saveVTOTAL_B;
813         u32 saveVBLANK_B;
814         u32 saveVSYNC_B;
815         u32 saveBCLRPAT_B;
816         u32 saveTRANSBCONF;
817         u32 saveTRANS_HTOTAL_B;
818         u32 saveTRANS_HBLANK_B;
819         u32 saveTRANS_HSYNC_B;
820         u32 saveTRANS_VTOTAL_B;
821         u32 saveTRANS_VBLANK_B;
822         u32 saveTRANS_VSYNC_B;
823         u32 savePIPEBSTAT;
824         u32 saveDSPBSTRIDE;
825         u32 saveDSPBSIZE;
826         u32 saveDSPBPOS;
827         u32 saveDSPBADDR;
828         u32 saveDSPBSURF;
829         u32 saveDSPBTILEOFF;
830         u32 saveVGA0;
831         u32 saveVGA1;
832         u32 saveVGA_PD;
833         u32 saveVGACNTRL;
834         u32 saveADPA;
835         u32 saveLVDS;
836         u32 savePP_ON_DELAYS;
837         u32 savePP_OFF_DELAYS;
838         u32 saveDVOA;
839         u32 saveDVOB;
840         u32 saveDVOC;
841         u32 savePP_ON;
842         u32 savePP_OFF;
843         u32 savePP_CONTROL;
844         u32 savePP_DIVISOR;
845         u32 savePFIT_CONTROL;
846         u32 save_palette_a[256];
847         u32 save_palette_b[256];
848         u32 saveFBC_CONTROL;
849         u32 saveIER;
850         u32 saveIIR;
851         u32 saveIMR;
852         u32 saveDEIER;
853         u32 saveDEIMR;
854         u32 saveGTIER;
855         u32 saveGTIMR;
856         u32 saveFDI_RXA_IMR;
857         u32 saveFDI_RXB_IMR;
858         u32 saveCACHE_MODE_0;
859         u32 saveMI_ARB_STATE;
860         u32 saveSWF0[16];
861         u32 saveSWF1[16];
862         u32 saveSWF2[3];
863         u8 saveMSR;
864         u8 saveSR[8];
865         u8 saveGR[25];
866         u8 saveAR_INDEX;
867         u8 saveAR[21];
868         u8 saveDACMASK;
869         u8 saveCR[37];
870         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
871         u32 saveCURACNTR;
872         u32 saveCURAPOS;
873         u32 saveCURABASE;
874         u32 saveCURBCNTR;
875         u32 saveCURBPOS;
876         u32 saveCURBBASE;
877         u32 saveCURSIZE;
878         u32 saveDP_B;
879         u32 saveDP_C;
880         u32 saveDP_D;
881         u32 savePIPEA_GMCH_DATA_M;
882         u32 savePIPEB_GMCH_DATA_M;
883         u32 savePIPEA_GMCH_DATA_N;
884         u32 savePIPEB_GMCH_DATA_N;
885         u32 savePIPEA_DP_LINK_M;
886         u32 savePIPEB_DP_LINK_M;
887         u32 savePIPEA_DP_LINK_N;
888         u32 savePIPEB_DP_LINK_N;
889         u32 saveFDI_RXA_CTL;
890         u32 saveFDI_TXA_CTL;
891         u32 saveFDI_RXB_CTL;
892         u32 saveFDI_TXB_CTL;
893         u32 savePFA_CTL_1;
894         u32 savePFB_CTL_1;
895         u32 savePFA_WIN_SZ;
896         u32 savePFB_WIN_SZ;
897         u32 savePFA_WIN_POS;
898         u32 savePFB_WIN_POS;
899         u32 savePCH_DREF_CONTROL;
900         u32 saveDISP_ARB_CTL;
901         u32 savePIPEA_DATA_M1;
902         u32 savePIPEA_DATA_N1;
903         u32 savePIPEA_LINK_M1;
904         u32 savePIPEA_LINK_N1;
905         u32 savePIPEB_DATA_M1;
906         u32 savePIPEB_DATA_N1;
907         u32 savePIPEB_LINK_M1;
908         u32 savePIPEB_LINK_N1;
909         u32 saveMCHBAR_RENDER_STANDBY;
910         u32 savePCH_PORT_HOTPLUG;
911 };
912
913 struct vlv_s0ix_state {
914         /* GAM */
915         u32 wr_watermark;
916         u32 gfx_prio_ctrl;
917         u32 arb_mode;
918         u32 gfx_pend_tlb0;
919         u32 gfx_pend_tlb1;
920         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
921         u32 media_max_req_count;
922         u32 gfx_max_req_count;
923         u32 render_hwsp;
924         u32 ecochk;
925         u32 bsd_hwsp;
926         u32 blt_hwsp;
927         u32 tlb_rd_addr;
928
929         /* MBC */
930         u32 g3dctl;
931         u32 gsckgctl;
932         u32 mbctl;
933
934         /* GCP */
935         u32 ucgctl1;
936         u32 ucgctl3;
937         u32 rcgctl1;
938         u32 rcgctl2;
939         u32 rstctl;
940         u32 misccpctl;
941
942         /* GPM */
943         u32 gfxpause;
944         u32 rpdeuhwtc;
945         u32 rpdeuc;
946         u32 ecobus;
947         u32 pwrdwnupctl;
948         u32 rp_down_timeout;
949         u32 rp_deucsw;
950         u32 rcubmabdtmr;
951         u32 rcedata;
952         u32 spare2gh;
953
954         /* Display 1 CZ domain */
955         u32 gt_imr;
956         u32 gt_ier;
957         u32 pm_imr;
958         u32 pm_ier;
959         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
960
961         /* GT SA CZ domain */
962         u32 tilectl;
963         u32 gt_fifoctl;
964         u32 gtlc_wake_ctrl;
965         u32 gtlc_survive;
966         u32 pmwgicz;
967
968         /* Display 2 CZ domain */
969         u32 gu_ctl0;
970         u32 gu_ctl1;
971         u32 clock_gate_dis2;
972 };
973
974 struct intel_rps_ei {
975         u32 cz_clock;
976         u32 render_c0;
977         u32 media_c0;
978 };
979
980 struct intel_gen6_power_mgmt {
981         /* work and pm_iir are protected by dev_priv->irq_lock */
982         struct work_struct work;
983         u32 pm_iir;
984
985         /* Frequencies are stored in potentially platform dependent multiples.
986          * In other words, *_freq needs to be multiplied by X to be interesting.
987          * Soft limits are those which are used for the dynamic reclocking done
988          * by the driver (raise frequencies under heavy loads, and lower for
989          * lighter loads). Hard limits are those imposed by the hardware.
990          *
991          * A distinction is made for overclocking, which is never enabled by
992          * default, and is considered to be above the hard limit if it's
993          * possible at all.
994          */
995         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
996         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
997         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
998         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
999         u8 min_freq;            /* AKA RPn. Minimum frequency */
1000         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1001         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1002         u8 rp0_freq;            /* Non-overclocked max frequency. */
1003         u32 cz_freq;
1004
1005         u32 ei_interrupt_count;
1006
1007         int last_adj;
1008         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1009
1010         bool enabled;
1011         struct delayed_work delayed_resume_work;
1012
1013         /* manual wa residency calculations */
1014         struct intel_rps_ei up_ei, down_ei;
1015
1016         /*
1017          * Protects RPS/RC6 register access and PCU communication.
1018          * Must be taken after struct_mutex if nested.
1019          */
1020         struct mutex hw_lock;
1021 };
1022
1023 /* defined intel_pm.c */
1024 extern spinlock_t mchdev_lock;
1025
1026 struct intel_ilk_power_mgmt {
1027         u8 cur_delay;
1028         u8 min_delay;
1029         u8 max_delay;
1030         u8 fmax;
1031         u8 fstart;
1032
1033         u64 last_count1;
1034         unsigned long last_time1;
1035         unsigned long chipset_power;
1036         u64 last_count2;
1037         u64 last_time2;
1038         unsigned long gfx_power;
1039         u8 corr;
1040
1041         int c_m;
1042         int r_t;
1043
1044         struct drm_i915_gem_object *pwrctx;
1045         struct drm_i915_gem_object *renderctx;
1046 };
1047
1048 struct drm_i915_private;
1049 struct i915_power_well;
1050
1051 struct i915_power_well_ops {
1052         /*
1053          * Synchronize the well's hw state to match the current sw state, for
1054          * example enable/disable it based on the current refcount. Called
1055          * during driver init and resume time, possibly after first calling
1056          * the enable/disable handlers.
1057          */
1058         void (*sync_hw)(struct drm_i915_private *dev_priv,
1059                         struct i915_power_well *power_well);
1060         /*
1061          * Enable the well and resources that depend on it (for example
1062          * interrupts located on the well). Called after the 0->1 refcount
1063          * transition.
1064          */
1065         void (*enable)(struct drm_i915_private *dev_priv,
1066                        struct i915_power_well *power_well);
1067         /*
1068          * Disable the well and resources that depend on it. Called after
1069          * the 1->0 refcount transition.
1070          */
1071         void (*disable)(struct drm_i915_private *dev_priv,
1072                         struct i915_power_well *power_well);
1073         /* Returns the hw enabled state. */
1074         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1075                            struct i915_power_well *power_well);
1076 };
1077
1078 /* Power well structure for haswell */
1079 struct i915_power_well {
1080         const char *name;
1081         bool always_on;
1082         /* power well enable/disable usage count */
1083         int count;
1084         /* cached hw enabled state */
1085         bool hw_enabled;
1086         unsigned long domains;
1087         unsigned long data;
1088         const struct i915_power_well_ops *ops;
1089 };
1090
1091 struct i915_power_domains {
1092         /*
1093          * Power wells needed for initialization at driver init and suspend
1094          * time are on. They are kept on until after the first modeset.
1095          */
1096         bool init_power_on;
1097         bool initializing;
1098         int power_well_count;
1099
1100         struct mutex lock;
1101         int domain_use_count[POWER_DOMAIN_NUM];
1102         struct i915_power_well *power_wells;
1103 };
1104
1105 struct i915_dri1_state {
1106         unsigned allow_batchbuffer : 1;
1107         u32 __iomem *gfx_hws_cpu_addr;
1108
1109         unsigned int cpp;
1110         int back_offset;
1111         int front_offset;
1112         int current_page;
1113         int page_flipping;
1114
1115         uint32_t counter;
1116 };
1117
1118 struct i915_ums_state {
1119         /**
1120          * Flag if the X Server, and thus DRM, is not currently in
1121          * control of the device.
1122          *
1123          * This is set between LeaveVT and EnterVT.  It needs to be
1124          * replaced with a semaphore.  It also needs to be
1125          * transitioned away from for kernel modesetting.
1126          */
1127         int mm_suspended;
1128 };
1129
1130 #define MAX_L3_SLICES 2
1131 struct intel_l3_parity {
1132         u32 *remap_info[MAX_L3_SLICES];
1133         struct work_struct error_work;
1134         int which_slice;
1135 };
1136
1137 struct i915_gem_mm {
1138         /** Memory allocator for GTT stolen memory */
1139         struct drm_mm stolen;
1140         /** List of all objects in gtt_space. Used to restore gtt
1141          * mappings on resume */
1142         struct list_head bound_list;
1143         /**
1144          * List of objects which are not bound to the GTT (thus
1145          * are idle and not used by the GPU) but still have
1146          * (presumably uncached) pages still attached.
1147          */
1148         struct list_head unbound_list;
1149
1150         /** Usable portion of the GTT for GEM */
1151         unsigned long stolen_base; /* limited to low memory (32-bit) */
1152
1153         /** PPGTT used for aliasing the PPGTT with the GTT */
1154         struct i915_hw_ppgtt *aliasing_ppgtt;
1155
1156         struct notifier_block oom_notifier;
1157         struct shrinker shrinker;
1158         bool shrinker_no_lock_stealing;
1159
1160         /** LRU list of objects with fence regs on them. */
1161         struct list_head fence_list;
1162
1163         /**
1164          * We leave the user IRQ off as much as possible,
1165          * but this means that requests will finish and never
1166          * be retired once the system goes idle. Set a timer to
1167          * fire periodically while the ring is running. When it
1168          * fires, go retire requests.
1169          */
1170         struct delayed_work retire_work;
1171
1172         /**
1173          * When we detect an idle GPU, we want to turn on
1174          * powersaving features. So once we see that there
1175          * are no more requests outstanding and no more
1176          * arrive within a small period of time, we fire
1177          * off the idle_work.
1178          */
1179         struct delayed_work idle_work;
1180
1181         /**
1182          * Are we in a non-interruptible section of code like
1183          * modesetting?
1184          */
1185         bool interruptible;
1186
1187         /**
1188          * Is the GPU currently considered idle, or busy executing userspace
1189          * requests?  Whilst idle, we attempt to power down the hardware and
1190          * display clocks. In order to reduce the effect on performance, there
1191          * is a slight delay before we do so.
1192          */
1193         bool busy;
1194
1195         /* the indicator for dispatch video commands on two BSD rings */
1196         int bsd_ring_dispatch_index;
1197
1198         /** Bit 6 swizzling required for X tiling */
1199         uint32_t bit_6_swizzle_x;
1200         /** Bit 6 swizzling required for Y tiling */
1201         uint32_t bit_6_swizzle_y;
1202
1203         /* accounting, useful for userland debugging */
1204         spinlock_t object_stat_lock;
1205         size_t object_memory;
1206         u32 object_count;
1207 };
1208
1209 struct drm_i915_error_state_buf {
1210         struct drm_i915_private *i915;
1211         unsigned bytes;
1212         unsigned size;
1213         int err;
1214         u8 *buf;
1215         loff_t start;
1216         loff_t pos;
1217 };
1218
1219 struct i915_error_state_file_priv {
1220         struct drm_device *dev;
1221         struct drm_i915_error_state *error;
1222 };
1223
1224 struct i915_gpu_error {
1225         /* For hangcheck timer */
1226 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1227 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1228         /* Hang gpu twice in this window and your context gets banned */
1229 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1230
1231         struct timer_list hangcheck_timer;
1232
1233         /* For reset and error_state handling. */
1234         spinlock_t lock;
1235         /* Protected by the above dev->gpu_error.lock. */
1236         struct drm_i915_error_state *first_error;
1237         struct work_struct work;
1238
1239
1240         unsigned long missed_irq_rings;
1241
1242         /**
1243          * State variable controlling the reset flow and count
1244          *
1245          * This is a counter which gets incremented when reset is triggered,
1246          * and again when reset has been handled. So odd values (lowest bit set)
1247          * means that reset is in progress and even values that
1248          * (reset_counter >> 1):th reset was successfully completed.
1249          *
1250          * If reset is not completed succesfully, the I915_WEDGE bit is
1251          * set meaning that hardware is terminally sour and there is no
1252          * recovery. All waiters on the reset_queue will be woken when
1253          * that happens.
1254          *
1255          * This counter is used by the wait_seqno code to notice that reset
1256          * event happened and it needs to restart the entire ioctl (since most
1257          * likely the seqno it waited for won't ever signal anytime soon).
1258          *
1259          * This is important for lock-free wait paths, where no contended lock
1260          * naturally enforces the correct ordering between the bail-out of the
1261          * waiter and the gpu reset work code.
1262          */
1263         atomic_t reset_counter;
1264
1265 #define I915_RESET_IN_PROGRESS_FLAG     1
1266 #define I915_WEDGED                     (1 << 31)
1267
1268         /**
1269          * Waitqueue to signal when the reset has completed. Used by clients
1270          * that wait for dev_priv->mm.wedged to settle.
1271          */
1272         wait_queue_head_t reset_queue;
1273
1274         /* Userspace knobs for gpu hang simulation;
1275          * combines both a ring mask, and extra flags
1276          */
1277         u32 stop_rings;
1278 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1279 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1280
1281         /* For missed irq/seqno simulation. */
1282         unsigned int test_irq_rings;
1283
1284         /* Used to prevent gem_check_wedged returning -EAGAIN during gpu reset   */
1285         bool reload_in_reset;
1286 };
1287
1288 enum modeset_restore {
1289         MODESET_ON_LID_OPEN,
1290         MODESET_DONE,
1291         MODESET_SUSPENDED,
1292 };
1293
1294 struct ddi_vbt_port_info {
1295         /*
1296          * This is an index in the HDMI/DVI DDI buffer translation table.
1297          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1298          * populate this field.
1299          */
1300 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1301         uint8_t hdmi_level_shift;
1302
1303         uint8_t supports_dvi:1;
1304         uint8_t supports_hdmi:1;
1305         uint8_t supports_dp:1;
1306 };
1307
1308 enum drrs_support_type {
1309         DRRS_NOT_SUPPORTED = 0,
1310         STATIC_DRRS_SUPPORT = 1,
1311         SEAMLESS_DRRS_SUPPORT = 2
1312 };
1313
1314 struct intel_vbt_data {
1315         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1316         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1317
1318         /* Feature bits */
1319         unsigned int int_tv_support:1;
1320         unsigned int lvds_dither:1;
1321         unsigned int lvds_vbt:1;
1322         unsigned int int_crt_support:1;
1323         unsigned int lvds_use_ssc:1;
1324         unsigned int display_clock_mode:1;
1325         unsigned int fdi_rx_polarity_inverted:1;
1326         unsigned int has_mipi:1;
1327         int lvds_ssc_freq;
1328         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1329
1330         enum drrs_support_type drrs_type;
1331
1332         /* eDP */
1333         int edp_rate;
1334         int edp_lanes;
1335         int edp_preemphasis;
1336         int edp_vswing;
1337         bool edp_initialized;
1338         bool edp_support;
1339         int edp_bpp;
1340         struct edp_power_seq edp_pps;
1341
1342         struct {
1343                 u16 pwm_freq_hz;
1344                 bool present;
1345                 bool active_low_pwm;
1346                 u8 min_brightness;      /* min_brightness/255 of max */
1347         } backlight;
1348
1349         /* MIPI DSI */
1350         struct {
1351                 u16 port;
1352                 u16 panel_id;
1353                 struct mipi_config *config;
1354                 struct mipi_pps_data *pps;
1355                 u8 seq_version;
1356                 u32 size;
1357                 u8 *data;
1358                 u8 *sequence[MIPI_SEQ_MAX];
1359         } dsi;
1360
1361         int crt_ddc_pin;
1362
1363         int child_dev_num;
1364         union child_device_config *child_dev;
1365
1366         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1367 };
1368
1369 enum intel_ddb_partitioning {
1370         INTEL_DDB_PART_1_2,
1371         INTEL_DDB_PART_5_6, /* IVB+ */
1372 };
1373
1374 struct intel_wm_level {
1375         bool enable;
1376         uint32_t pri_val;
1377         uint32_t spr_val;
1378         uint32_t cur_val;
1379         uint32_t fbc_val;
1380 };
1381
1382 struct ilk_wm_values {
1383         uint32_t wm_pipe[3];
1384         uint32_t wm_lp[3];
1385         uint32_t wm_lp_spr[3];
1386         uint32_t wm_linetime[3];
1387         bool enable_fbc_wm;
1388         enum intel_ddb_partitioning partitioning;
1389 };
1390
1391 /*
1392  * This struct helps tracking the state needed for runtime PM, which puts the
1393  * device in PCI D3 state. Notice that when this happens, nothing on the
1394  * graphics device works, even register access, so we don't get interrupts nor
1395  * anything else.
1396  *
1397  * Every piece of our code that needs to actually touch the hardware needs to
1398  * either call intel_runtime_pm_get or call intel_display_power_get with the
1399  * appropriate power domain.
1400  *
1401  * Our driver uses the autosuspend delay feature, which means we'll only really
1402  * suspend if we stay with zero refcount for a certain amount of time. The
1403  * default value is currently very conservative (see intel_runtime_pm_enable), but
1404  * it can be changed with the standard runtime PM files from sysfs.
1405  *
1406  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1407  * goes back to false exactly before we reenable the IRQs. We use this variable
1408  * to check if someone is trying to enable/disable IRQs while they're supposed
1409  * to be disabled. This shouldn't happen and we'll print some error messages in
1410  * case it happens.
1411  *
1412  * For more, read the Documentation/power/runtime_pm.txt.
1413  */
1414 struct i915_runtime_pm {
1415         bool suspended;
1416         bool irqs_enabled;
1417 };
1418
1419 enum intel_pipe_crc_source {
1420         INTEL_PIPE_CRC_SOURCE_NONE,
1421         INTEL_PIPE_CRC_SOURCE_PLANE1,
1422         INTEL_PIPE_CRC_SOURCE_PLANE2,
1423         INTEL_PIPE_CRC_SOURCE_PF,
1424         INTEL_PIPE_CRC_SOURCE_PIPE,
1425         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1426         INTEL_PIPE_CRC_SOURCE_TV,
1427         INTEL_PIPE_CRC_SOURCE_DP_B,
1428         INTEL_PIPE_CRC_SOURCE_DP_C,
1429         INTEL_PIPE_CRC_SOURCE_DP_D,
1430         INTEL_PIPE_CRC_SOURCE_AUTO,
1431         INTEL_PIPE_CRC_SOURCE_MAX,
1432 };
1433
1434 struct intel_pipe_crc_entry {
1435         uint32_t frame;
1436         uint32_t crc[5];
1437 };
1438
1439 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1440 struct intel_pipe_crc {
1441         spinlock_t lock;
1442         bool opened;            /* exclusive access to the result file */
1443         struct intel_pipe_crc_entry *entries;
1444         enum intel_pipe_crc_source source;
1445         int head, tail;
1446         wait_queue_head_t wq;
1447 };
1448
1449 struct i915_frontbuffer_tracking {
1450         struct mutex lock;
1451
1452         /*
1453          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1454          * scheduled flips.
1455          */
1456         unsigned busy_bits;
1457         unsigned flip_bits;
1458 };
1459
1460 struct i915_wa_reg {
1461         u32 addr;
1462         u32 value;
1463         /* bitmask representing WA bits */
1464         u32 mask;
1465 };
1466
1467 #define I915_MAX_WA_REGS 16
1468
1469 struct i915_workarounds {
1470         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1471         u32 count;
1472 };
1473
1474 struct drm_i915_private {
1475         struct drm_device *dev;
1476         struct kmem_cache *slab;
1477
1478         const struct intel_device_info info;
1479
1480         int relative_constants_mode;
1481
1482         void __iomem *regs;
1483
1484         struct intel_uncore uncore;
1485
1486         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
1487
1488
1489         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1490          * controller on different i2c buses. */
1491         struct mutex gmbus_mutex;
1492
1493         /**
1494          * Base address of the gmbus and gpio block.
1495          */
1496         uint32_t gpio_mmio_base;
1497
1498         /* MMIO base address for MIPI regs */
1499         uint32_t mipi_mmio_base;
1500
1501         wait_queue_head_t gmbus_wait_queue;
1502
1503         struct pci_dev *bridge_dev;
1504         struct intel_engine_cs ring[I915_NUM_RINGS];
1505         struct drm_i915_gem_object *semaphore_obj;
1506         uint32_t last_seqno, next_seqno;
1507
1508         struct drm_dma_handle *status_page_dmah;
1509         struct resource mch_res;
1510
1511         /* protects the irq masks */
1512         spinlock_t irq_lock;
1513
1514         /* protects the mmio flip data */
1515         spinlock_t mmio_flip_lock;
1516
1517         bool display_irqs_enabled;
1518
1519         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1520         struct pm_qos_request pm_qos;
1521
1522         /* DPIO indirect register protection */
1523         struct mutex dpio_lock;
1524
1525         /** Cached value of IMR to avoid reads in updating the bitfield */
1526         union {
1527                 u32 irq_mask;
1528                 u32 de_irq_mask[I915_MAX_PIPES];
1529         };
1530         u32 gt_irq_mask;
1531         u32 pm_irq_mask;
1532         u32 pm_rps_events;
1533         u32 pipestat_irq_mask[I915_MAX_PIPES];
1534
1535         struct work_struct hotplug_work;
1536         struct {
1537                 unsigned long hpd_last_jiffies;
1538                 int hpd_cnt;
1539                 enum {
1540                         HPD_ENABLED = 0,
1541                         HPD_DISABLED = 1,
1542                         HPD_MARK_DISABLED = 2
1543                 } hpd_mark;
1544         } hpd_stats[HPD_NUM_PINS];
1545         u32 hpd_event_bits;
1546         struct delayed_work hotplug_reenable_work;
1547
1548         struct i915_fbc fbc;
1549         struct i915_drrs drrs;
1550         struct intel_opregion opregion;
1551         struct intel_vbt_data vbt;
1552
1553         bool preserve_bios_swizzle;
1554
1555         /* overlay */
1556         struct intel_overlay *overlay;
1557
1558         /* backlight registers and fields in struct intel_panel */
1559         struct mutex backlight_lock;
1560
1561         /* LVDS info */
1562         bool no_aux_handshake;
1563
1564         /* protects panel power sequencer state */
1565         struct mutex pps_mutex;
1566
1567         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1568         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
1569         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1570
1571         unsigned int fsb_freq, mem_freq, is_ddr3;
1572         unsigned int vlv_cdclk_freq;
1573
1574         /**
1575          * wq - Driver workqueue for GEM.
1576          *
1577          * NOTE: Work items scheduled here are not allowed to grab any modeset
1578          * locks, for otherwise the flushing done in the pageflip code will
1579          * result in deadlocks.
1580          */
1581         struct workqueue_struct *wq;
1582
1583         /* Display functions */
1584         struct drm_i915_display_funcs display;
1585
1586         /* PCH chipset type */
1587         enum intel_pch pch_type;
1588         unsigned short pch_id;
1589
1590         unsigned long quirks;
1591
1592         enum modeset_restore modeset_restore;
1593         struct mutex modeset_restore_lock;
1594
1595         struct list_head vm_list; /* Global list of all address spaces */
1596         struct i915_gtt gtt; /* VM representing the global address space */
1597
1598         struct i915_gem_mm mm;
1599         DECLARE_HASHTABLE(mm_structs, 7);
1600         struct mutex mm_lock;
1601
1602         /* Kernel Modesetting */
1603
1604         struct sdvo_device_mapping sdvo_mappings[2];
1605
1606         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1607         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1608         wait_queue_head_t pending_flip_queue;
1609
1610 #ifdef CONFIG_DEBUG_FS
1611         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1612 #endif
1613
1614         int num_shared_dpll;
1615         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1616         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1617
1618         struct i915_workarounds workarounds;
1619
1620         /* Reclocking support */
1621         bool render_reclock_avail;
1622         bool lvds_downclock_avail;
1623         /* indicates the reduced downclock for LVDS*/
1624         int lvds_downclock;
1625
1626         struct i915_frontbuffer_tracking fb_tracking;
1627
1628         u16 orig_clock;
1629
1630         bool mchbar_need_disable;
1631
1632         struct intel_l3_parity l3_parity;
1633
1634         /* Cannot be determined by PCIID. You must always read a register. */
1635         size_t ellc_size;
1636
1637         /* gen6+ rps state */
1638         struct intel_gen6_power_mgmt rps;
1639
1640         /* ilk-only ips/rps state. Everything in here is protected by the global
1641          * mchdev_lock in intel_pm.c */
1642         struct intel_ilk_power_mgmt ips;
1643
1644         struct i915_power_domains power_domains;
1645
1646         struct i915_psr psr;
1647
1648         struct i915_gpu_error gpu_error;
1649
1650         struct drm_i915_gem_object *vlv_pctx;
1651
1652 #ifdef CONFIG_DRM_I915_FBDEV
1653         /* list of fbdev register on this device */
1654         struct intel_fbdev *fbdev;
1655         struct work_struct fbdev_suspend_work;
1656 #endif
1657
1658         struct drm_property *broadcast_rgb_property;
1659         struct drm_property *force_audio_property;
1660
1661         uint32_t hw_context_size;
1662         struct list_head context_list;
1663
1664         u32 fdi_rx_config;
1665
1666         u32 suspend_count;
1667         struct i915_suspend_saved_registers regfile;
1668         struct vlv_s0ix_state vlv_s0ix_state;
1669
1670         struct {
1671                 /*
1672                  * Raw watermark latency values:
1673                  * in 0.1us units for WM0,
1674                  * in 0.5us units for WM1+.
1675                  */
1676                 /* primary */
1677                 uint16_t pri_latency[5];
1678                 /* sprite */
1679                 uint16_t spr_latency[5];
1680                 /* cursor */
1681                 uint16_t cur_latency[5];
1682
1683                 /* current hardware state */
1684                 struct ilk_wm_values hw;
1685         } wm;
1686
1687         struct i915_runtime_pm pm;
1688
1689         struct intel_digital_port *hpd_irq_port[I915_MAX_PORTS];
1690         u32 long_hpd_port_mask;
1691         u32 short_hpd_port_mask;
1692         struct work_struct dig_port_work;
1693
1694         /*
1695          * if we get a HPD irq from DP and a HPD irq from non-DP
1696          * the non-DP HPD could block the workqueue on a mode config
1697          * mutex getting, that userspace may have taken. However
1698          * userspace is waiting on the DP workqueue to run which is
1699          * blocked behind the non-DP one.
1700          */
1701         struct workqueue_struct *dp_wq;
1702
1703         uint32_t bios_vgacntr;
1704
1705         /* Old dri1 support infrastructure, beware the dragons ya fools entering
1706          * here! */
1707         struct i915_dri1_state dri1;
1708         /* Old ums support infrastructure, same warning applies. */
1709         struct i915_ums_state ums;
1710
1711         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
1712         struct {
1713                 int (*do_execbuf)(struct drm_device *dev, struct drm_file *file,
1714                                   struct intel_engine_cs *ring,
1715                                   struct intel_context *ctx,
1716                                   struct drm_i915_gem_execbuffer2 *args,
1717                                   struct list_head *vmas,
1718                                   struct drm_i915_gem_object *batch_obj,
1719                                   u64 exec_start, u32 flags);
1720                 int (*init_rings)(struct drm_device *dev);
1721                 void (*cleanup_ring)(struct intel_engine_cs *ring);
1722                 void (*stop_ring)(struct intel_engine_cs *ring);
1723         } gt;
1724
1725         /*
1726          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
1727          * will be rejected. Instead look for a better place.
1728          */
1729 };
1730
1731 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1732 {
1733         return dev->dev_private;
1734 }
1735
1736 /* Iterate over initialised rings */
1737 #define for_each_ring(ring__, dev_priv__, i__) \
1738         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1739                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1740
1741 enum hdmi_force_audio {
1742         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1743         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1744         HDMI_AUDIO_AUTO,                /* trust EDID */
1745         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1746 };
1747
1748 #define I915_GTT_OFFSET_NONE ((u32)-1)
1749
1750 struct drm_i915_gem_object_ops {
1751         /* Interface between the GEM object and its backing storage.
1752          * get_pages() is called once prior to the use of the associated set
1753          * of pages before to binding them into the GTT, and put_pages() is
1754          * called after we no longer need them. As we expect there to be
1755          * associated cost with migrating pages between the backing storage
1756          * and making them available for the GPU (e.g. clflush), we may hold
1757          * onto the pages after they are no longer referenced by the GPU
1758          * in case they may be used again shortly (for example migrating the
1759          * pages to a different memory domain within the GTT). put_pages()
1760          * will therefore most likely be called when the object itself is
1761          * being released or under memory pressure (where we attempt to
1762          * reap pages for the shrinker).
1763          */
1764         int (*get_pages)(struct drm_i915_gem_object *);
1765         void (*put_pages)(struct drm_i915_gem_object *);
1766         int (*dmabuf_export)(struct drm_i915_gem_object *);
1767         void (*release)(struct drm_i915_gem_object *);
1768 };
1769
1770 /*
1771  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
1772  * considered to be the frontbuffer for the given plane interface-vise. This
1773  * doesn't mean that the hw necessarily already scans it out, but that any
1774  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
1775  *
1776  * We have one bit per pipe and per scanout plane type.
1777  */
1778 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 4
1779 #define INTEL_FRONTBUFFER_BITS \
1780         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
1781 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
1782         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
1783 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
1784         (1 << (1 +(INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
1785 #define INTEL_FRONTBUFFER_SPRITE(pipe) \
1786         (1 << (2 +(INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
1787 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
1788         (1 << (3 +(INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
1789 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
1790         (0xf << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
1791
1792 struct drm_i915_gem_object {
1793         struct drm_gem_object base;
1794
1795         const struct drm_i915_gem_object_ops *ops;
1796
1797         /** List of VMAs backed by this object */
1798         struct list_head vma_list;
1799
1800         /** Stolen memory for this object, instead of being backed by shmem. */
1801         struct drm_mm_node *stolen;
1802         struct list_head global_list;
1803
1804         struct list_head ring_list;
1805         /** Used in execbuf to temporarily hold a ref */
1806         struct list_head obj_exec_link;
1807
1808         /**
1809          * This is set if the object is on the active lists (has pending
1810          * rendering and so a non-zero seqno), and is not set if it i s on
1811          * inactive (ready to be unbound) list.
1812          */
1813         unsigned int active:1;
1814
1815         /**
1816          * This is set if the object has been written to since last bound
1817          * to the GTT
1818          */
1819         unsigned int dirty:1;
1820
1821         /**
1822          * Fence register bits (if any) for this object.  Will be set
1823          * as needed when mapped into the GTT.
1824          * Protected by dev->struct_mutex.
1825          */
1826         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
1827
1828         /**
1829          * Advice: are the backing pages purgeable?
1830          */
1831         unsigned int madv:2;
1832
1833         /**
1834          * Current tiling mode for the object.
1835          */
1836         unsigned int tiling_mode:2;
1837         /**
1838          * Whether the tiling parameters for the currently associated fence
1839          * register have changed. Note that for the purposes of tracking
1840          * tiling changes we also treat the unfenced register, the register
1841          * slot that the object occupies whilst it executes a fenced
1842          * command (such as BLT on gen2/3), as a "fence".
1843          */
1844         unsigned int fence_dirty:1;
1845
1846         /**
1847          * Is the object at the current location in the gtt mappable and
1848          * fenceable? Used to avoid costly recalculations.
1849          */
1850         unsigned int map_and_fenceable:1;
1851
1852         /**
1853          * Whether the current gtt mapping needs to be mappable (and isn't just
1854          * mappable by accident). Track pin and fault separate for a more
1855          * accurate mappable working set.
1856          */
1857         unsigned int fault_mappable:1;
1858         unsigned int pin_mappable:1;
1859         unsigned int pin_display:1;
1860
1861         /*
1862          * Is the object to be mapped as read-only to the GPU
1863          * Only honoured if hardware has relevant pte bit
1864          */
1865         unsigned long gt_ro:1;
1866         unsigned int cache_level:3;
1867
1868         unsigned int has_dma_mapping:1;
1869
1870         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
1871
1872         struct sg_table *pages;
1873         int pages_pin_count;
1874
1875         /* prime dma-buf support */
1876         void *dma_buf_vmapping;
1877         int vmapping_count;
1878
1879         struct intel_engine_cs *ring;
1880
1881         /** Breadcrumb of last rendering to the buffer. */
1882         uint32_t last_read_seqno;
1883         uint32_t last_write_seqno;
1884         /** Breadcrumb of last fenced GPU access to the buffer. */
1885         uint32_t last_fenced_seqno;
1886
1887         /** Current tiling stride for the object, if it's tiled. */
1888         uint32_t stride;
1889
1890         /** References from framebuffers, locks out tiling changes. */
1891         unsigned long framebuffer_references;
1892
1893         /** Record of address bit 17 of each page at last unbind. */
1894         unsigned long *bit_17;
1895
1896         /** User space pin count and filp owning the pin */
1897         unsigned long user_pin_count;
1898         struct drm_file *pin_filp;
1899
1900         /** for phy allocated objects */
1901         struct drm_dma_handle *phys_handle;
1902
1903         union {
1904                 struct i915_gem_userptr {
1905                         uintptr_t ptr;
1906                         unsigned read_only :1;
1907                         unsigned workers :4;
1908 #define I915_GEM_USERPTR_MAX_WORKERS 15
1909
1910                         struct i915_mm_struct *mm;
1911                         struct i915_mmu_object *mmu_object;
1912                         struct work_struct *work;
1913                 } userptr;
1914         };
1915 };
1916 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
1917
1918 void i915_gem_track_fb(struct drm_i915_gem_object *old,
1919                        struct drm_i915_gem_object *new,
1920                        unsigned frontbuffer_bits);
1921
1922 /**
1923  * Request queue structure.
1924  *
1925  * The request queue allows us to note sequence numbers that have been emitted
1926  * and may be associated with active buffers to be retired.
1927  *
1928  * By keeping this list, we can avoid having to do questionable
1929  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
1930  * an emission time with seqnos for tracking how far ahead of the GPU we are.
1931  */
1932 struct drm_i915_gem_request {
1933         /** On Which ring this request was generated */
1934         struct intel_engine_cs *ring;
1935
1936         /** GEM sequence number associated with this request. */
1937         uint32_t seqno;
1938
1939         /** Position in the ringbuffer of the start of the request */
1940         u32 head;
1941
1942         /** Position in the ringbuffer of the end of the request */
1943         u32 tail;
1944
1945         /** Context related to this request */
1946         struct intel_context *ctx;
1947
1948         /** Batch buffer related to this request if any */
1949         struct drm_i915_gem_object *batch_obj;
1950
1951         /** Time at which this request was emitted, in jiffies. */
1952         unsigned long emitted_jiffies;
1953
1954         /** global list entry for this request */
1955         struct list_head list;
1956
1957         struct drm_i915_file_private *file_priv;
1958         /** file_priv list entry for this request */
1959         struct list_head client_list;
1960 };
1961
1962 struct drm_i915_file_private {
1963         struct drm_i915_private *dev_priv;
1964         struct drm_file *file;
1965
1966         struct {
1967                 spinlock_t lock;
1968                 struct list_head request_list;
1969                 struct delayed_work idle_work;
1970         } mm;
1971         struct idr context_idr;
1972
1973         atomic_t rps_wait_boost;
1974         struct  intel_engine_cs *bsd_ring;
1975 };
1976
1977 /*
1978  * A command that requires special handling by the command parser.
1979  */
1980 struct drm_i915_cmd_descriptor {
1981         /*
1982          * Flags describing how the command parser processes the command.
1983          *
1984          * CMD_DESC_FIXED: The command has a fixed length if this is set,
1985          *                 a length mask if not set
1986          * CMD_DESC_SKIP: The command is allowed but does not follow the
1987          *                standard length encoding for the opcode range in
1988          *                which it falls
1989          * CMD_DESC_REJECT: The command is never allowed
1990          * CMD_DESC_REGISTER: The command should be checked against the
1991          *                    register whitelist for the appropriate ring
1992          * CMD_DESC_MASTER: The command is allowed if the submitting process
1993          *                  is the DRM master
1994          */
1995         u32 flags;
1996 #define CMD_DESC_FIXED    (1<<0)
1997 #define CMD_DESC_SKIP     (1<<1)
1998 #define CMD_DESC_REJECT   (1<<2)
1999 #define CMD_DESC_REGISTER (1<<3)
2000 #define CMD_DESC_BITMASK  (1<<4)
2001 #define CMD_DESC_MASTER   (1<<5)
2002
2003         /*
2004          * The command's unique identification bits and the bitmask to get them.
2005          * This isn't strictly the opcode field as defined in the spec and may
2006          * also include type, subtype, and/or subop fields.
2007          */
2008         struct {
2009                 u32 value;
2010                 u32 mask;
2011         } cmd;
2012
2013         /*
2014          * The command's length. The command is either fixed length (i.e. does
2015          * not include a length field) or has a length field mask. The flag
2016          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2017          * a length mask. All command entries in a command table must include
2018          * length information.
2019          */
2020         union {
2021                 u32 fixed;
2022                 u32 mask;
2023         } length;
2024
2025         /*
2026          * Describes where to find a register address in the command to check
2027          * against the ring's register whitelist. Only valid if flags has the
2028          * CMD_DESC_REGISTER bit set.
2029          */
2030         struct {
2031                 u32 offset;
2032                 u32 mask;
2033         } reg;
2034
2035 #define MAX_CMD_DESC_BITMASKS 3
2036         /*
2037          * Describes command checks where a particular dword is masked and
2038          * compared against an expected value. If the command does not match
2039          * the expected value, the parser rejects it. Only valid if flags has
2040          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2041          * are valid.
2042          *
2043          * If the check specifies a non-zero condition_mask then the parser
2044          * only performs the check when the bits specified by condition_mask
2045          * are non-zero.
2046          */
2047         struct {
2048                 u32 offset;
2049                 u32 mask;
2050                 u32 expected;
2051                 u32 condition_offset;
2052                 u32 condition_mask;
2053         } bits[MAX_CMD_DESC_BITMASKS];
2054 };
2055
2056 /*
2057  * A table of commands requiring special handling by the command parser.
2058  *
2059  * Each ring has an array of tables. Each table consists of an array of command
2060  * descriptors, which must be sorted with command opcodes in ascending order.
2061  */
2062 struct drm_i915_cmd_table {
2063         const struct drm_i915_cmd_descriptor *table;
2064         int count;
2065 };
2066
2067 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2068 #define __I915__(p) ({ \
2069         struct drm_i915_private *__p; \
2070         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2071                 __p = (struct drm_i915_private *)p; \
2072         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2073                 __p = to_i915((struct drm_device *)p); \
2074         else \
2075                 BUILD_BUG(); \
2076         __p; \
2077 })
2078 #define INTEL_INFO(p)   (&__I915__(p)->info)
2079 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2080
2081 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2082 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2083 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2084 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2085 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2086 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2087 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2088 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2089 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2090 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2091 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2092 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2093 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2094 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2095 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2096 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2097 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2098 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2099 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2100                                  INTEL_DEVID(dev) == 0x0152 || \
2101                                  INTEL_DEVID(dev) == 0x015a)
2102 #define IS_SNB_GT1(dev)         (INTEL_DEVID(dev) == 0x0102 || \
2103                                  INTEL_DEVID(dev) == 0x0106 || \
2104                                  INTEL_DEVID(dev) == 0x010A)
2105 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2106 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2107 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2108 #define IS_BROADWELL(dev)       (!INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2109 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2110 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2111 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2112                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2113 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2114                                  ((INTEL_DEVID(dev) & 0xf) == 0x2  || \
2115                                  (INTEL_DEVID(dev) & 0xf) == 0x6 || \
2116                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2117 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2118                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2119 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2120                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2121 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2122                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2123 /* ULX machines are also considered ULT. */
2124 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2125                                  INTEL_DEVID(dev) == 0x0A1E)
2126 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2127
2128 /*
2129  * The genX designation typically refers to the render engine, so render
2130  * capability related checks should use IS_GEN, while display and other checks
2131  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2132  * chips, etc.).
2133  */
2134 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
2135 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
2136 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
2137 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
2138 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
2139 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
2140 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen == 8)
2141 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen == 9)
2142
2143 #define RENDER_RING             (1<<RCS)
2144 #define BSD_RING                (1<<VCS)
2145 #define BLT_RING                (1<<BCS)
2146 #define VEBOX_RING              (1<<VECS)
2147 #define BSD2_RING               (1<<VCS2)
2148 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
2149 #define HAS_BSD2(dev)           (INTEL_INFO(dev)->ring_mask & BSD2_RING)
2150 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
2151 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
2152 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2153 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2154                                  __I915__(dev)->ellc_size)
2155 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2156
2157 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2158 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2159 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2160 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt == 2)
2161
2162 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2163 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2164
2165 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2166 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2167 /*
2168  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2169  * even when in MSI mode. This results in spurious interrupt warnings if the
2170  * legacy irq no. is shared with another device. The kernel then disables that
2171  * interrupt source and so prevents the other device from working properly.
2172  */
2173 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2174 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2175
2176 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2177  * rows, which changed the alignment requirements and fence programming.
2178  */
2179 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2180                                                       IS_I915GM(dev)))
2181 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
2182 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
2183 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
2184 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2185 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2186
2187 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2188 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2189 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2190
2191 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2192
2193 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2194 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2195 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev))
2196 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2197                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev))
2198 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2199 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->gen == 6 || IS_IVYBRIDGE(dev))
2200
2201 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2202 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2203 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2204 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2205 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2206 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2207 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2208 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2209
2210 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2211 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2212 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2213 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2214 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2215 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2216 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2217
2218 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || IS_VALLEYVIEW(dev))
2219
2220 /* DPF == dynamic parity feature */
2221 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2222 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2223
2224 #define GT_FREQUENCY_MULTIPLIER 50
2225
2226 #include "i915_trace.h"
2227
2228 extern const struct drm_ioctl_desc i915_ioctls[];
2229 extern int i915_max_ioctl;
2230
2231 extern int i915_suspend_legacy(struct drm_device *dev, pm_message_t state);
2232 extern int i915_resume_legacy(struct drm_device *dev);
2233 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
2234 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
2235
2236 /* i915_params.c */
2237 struct i915_params {
2238         int modeset;
2239         int panel_ignore_lid;
2240         unsigned int powersave;
2241         int semaphores;
2242         unsigned int lvds_downclock;
2243         int lvds_channel_mode;
2244         int panel_use_ssc;
2245         int vbt_sdvo_panel_type;
2246         int enable_rc6;
2247         int enable_fbc;
2248         int enable_ppgtt;
2249         int enable_execlists;
2250         int enable_psr;
2251         unsigned int preliminary_hw_support;
2252         int disable_power_well;
2253         int enable_ips;
2254         int invert_brightness;
2255         int enable_cmd_parser;
2256         /* leave bools at the end to not create holes */
2257         bool enable_hangcheck;
2258         bool fastboot;
2259         bool prefault_disable;
2260         bool reset;
2261         bool disable_display;
2262         bool disable_vtd_wa;
2263         int use_mmio_flip;
2264         bool mmio_debug;
2265 };
2266 extern struct i915_params i915 __read_mostly;
2267
2268                                 /* i915_dma.c */
2269 void i915_update_dri1_breadcrumb(struct drm_device *dev);
2270 extern void i915_kernel_lost_context(struct drm_device * dev);
2271 extern int i915_driver_load(struct drm_device *, unsigned long flags);
2272 extern int i915_driver_unload(struct drm_device *);
2273 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file);
2274 extern void i915_driver_lastclose(struct drm_device * dev);
2275 extern void i915_driver_preclose(struct drm_device *dev,
2276                                  struct drm_file *file);
2277 extern void i915_driver_postclose(struct drm_device *dev,
2278                                   struct drm_file *file);
2279 extern int i915_driver_device_is_agp(struct drm_device * dev);
2280 #ifdef CONFIG_COMPAT
2281 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2282                               unsigned long arg);
2283 #endif
2284 extern int i915_emit_box(struct drm_device *dev,
2285                          struct drm_clip_rect *box,
2286                          int DR1, int DR4);
2287 extern int intel_gpu_reset(struct drm_device *dev);
2288 extern int i915_reset(struct drm_device *dev);
2289 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2290 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2291 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2292 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2293 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2294 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2295
2296 /* i915_irq.c */
2297 void i915_queue_hangcheck(struct drm_device *dev);
2298 __printf(3, 4)
2299 void i915_handle_error(struct drm_device *dev, bool wedged,
2300                        const char *fmt, ...);
2301
2302 void gen6_set_pm_mask(struct drm_i915_private *dev_priv, u32 pm_iir,
2303                                                         int new_delay);
2304 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2305 extern void intel_hpd_init(struct drm_i915_private *dev_priv);
2306 int intel_irq_install(struct drm_i915_private *dev_priv);
2307 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2308
2309 extern void intel_uncore_sanitize(struct drm_device *dev);
2310 extern void intel_uncore_early_sanitize(struct drm_device *dev,
2311                                         bool restore_forcewake);
2312 extern void intel_uncore_init(struct drm_device *dev);
2313 extern void intel_uncore_check_errors(struct drm_device *dev);
2314 extern void intel_uncore_fini(struct drm_device *dev);
2315 extern void intel_uncore_forcewake_reset(struct drm_device *dev, bool restore);
2316
2317 void
2318 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2319                      u32 status_mask);
2320
2321 void
2322 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2323                       u32 status_mask);
2324
2325 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2326 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2327 void
2328 ironlake_enable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2329 void
2330 ironlake_disable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2331 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
2332                                   uint32_t interrupt_mask,
2333                                   uint32_t enabled_irq_mask);
2334 #define ibx_enable_display_interrupt(dev_priv, bits) \
2335         ibx_display_interrupt_update((dev_priv), (bits), (bits))
2336 #define ibx_disable_display_interrupt(dev_priv, bits) \
2337         ibx_display_interrupt_update((dev_priv), (bits), 0)
2338
2339 /* i915_gem.c */
2340 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
2341                         struct drm_file *file_priv);
2342 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
2343                           struct drm_file *file_priv);
2344 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2345                          struct drm_file *file_priv);
2346 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2347                           struct drm_file *file_priv);
2348 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2349                         struct drm_file *file_priv);
2350 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2351                         struct drm_file *file_priv);
2352 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2353                               struct drm_file *file_priv);
2354 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2355                              struct drm_file *file_priv);
2356 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
2357                                         struct intel_engine_cs *ring);
2358 void i915_gem_execbuffer_retire_commands(struct drm_device *dev,
2359                                          struct drm_file *file,
2360                                          struct intel_engine_cs *ring,
2361                                          struct drm_i915_gem_object *obj);
2362 int i915_gem_ringbuffer_submission(struct drm_device *dev,
2363                                    struct drm_file *file,
2364                                    struct intel_engine_cs *ring,
2365                                    struct intel_context *ctx,
2366                                    struct drm_i915_gem_execbuffer2 *args,
2367                                    struct list_head *vmas,
2368                                    struct drm_i915_gem_object *batch_obj,
2369                                    u64 exec_start, u32 flags);
2370 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2371                         struct drm_file *file_priv);
2372 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2373                          struct drm_file *file_priv);
2374 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
2375                        struct drm_file *file_priv);
2376 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
2377                          struct drm_file *file_priv);
2378 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2379                         struct drm_file *file_priv);
2380 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2381                                struct drm_file *file);
2382 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2383                                struct drm_file *file);
2384 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2385                             struct drm_file *file_priv);
2386 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2387                            struct drm_file *file_priv);
2388 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
2389                            struct drm_file *file_priv);
2390 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
2391                            struct drm_file *file_priv);
2392 int i915_gem_set_tiling(struct drm_device *dev, void *data,
2393                         struct drm_file *file_priv);
2394 int i915_gem_get_tiling(struct drm_device *dev, void *data,
2395                         struct drm_file *file_priv);
2396 int i915_gem_init_userptr(struct drm_device *dev);
2397 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
2398                            struct drm_file *file);
2399 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
2400                                 struct drm_file *file_priv);
2401 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
2402                         struct drm_file *file_priv);
2403 void i915_gem_load(struct drm_device *dev);
2404 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
2405                               long target,
2406                               unsigned flags);
2407 #define I915_SHRINK_PURGEABLE 0x1
2408 #define I915_SHRINK_UNBOUND 0x2
2409 #define I915_SHRINK_BOUND 0x4
2410 void *i915_gem_object_alloc(struct drm_device *dev);
2411 void i915_gem_object_free(struct drm_i915_gem_object *obj);
2412 void i915_gem_object_init(struct drm_i915_gem_object *obj,
2413                          const struct drm_i915_gem_object_ops *ops);
2414 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
2415                                                   size_t size);
2416 void i915_init_vm(struct drm_i915_private *dev_priv,
2417                   struct i915_address_space *vm);
2418 void i915_gem_free_object(struct drm_gem_object *obj);
2419 void i915_gem_vma_destroy(struct i915_vma *vma);
2420
2421 #define PIN_MAPPABLE 0x1
2422 #define PIN_NONBLOCK 0x2
2423 #define PIN_GLOBAL 0x4
2424 #define PIN_OFFSET_BIAS 0x8
2425 #define PIN_OFFSET_MASK (~4095)
2426 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
2427                                      struct i915_address_space *vm,
2428                                      uint32_t alignment,
2429                                      uint64_t flags);
2430 int __must_check i915_vma_unbind(struct i915_vma *vma);
2431 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
2432 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
2433 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
2434 void i915_gem_lastclose(struct drm_device *dev);
2435
2436 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
2437                                     int *needs_clflush);
2438
2439 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
2440 static inline struct page *i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
2441 {
2442         struct sg_page_iter sg_iter;
2443
2444         for_each_sg_page(obj->pages->sgl, &sg_iter, obj->pages->nents, n)
2445                 return sg_page_iter_page(&sg_iter);
2446
2447         return NULL;
2448 }
2449 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
2450 {
2451         BUG_ON(obj->pages == NULL);
2452         obj->pages_pin_count++;
2453 }
2454 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
2455 {
2456         BUG_ON(obj->pages_pin_count == 0);
2457         obj->pages_pin_count--;
2458 }
2459
2460 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
2461 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
2462                          struct intel_engine_cs *to);
2463 void i915_vma_move_to_active(struct i915_vma *vma,
2464                              struct intel_engine_cs *ring);
2465 int i915_gem_dumb_create(struct drm_file *file_priv,
2466                          struct drm_device *dev,
2467                          struct drm_mode_create_dumb *args);
2468 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
2469                       uint32_t handle, uint64_t *offset);
2470 /**
2471  * Returns true if seq1 is later than seq2.
2472  */
2473 static inline bool
2474 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
2475 {
2476         return (int32_t)(seq1 - seq2) >= 0;
2477 }
2478
2479 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
2480 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
2481 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
2482 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
2483
2484 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
2485 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
2486
2487 struct drm_i915_gem_request *
2488 i915_gem_find_active_request(struct intel_engine_cs *ring);
2489
2490 bool i915_gem_retire_requests(struct drm_device *dev);
2491 void i915_gem_retire_requests_ring(struct intel_engine_cs *ring);
2492 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
2493                                       bool interruptible);
2494 int __must_check i915_gem_check_olr(struct intel_engine_cs *ring, u32 seqno);
2495
2496 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
2497 {
2498         return unlikely(atomic_read(&error->reset_counter)
2499                         & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
2500 }
2501
2502 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
2503 {
2504         return atomic_read(&error->reset_counter) & I915_WEDGED;
2505 }
2506
2507 static inline u32 i915_reset_count(struct i915_gpu_error *error)
2508 {
2509         return ((atomic_read(&error->reset_counter) & ~I915_WEDGED) + 1) / 2;
2510 }
2511
2512 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
2513 {
2514         return dev_priv->gpu_error.stop_rings == 0 ||
2515                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
2516 }
2517
2518 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
2519 {
2520         return dev_priv->gpu_error.stop_rings == 0 ||
2521                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
2522 }
2523
2524 void i915_gem_reset(struct drm_device *dev);
2525 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
2526 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
2527 int __must_check i915_gem_init(struct drm_device *dev);
2528 int i915_gem_init_rings(struct drm_device *dev);
2529 int __must_check i915_gem_init_hw(struct drm_device *dev);
2530 int i915_gem_l3_remap(struct intel_engine_cs *ring, int slice);
2531 void i915_gem_init_swizzling(struct drm_device *dev);
2532 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
2533 int __must_check i915_gpu_idle(struct drm_device *dev);
2534 int __must_check i915_gem_suspend(struct drm_device *dev);
2535 int __i915_add_request(struct intel_engine_cs *ring,
2536                        struct drm_file *file,
2537                        struct drm_i915_gem_object *batch_obj,
2538                        u32 *seqno);
2539 #define i915_add_request(ring, seqno) \
2540         __i915_add_request(ring, NULL, NULL, seqno)
2541 int __must_check i915_wait_seqno(struct intel_engine_cs *ring,
2542                                  uint32_t seqno);
2543 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
2544 int __must_check
2545 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
2546                                   bool write);
2547 int __must_check
2548 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
2549 int __must_check
2550 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
2551                                      u32 alignment,
2552                                      struct intel_engine_cs *pipelined);
2553 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj);
2554 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
2555                                 int align);
2556 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
2557 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
2558
2559 uint32_t
2560 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
2561 uint32_t
2562 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
2563                             int tiling_mode, bool fenced);
2564
2565 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
2566                                     enum i915_cache_level cache_level);
2567
2568 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
2569                                 struct dma_buf *dma_buf);
2570
2571 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
2572                                 struct drm_gem_object *gem_obj, int flags);
2573
2574 void i915_gem_restore_fences(struct drm_device *dev);
2575
2576 unsigned long i915_gem_obj_offset(struct drm_i915_gem_object *o,
2577                                   struct i915_address_space *vm);
2578 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
2579 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
2580                         struct i915_address_space *vm);
2581 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
2582                                 struct i915_address_space *vm);
2583 struct i915_vma *i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
2584                                      struct i915_address_space *vm);
2585 struct i915_vma *
2586 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
2587                                   struct i915_address_space *vm);
2588
2589 struct i915_vma *i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj);
2590 static inline bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj) {
2591         struct i915_vma *vma;
2592         list_for_each_entry(vma, &obj->vma_list, vma_link)
2593                 if (vma->pin_count > 0)
2594                         return true;
2595         return false;
2596 }
2597
2598 /* Some GGTT VM helpers */
2599 #define i915_obj_to_ggtt(obj) \
2600         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
2601 static inline bool i915_is_ggtt(struct i915_address_space *vm)
2602 {
2603         struct i915_address_space *ggtt =
2604                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
2605         return vm == ggtt;
2606 }
2607
2608 static inline struct i915_hw_ppgtt *
2609 i915_vm_to_ppgtt(struct i915_address_space *vm)
2610 {
2611         WARN_ON(i915_is_ggtt(vm));
2612
2613         return container_of(vm, struct i915_hw_ppgtt, base);
2614 }
2615
2616
2617 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
2618 {
2619         return i915_gem_obj_bound(obj, i915_obj_to_ggtt(obj));
2620 }
2621
2622 static inline unsigned long
2623 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *obj)
2624 {
2625         return i915_gem_obj_offset(obj, i915_obj_to_ggtt(obj));
2626 }
2627
2628 static inline unsigned long
2629 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
2630 {
2631         return i915_gem_obj_size(obj, i915_obj_to_ggtt(obj));
2632 }
2633
2634 static inline int __must_check
2635 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
2636                       uint32_t alignment,
2637                       unsigned flags)
2638 {
2639         return i915_gem_object_pin(obj, i915_obj_to_ggtt(obj),
2640                                    alignment, flags | PIN_GLOBAL);
2641 }
2642
2643 static inline int
2644 i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj)
2645 {
2646         return i915_vma_unbind(i915_gem_obj_to_ggtt(obj));
2647 }
2648
2649 void i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj);
2650
2651 /* i915_gem_context.c */
2652 int __must_check i915_gem_context_init(struct drm_device *dev);
2653 void i915_gem_context_fini(struct drm_device *dev);
2654 void i915_gem_context_reset(struct drm_device *dev);
2655 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
2656 int i915_gem_context_enable(struct drm_i915_private *dev_priv);
2657 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
2658 int i915_switch_context(struct intel_engine_cs *ring,
2659                         struct intel_context *to);
2660 struct intel_context *
2661 i915_gem_context_get(struct drm_i915_file_private *file_priv, u32 id);
2662 void i915_gem_context_free(struct kref *ctx_ref);
2663 struct drm_i915_gem_object *
2664 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
2665 static inline void i915_gem_context_reference(struct intel_context *ctx)
2666 {
2667         kref_get(&ctx->ref);
2668 }
2669
2670 static inline void i915_gem_context_unreference(struct intel_context *ctx)
2671 {
2672         kref_put(&ctx->ref, i915_gem_context_free);
2673 }
2674
2675 static inline bool i915_gem_context_is_default(const struct intel_context *c)
2676 {
2677         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
2678 }
2679
2680 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
2681                                   struct drm_file *file);
2682 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
2683                                    struct drm_file *file);
2684
2685 /* i915_gem_evict.c */
2686 int __must_check i915_gem_evict_something(struct drm_device *dev,
2687                                           struct i915_address_space *vm,
2688                                           int min_size,
2689                                           unsigned alignment,
2690                                           unsigned cache_level,
2691                                           unsigned long start,
2692                                           unsigned long end,
2693                                           unsigned flags);
2694 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
2695 int i915_gem_evict_everything(struct drm_device *dev);
2696
2697 /* belongs in i915_gem_gtt.h */
2698 static inline void i915_gem_chipset_flush(struct drm_device *dev)
2699 {
2700         if (INTEL_INFO(dev)->gen < 6)
2701                 intel_gtt_chipset_flush();
2702 }
2703
2704 /* i915_gem_stolen.c */
2705 int i915_gem_init_stolen(struct drm_device *dev);
2706 int i915_gem_stolen_setup_compression(struct drm_device *dev, int size, int fb_cpp);
2707 void i915_gem_stolen_cleanup_compression(struct drm_device *dev);
2708 void i915_gem_cleanup_stolen(struct drm_device *dev);
2709 struct drm_i915_gem_object *
2710 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
2711 struct drm_i915_gem_object *
2712 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
2713                                                u32 stolen_offset,
2714                                                u32 gtt_offset,
2715                                                u32 size);
2716
2717 /* i915_gem_tiling.c */
2718 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
2719 {
2720         struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
2721
2722         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
2723                 obj->tiling_mode != I915_TILING_NONE;
2724 }
2725
2726 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
2727 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
2728 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
2729
2730 /* i915_gem_debug.c */
2731 #if WATCH_LISTS
2732 int i915_verify_lists(struct drm_device *dev);
2733 #else
2734 #define i915_verify_lists(dev) 0
2735 #endif
2736
2737 /* i915_debugfs.c */
2738 int i915_debugfs_init(struct drm_minor *minor);
2739 void i915_debugfs_cleanup(struct drm_minor *minor);
2740 #ifdef CONFIG_DEBUG_FS
2741 void intel_display_crc_init(struct drm_device *dev);
2742 #else
2743 static inline void intel_display_crc_init(struct drm_device *dev) {}
2744 #endif
2745
2746 /* i915_gpu_error.c */
2747 __printf(2, 3)
2748 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
2749 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
2750                             const struct i915_error_state_file_priv *error);
2751 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
2752                               struct drm_i915_private *i915,
2753                               size_t count, loff_t pos);
2754 static inline void i915_error_state_buf_release(
2755         struct drm_i915_error_state_buf *eb)
2756 {
2757         kfree(eb->buf);
2758 }
2759 void i915_capture_error_state(struct drm_device *dev, bool wedge,
2760                               const char *error_msg);
2761 void i915_error_state_get(struct drm_device *dev,
2762                           struct i915_error_state_file_priv *error_priv);
2763 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
2764 void i915_destroy_error_state(struct drm_device *dev);
2765
2766 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
2767 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
2768
2769 /* i915_cmd_parser.c */
2770 int i915_cmd_parser_get_version(void);
2771 int i915_cmd_parser_init_ring(struct intel_engine_cs *ring);
2772 void i915_cmd_parser_fini_ring(struct intel_engine_cs *ring);
2773 bool i915_needs_cmd_parser(struct intel_engine_cs *ring);
2774 int i915_parse_cmds(struct intel_engine_cs *ring,
2775                     struct drm_i915_gem_object *batch_obj,
2776                     u32 batch_start_offset,
2777                     bool is_master);
2778
2779 /* i915_suspend.c */
2780 extern int i915_save_state(struct drm_device *dev);
2781 extern int i915_restore_state(struct drm_device *dev);
2782
2783 /* i915_ums.c */
2784 void i915_save_display_reg(struct drm_device *dev);
2785 void i915_restore_display_reg(struct drm_device *dev);
2786
2787 /* i915_sysfs.c */
2788 void i915_setup_sysfs(struct drm_device *dev_priv);
2789 void i915_teardown_sysfs(struct drm_device *dev_priv);
2790
2791 /* intel_i2c.c */
2792 extern int intel_setup_gmbus(struct drm_device *dev);
2793 extern void intel_teardown_gmbus(struct drm_device *dev);
2794 static inline bool intel_gmbus_is_port_valid(unsigned port)
2795 {
2796         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
2797 }
2798
2799 extern struct i2c_adapter *intel_gmbus_get_adapter(
2800                 struct drm_i915_private *dev_priv, unsigned port);
2801 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
2802 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
2803 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
2804 {
2805         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
2806 }
2807 extern void intel_i2c_reset(struct drm_device *dev);
2808
2809 /* intel_opregion.c */
2810 #ifdef CONFIG_ACPI
2811 extern int intel_opregion_setup(struct drm_device *dev);
2812 extern void intel_opregion_init(struct drm_device *dev);
2813 extern void intel_opregion_fini(struct drm_device *dev);
2814 extern void intel_opregion_asle_intr(struct drm_device *dev);
2815 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
2816                                          bool enable);
2817 extern int intel_opregion_notify_adapter(struct drm_device *dev,
2818                                          pci_power_t state);
2819 #else
2820 static inline int intel_opregion_setup(struct drm_device *dev) { return 0; }
2821 static inline void intel_opregion_init(struct drm_device *dev) { return; }
2822 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
2823 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
2824 static inline int
2825 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
2826 {
2827         return 0;
2828 }
2829 static inline int
2830 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
2831 {
2832         return 0;
2833 }
2834 #endif
2835
2836 /* intel_acpi.c */
2837 #ifdef CONFIG_ACPI
2838 extern void intel_register_dsm_handler(void);
2839 extern void intel_unregister_dsm_handler(void);
2840 #else
2841 static inline void intel_register_dsm_handler(void) { return; }
2842 static inline void intel_unregister_dsm_handler(void) { return; }
2843 #endif /* CONFIG_ACPI */
2844
2845 /* modesetting */
2846 extern void intel_modeset_init_hw(struct drm_device *dev);
2847 extern void intel_modeset_init(struct drm_device *dev);
2848 extern void intel_modeset_gem_init(struct drm_device *dev);
2849 extern void intel_modeset_cleanup(struct drm_device *dev);
2850 extern void intel_connector_unregister(struct intel_connector *);
2851 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
2852 extern void intel_modeset_setup_hw_state(struct drm_device *dev,
2853                                          bool force_restore);
2854 extern void i915_redisable_vga(struct drm_device *dev);
2855 extern void i915_redisable_vga_power_on(struct drm_device *dev);
2856 extern bool intel_fbc_enabled(struct drm_device *dev);
2857 extern void bdw_fbc_sw_flush(struct drm_device *dev, u32 value);
2858 extern void intel_disable_fbc(struct drm_device *dev);
2859 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
2860 extern void intel_init_pch_refclk(struct drm_device *dev);
2861 extern void gen6_set_rps(struct drm_device *dev, u8 val);
2862 extern void valleyview_set_rps(struct drm_device *dev, u8 val);
2863 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
2864                                   bool enable);
2865 extern void intel_detect_pch(struct drm_device *dev);
2866 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
2867 extern int intel_enable_rc6(const struct drm_device *dev);
2868
2869 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
2870 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
2871                         struct drm_file *file);
2872 int i915_get_reset_stats_ioctl(struct drm_device *dev, void *data,
2873                                struct drm_file *file);
2874
2875 void intel_notify_mmio_flip(struct intel_engine_cs *ring);
2876
2877 /* overlay */
2878 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
2879 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
2880                                             struct intel_overlay_error_state *error);
2881
2882 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
2883 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
2884                                             struct drm_device *dev,
2885                                             struct intel_display_error_state *error);
2886
2887 /* On SNB platform, before reading ring registers forcewake bit
2888  * must be set to prevent GT core from power down and stale values being
2889  * returned.
2890  */
2891 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv, int fw_engine);
2892 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv, int fw_engine);
2893 void assert_force_wake_inactive(struct drm_i915_private *dev_priv);
2894
2895 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u8 mbox, u32 *val);
2896 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u8 mbox, u32 val);
2897
2898 /* intel_sideband.c */
2899 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u8 addr);
2900 void vlv_punit_write(struct drm_i915_private *dev_priv, u8 addr, u32 val);
2901 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
2902 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
2903 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2904 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
2905 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2906 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
2907 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2908 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
2909 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2910 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
2911 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2912 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
2913 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
2914 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
2915                    enum intel_sbi_destination destination);
2916 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
2917                      enum intel_sbi_destination destination);
2918 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
2919 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2920
2921 int vlv_gpu_freq(struct drm_i915_private *dev_priv, int val);
2922 int vlv_freq_opcode(struct drm_i915_private *dev_priv, int val);
2923
2924 #define FORCEWAKE_RENDER        (1 << 0)
2925 #define FORCEWAKE_MEDIA         (1 << 1)
2926 #define FORCEWAKE_ALL           (FORCEWAKE_RENDER | FORCEWAKE_MEDIA)
2927
2928
2929 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
2930 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
2931
2932 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
2933 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
2934 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
2935 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
2936
2937 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
2938 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
2939 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
2940 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
2941
2942 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
2943  * will be implemented using 2 32-bit writes in an arbitrary order with
2944  * an arbitrary delay between them. This can cause the hardware to
2945  * act upon the intermediate value, possibly leading to corruption and
2946  * machine death. You have been warned.
2947  */
2948 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
2949 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
2950
2951 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
2952                 u32 upper = I915_READ(upper_reg);                       \
2953                 u32 lower = I915_READ(lower_reg);                       \
2954                 u32 tmp = I915_READ(upper_reg);                         \
2955                 if (upper != tmp) {                                     \
2956                         upper = tmp;                                    \
2957                         lower = I915_READ(lower_reg);                   \
2958                         WARN_ON(I915_READ(upper_reg) != upper);         \
2959                 }                                                       \
2960                 (u64)upper << 32 | lower; })
2961
2962 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
2963 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
2964
2965 /* "Broadcast RGB" property */
2966 #define INTEL_BROADCAST_RGB_AUTO 0
2967 #define INTEL_BROADCAST_RGB_FULL 1
2968 #define INTEL_BROADCAST_RGB_LIMITED 2
2969
2970 static inline uint32_t i915_vgacntrl_reg(struct drm_device *dev)
2971 {
2972         if (IS_VALLEYVIEW(dev))
2973                 return VLV_VGACNTRL;
2974         else if (INTEL_INFO(dev)->gen >= 5)
2975                 return CPU_VGACNTRL;
2976         else
2977                 return VGACNTRL;
2978 }
2979
2980 static inline void __user *to_user_ptr(u64 address)
2981 {
2982         return (void __user *)(uintptr_t)address;
2983 }
2984
2985 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
2986 {
2987         unsigned long j = msecs_to_jiffies(m);
2988
2989         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
2990 }
2991
2992 static inline unsigned long
2993 timespec_to_jiffies_timeout(const struct timespec *value)
2994 {
2995         unsigned long j = timespec_to_jiffies(value);
2996
2997         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
2998 }
2999
3000 /*
3001  * If you need to wait X milliseconds between events A and B, but event B
3002  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3003  * when event A happened, then just before event B you call this function and
3004  * pass the timestamp as the first argument, and X as the second argument.
3005  */
3006 static inline void
3007 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3008 {
3009         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3010
3011         /*
3012          * Don't re-read the value of "jiffies" every time since it may change
3013          * behind our back and break the math.
3014          */
3015         tmp_jiffies = jiffies;
3016         target_jiffies = timestamp_jiffies +
3017                          msecs_to_jiffies_timeout(to_wait_ms);
3018
3019         if (time_after(target_jiffies, tmp_jiffies)) {
3020                 remaining_jiffies = target_jiffies - tmp_jiffies;
3021                 while (remaining_jiffies)
3022                         remaining_jiffies =
3023                             schedule_timeout_uninterruptible(remaining_jiffies);
3024         }
3025 }
3026
3027 #endif