Merge tag 'topic/i915-hda-componentized-2015-01-12' into drm-intel-next-queued
[cascardo/linux.git] / drivers / gpu / drm / i915 / intel_drv.h
1 /*
2  * Copyright (c) 2006 Dave Airlie <airlied@linux.ie>
3  * Copyright (c) 2007-2008 Intel Corporation
4  *   Jesse Barnes <jesse.barnes@intel.com>
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the next
14  * paragraph) shall be included in all copies or substantial portions of the
15  * Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
18  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
19  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
20  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
21  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
22  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
23  * IN THE SOFTWARE.
24  */
25 #ifndef __INTEL_DRV_H__
26 #define __INTEL_DRV_H__
27
28 #include <linux/async.h>
29 #include <linux/i2c.h>
30 #include <linux/hdmi.h>
31 #include <drm/i915_drm.h>
32 #include "i915_drv.h"
33 #include <drm/drm_crtc.h>
34 #include <drm/drm_crtc_helper.h>
35 #include <drm/drm_fb_helper.h>
36 #include <drm/drm_dp_mst_helper.h>
37 #include <drm/drm_rect.h>
38
39 #define DIV_ROUND_CLOSEST_ULL(ll, d)    \
40 ({ unsigned long long _tmp = (ll)+(d)/2; do_div(_tmp, d); _tmp; })
41
42 /**
43  * _wait_for - magic (register) wait macro
44  *
45  * Does the right thing for modeset paths when run under kdgb or similar atomic
46  * contexts. Note that it's important that we check the condition again after
47  * having timed out, since the timeout could be due to preemption or similar and
48  * we've never had a chance to check the condition before the timeout.
49  */
50 #define _wait_for(COND, MS, W) ({ \
51         unsigned long timeout__ = jiffies + msecs_to_jiffies(MS) + 1;   \
52         int ret__ = 0;                                                  \
53         while (!(COND)) {                                               \
54                 if (time_after(jiffies, timeout__)) {                   \
55                         if (!(COND))                                    \
56                                 ret__ = -ETIMEDOUT;                     \
57                         break;                                          \
58                 }                                                       \
59                 if (W && drm_can_sleep())  {                            \
60                         msleep(W);                                      \
61                 } else {                                                \
62                         cpu_relax();                                    \
63                 }                                                       \
64         }                                                               \
65         ret__;                                                          \
66 })
67
68 #define wait_for(COND, MS) _wait_for(COND, MS, 1)
69 #define wait_for_atomic(COND, MS) _wait_for(COND, MS, 0)
70 #define wait_for_atomic_us(COND, US) _wait_for((COND), \
71                                                DIV_ROUND_UP((US), 1000), 0)
72
73 #define KHz(x) (1000 * (x))
74 #define MHz(x) KHz(1000 * (x))
75
76 /*
77  * Display related stuff
78  */
79
80 /* store information about an Ixxx DVO */
81 /* The i830->i865 use multiple DVOs with multiple i2cs */
82 /* the i915, i945 have a single sDVO i2c bus - which is different */
83 #define MAX_OUTPUTS 6
84 /* maximum connectors per crtcs in the mode set */
85
86 /* Maximum cursor sizes */
87 #define GEN2_CURSOR_WIDTH 64
88 #define GEN2_CURSOR_HEIGHT 64
89 #define MAX_CURSOR_WIDTH 256
90 #define MAX_CURSOR_HEIGHT 256
91
92 #define INTEL_I2C_BUS_DVO 1
93 #define INTEL_I2C_BUS_SDVO 2
94
95 /* these are outputs from the chip - integrated only
96    external chips are via DVO or SDVO output */
97 enum intel_output_type {
98         INTEL_OUTPUT_UNUSED = 0,
99         INTEL_OUTPUT_ANALOG = 1,
100         INTEL_OUTPUT_DVO = 2,
101         INTEL_OUTPUT_SDVO = 3,
102         INTEL_OUTPUT_LVDS = 4,
103         INTEL_OUTPUT_TVOUT = 5,
104         INTEL_OUTPUT_HDMI = 6,
105         INTEL_OUTPUT_DISPLAYPORT = 7,
106         INTEL_OUTPUT_EDP = 8,
107         INTEL_OUTPUT_DSI = 9,
108         INTEL_OUTPUT_UNKNOWN = 10,
109         INTEL_OUTPUT_DP_MST = 11,
110 };
111
112 #define INTEL_DVO_CHIP_NONE 0
113 #define INTEL_DVO_CHIP_LVDS 1
114 #define INTEL_DVO_CHIP_TMDS 2
115 #define INTEL_DVO_CHIP_TVOUT 4
116
117 #define INTEL_DSI_VIDEO_MODE    0
118 #define INTEL_DSI_COMMAND_MODE  1
119
120 struct intel_framebuffer {
121         struct drm_framebuffer base;
122         struct drm_i915_gem_object *obj;
123 };
124
125 struct intel_fbdev {
126         struct drm_fb_helper helper;
127         struct intel_framebuffer *fb;
128         struct list_head fbdev_list;
129         struct drm_display_mode *our_mode;
130         int preferred_bpp;
131 };
132
133 struct intel_encoder {
134         struct drm_encoder base;
135         /*
136          * The new crtc this encoder will be driven from. Only differs from
137          * base->crtc while a modeset is in progress.
138          */
139         struct intel_crtc *new_crtc;
140
141         enum intel_output_type type;
142         unsigned int cloneable;
143         bool connectors_active;
144         void (*hot_plug)(struct intel_encoder *);
145         bool (*compute_config)(struct intel_encoder *,
146                                struct intel_crtc_config *);
147         void (*pre_pll_enable)(struct intel_encoder *);
148         void (*pre_enable)(struct intel_encoder *);
149         void (*enable)(struct intel_encoder *);
150         void (*mode_set)(struct intel_encoder *intel_encoder);
151         void (*disable)(struct intel_encoder *);
152         void (*post_disable)(struct intel_encoder *);
153         /* Read out the current hw state of this connector, returning true if
154          * the encoder is active. If the encoder is enabled it also set the pipe
155          * it is connected to in the pipe parameter. */
156         bool (*get_hw_state)(struct intel_encoder *, enum pipe *pipe);
157         /* Reconstructs the equivalent mode flags for the current hardware
158          * state. This must be called _after_ display->get_pipe_config has
159          * pre-filled the pipe config. Note that intel_encoder->base.crtc must
160          * be set correctly before calling this function. */
161         void (*get_config)(struct intel_encoder *,
162                            struct intel_crtc_config *pipe_config);
163         /*
164          * Called during system suspend after all pending requests for the
165          * encoder are flushed (for example for DP AUX transactions) and
166          * device interrupts are disabled.
167          */
168         void (*suspend)(struct intel_encoder *);
169         int crtc_mask;
170         enum hpd_pin hpd_pin;
171 };
172
173 struct intel_panel {
174         struct drm_display_mode *fixed_mode;
175         struct drm_display_mode *downclock_mode;
176         int fitting_mode;
177
178         /* backlight */
179         struct {
180                 bool present;
181                 u32 level;
182                 u32 min;
183                 u32 max;
184                 bool enabled;
185                 bool combination_mode;  /* gen 2/4 only */
186                 bool active_low_pwm;
187                 struct backlight_device *device;
188         } backlight;
189
190         void (*backlight_power)(struct intel_connector *, bool enable);
191 };
192
193 struct intel_connector {
194         struct drm_connector base;
195         /*
196          * The fixed encoder this connector is connected to.
197          */
198         struct intel_encoder *encoder;
199
200         /*
201          * The new encoder this connector will be driven. Only differs from
202          * encoder while a modeset is in progress.
203          */
204         struct intel_encoder *new_encoder;
205
206         /* Reads out the current hw, returning true if the connector is enabled
207          * and active (i.e. dpms ON state). */
208         bool (*get_hw_state)(struct intel_connector *);
209
210         /*
211          * Removes all interfaces through which the connector is accessible
212          * - like sysfs, debugfs entries -, so that no new operations can be
213          * started on the connector. Also makes sure all currently pending
214          * operations finish before returing.
215          */
216         void (*unregister)(struct intel_connector *);
217
218         /* Panel info for eDP and LVDS */
219         struct intel_panel panel;
220
221         /* Cached EDID for eDP and LVDS. May hold ERR_PTR for invalid EDID. */
222         struct edid *edid;
223         struct edid *detect_edid;
224
225         /* since POLL and HPD connectors may use the same HPD line keep the native
226            state of connector->polled in case hotplug storm detection changes it */
227         u8 polled;
228
229         void *port; /* store this opaque as its illegal to dereference it */
230
231         struct intel_dp *mst_port;
232 };
233
234 typedef struct dpll {
235         /* given values */
236         int n;
237         int m1, m2;
238         int p1, p2;
239         /* derived values */
240         int     dot;
241         int     vco;
242         int     m;
243         int     p;
244 } intel_clock_t;
245
246 struct intel_plane_state {
247         struct drm_plane_state base;
248         struct drm_rect src;
249         struct drm_rect dst;
250         struct drm_rect clip;
251         struct drm_rect orig_src;
252         struct drm_rect orig_dst;
253         bool visible;
254 };
255
256 struct intel_plane_config {
257         bool tiled;
258         int size;
259         u32 base;
260 };
261
262 struct intel_crtc_config {
263         /**
264          * quirks - bitfield with hw state readout quirks
265          *
266          * For various reasons the hw state readout code might not be able to
267          * completely faithfully read out the current state. These cases are
268          * tracked with quirk flags so that fastboot and state checker can act
269          * accordingly.
270          */
271 #define PIPE_CONFIG_QUIRK_MODE_SYNC_FLAGS       (1<<0) /* unreliable sync mode.flags */
272 #define PIPE_CONFIG_QUIRK_INHERITED_MODE        (1<<1) /* mode inherited from firmware */
273         unsigned long quirks;
274
275         /* User requested mode, only valid as a starting point to
276          * compute adjusted_mode, except in the case of (S)DVO where
277          * it's also for the output timings of the (S)DVO chip.
278          * adjusted_mode will then correspond to the S(DVO) chip's
279          * preferred input timings. */
280         struct drm_display_mode requested_mode;
281         /* Actual pipe timings ie. what we program into the pipe timing
282          * registers. adjusted_mode.crtc_clock is the pipe pixel clock. */
283         struct drm_display_mode adjusted_mode;
284
285         /* Pipe source size (ie. panel fitter input size)
286          * All planes will be positioned inside this space,
287          * and get clipped at the edges. */
288         int pipe_src_w, pipe_src_h;
289
290         /* Whether to set up the PCH/FDI. Note that we never allow sharing
291          * between pch encoders and cpu encoders. */
292         bool has_pch_encoder;
293
294         /* Are we sending infoframes on the attached port */
295         bool has_infoframe;
296
297         /* CPU Transcoder for the pipe. Currently this can only differ from the
298          * pipe on Haswell (where we have a special eDP transcoder). */
299         enum transcoder cpu_transcoder;
300
301         /*
302          * Use reduced/limited/broadcast rbg range, compressing from the full
303          * range fed into the crtcs.
304          */
305         bool limited_color_range;
306
307         /* DP has a bunch of special case unfortunately, so mark the pipe
308          * accordingly. */
309         bool has_dp_encoder;
310
311         /* Whether we should send NULL infoframes. Required for audio. */
312         bool has_hdmi_sink;
313
314         /* Audio enabled on this pipe. Only valid if either has_hdmi_sink or
315          * has_dp_encoder is set. */
316         bool has_audio;
317
318         /*
319          * Enable dithering, used when the selected pipe bpp doesn't match the
320          * plane bpp.
321          */
322         bool dither;
323
324         /* Controls for the clock computation, to override various stages. */
325         bool clock_set;
326
327         /* SDVO TV has a bunch of special case. To make multifunction encoders
328          * work correctly, we need to track this at runtime.*/
329         bool sdvo_tv_clock;
330
331         /*
332          * crtc bandwidth limit, don't increase pipe bpp or clock if not really
333          * required. This is set in the 2nd loop of calling encoder's
334          * ->compute_config if the first pick doesn't work out.
335          */
336         bool bw_constrained;
337
338         /* Settings for the intel dpll used on pretty much everything but
339          * haswell. */
340         struct dpll dpll;
341
342         /* Selected dpll when shared or DPLL_ID_PRIVATE. */
343         enum intel_dpll_id shared_dpll;
344
345         /*
346          * - PORT_CLK_SEL for DDI ports on HSW/BDW.
347          * - enum skl_dpll on SKL
348          */
349         uint32_t ddi_pll_sel;
350
351         /* Actual register state of the dpll, for shared dpll cross-checking. */
352         struct intel_dpll_hw_state dpll_hw_state;
353
354         int pipe_bpp;
355         struct intel_link_m_n dp_m_n;
356
357         /* m2_n2 for eDP downclock */
358         struct intel_link_m_n dp_m2_n2;
359         bool has_drrs;
360
361         /*
362          * Frequence the dpll for the port should run at. Differs from the
363          * adjusted dotclock e.g. for DP or 12bpc hdmi mode. This is also
364          * already multiplied by pixel_multiplier.
365          */
366         int port_clock;
367
368         /* Used by SDVO (and if we ever fix it, HDMI). */
369         unsigned pixel_multiplier;
370
371         /* Panel fitter controls for gen2-gen4 + VLV */
372         struct {
373                 u32 control;
374                 u32 pgm_ratios;
375                 u32 lvds_border_bits;
376         } gmch_pfit;
377
378         /* Panel fitter placement and size for Ironlake+ */
379         struct {
380                 u32 pos;
381                 u32 size;
382                 bool enabled;
383                 bool force_thru;
384         } pch_pfit;
385
386         /* FDI configuration, only valid if has_pch_encoder is set. */
387         int fdi_lanes;
388         struct intel_link_m_n fdi_m_n;
389
390         bool ips_enabled;
391
392         bool double_wide;
393
394         bool dp_encoder_is_mst;
395         int pbn;
396 };
397
398 struct intel_pipe_wm {
399         struct intel_wm_level wm[5];
400         uint32_t linetime;
401         bool fbc_wm_enabled;
402         bool pipe_enabled;
403         bool sprites_enabled;
404         bool sprites_scaled;
405 };
406
407 struct intel_mmio_flip {
408         struct drm_i915_gem_request *req;
409         struct work_struct work;
410 };
411
412 struct skl_pipe_wm {
413         struct skl_wm_level wm[8];
414         struct skl_wm_level trans_wm;
415         uint32_t linetime;
416 };
417
418 struct intel_crtc {
419         struct drm_crtc base;
420         enum pipe pipe;
421         enum plane plane;
422         u8 lut_r[256], lut_g[256], lut_b[256];
423         /*
424          * Whether the crtc and the connected output pipeline is active. Implies
425          * that crtc->enabled is set, i.e. the current mode configuration has
426          * some outputs connected to this crtc.
427          */
428         bool active;
429         unsigned long enabled_power_domains;
430         bool primary_enabled; /* is the primary plane (partially) visible? */
431         bool lowfreq_avail;
432         struct intel_overlay *overlay;
433         struct intel_unpin_work *unpin_work;
434
435         atomic_t unpin_work_count;
436
437         /* Display surface base address adjustement for pageflips. Note that on
438          * gen4+ this only adjusts up to a tile, offsets within a tile are
439          * handled in the hw itself (with the TILEOFF register). */
440         unsigned long dspaddr_offset;
441
442         struct drm_i915_gem_object *cursor_bo;
443         uint32_t cursor_addr;
444         int16_t cursor_width, cursor_height;
445         uint32_t cursor_cntl;
446         uint32_t cursor_size;
447         uint32_t cursor_base;
448
449         struct intel_plane_config plane_config;
450         struct intel_crtc_config config;
451         struct intel_crtc_config *new_config;
452         bool new_enabled;
453
454         /* reset counter value when the last flip was submitted */
455         unsigned int reset_counter;
456
457         /* Access to these should be protected by dev_priv->irq_lock. */
458         bool cpu_fifo_underrun_disabled;
459         bool pch_fifo_underrun_disabled;
460
461         /* per-pipe watermark state */
462         struct {
463                 /* watermarks currently being used  */
464                 struct intel_pipe_wm active;
465                 /* SKL wm values currently in use */
466                 struct skl_pipe_wm skl_active;
467         } wm;
468
469         int scanline_offset;
470         struct intel_mmio_flip mmio_flip;
471 };
472
473 struct intel_plane_wm_parameters {
474         uint32_t horiz_pixels;
475         uint32_t vert_pixels;
476         uint8_t bytes_per_pixel;
477         bool enabled;
478         bool scaled;
479 };
480
481 struct intel_plane {
482         struct drm_plane base;
483         int plane;
484         enum pipe pipe;
485         struct drm_i915_gem_object *obj;
486         bool can_scale;
487         int max_downscale;
488         int crtc_x, crtc_y;
489         unsigned int crtc_w, crtc_h;
490         uint32_t src_x, src_y;
491         uint32_t src_w, src_h;
492         unsigned int rotation;
493
494         /* Since we need to change the watermarks before/after
495          * enabling/disabling the planes, we need to store the parameters here
496          * as the other pieces of the struct may not reflect the values we want
497          * for the watermark calculations. Currently only Haswell uses this.
498          */
499         struct intel_plane_wm_parameters wm;
500
501         void (*update_plane)(struct drm_plane *plane,
502                              struct drm_crtc *crtc,
503                              struct drm_framebuffer *fb,
504                              struct drm_i915_gem_object *obj,
505                              int crtc_x, int crtc_y,
506                              unsigned int crtc_w, unsigned int crtc_h,
507                              uint32_t x, uint32_t y,
508                              uint32_t src_w, uint32_t src_h);
509         void (*disable_plane)(struct drm_plane *plane,
510                               struct drm_crtc *crtc);
511         int (*check_plane)(struct drm_plane *plane,
512                            struct intel_plane_state *state);
513         void (*commit_plane)(struct drm_plane *plane,
514                              struct intel_plane_state *state);
515         int (*update_colorkey)(struct drm_plane *plane,
516                                struct drm_intel_sprite_colorkey *key);
517         void (*get_colorkey)(struct drm_plane *plane,
518                              struct drm_intel_sprite_colorkey *key);
519 };
520
521 struct intel_watermark_params {
522         unsigned long fifo_size;
523         unsigned long max_wm;
524         unsigned long default_wm;
525         unsigned long guard_size;
526         unsigned long cacheline_size;
527 };
528
529 struct cxsr_latency {
530         int is_desktop;
531         int is_ddr3;
532         unsigned long fsb_freq;
533         unsigned long mem_freq;
534         unsigned long display_sr;
535         unsigned long display_hpll_disable;
536         unsigned long cursor_sr;
537         unsigned long cursor_hpll_disable;
538 };
539
540 #define to_intel_crtc(x) container_of(x, struct intel_crtc, base)
541 #define to_intel_connector(x) container_of(x, struct intel_connector, base)
542 #define to_intel_encoder(x) container_of(x, struct intel_encoder, base)
543 #define to_intel_framebuffer(x) container_of(x, struct intel_framebuffer, base)
544 #define to_intel_plane(x) container_of(x, struct intel_plane, base)
545 #define intel_fb_obj(x) (x ? to_intel_framebuffer(x)->obj : NULL)
546
547 struct intel_hdmi {
548         u32 hdmi_reg;
549         int ddc_bus;
550         uint32_t color_range;
551         bool color_range_auto;
552         bool has_hdmi_sink;
553         bool has_audio;
554         enum hdmi_force_audio force_audio;
555         bool rgb_quant_range_selectable;
556         enum hdmi_picture_aspect aspect_ratio;
557         void (*write_infoframe)(struct drm_encoder *encoder,
558                                 enum hdmi_infoframe_type type,
559                                 const void *frame, ssize_t len);
560         void (*set_infoframes)(struct drm_encoder *encoder,
561                                bool enable,
562                                struct drm_display_mode *adjusted_mode);
563         bool (*infoframe_enabled)(struct drm_encoder *encoder);
564 };
565
566 struct intel_dp_mst_encoder;
567 #define DP_MAX_DOWNSTREAM_PORTS         0x10
568
569 /**
570  * HIGH_RR is the highest eDP panel refresh rate read from EDID
571  * LOW_RR is the lowest eDP panel refresh rate found from EDID
572  * parsing for same resolution.
573  */
574 enum edp_drrs_refresh_rate_type {
575         DRRS_HIGH_RR,
576         DRRS_LOW_RR,
577         DRRS_MAX_RR, /* RR count */
578 };
579
580 struct intel_dp {
581         uint32_t output_reg;
582         uint32_t aux_ch_ctl_reg;
583         uint32_t DP;
584         bool has_audio;
585         enum hdmi_force_audio force_audio;
586         uint32_t color_range;
587         bool color_range_auto;
588         uint8_t link_bw;
589         uint8_t lane_count;
590         uint8_t dpcd[DP_RECEIVER_CAP_SIZE];
591         uint8_t psr_dpcd[EDP_PSR_RECEIVER_CAP_SIZE];
592         uint8_t downstream_ports[DP_MAX_DOWNSTREAM_PORTS];
593         struct drm_dp_aux aux;
594         uint8_t train_set[4];
595         int panel_power_up_delay;
596         int panel_power_down_delay;
597         int panel_power_cycle_delay;
598         int backlight_on_delay;
599         int backlight_off_delay;
600         struct delayed_work panel_vdd_work;
601         bool want_panel_vdd;
602         unsigned long last_power_cycle;
603         unsigned long last_power_on;
604         unsigned long last_backlight_off;
605
606         struct notifier_block edp_notifier;
607
608         /*
609          * Pipe whose power sequencer is currently locked into
610          * this port. Only relevant on VLV/CHV.
611          */
612         enum pipe pps_pipe;
613         struct edp_power_seq pps_delays;
614
615         bool use_tps3;
616         bool can_mst; /* this port supports mst */
617         bool is_mst;
618         int active_mst_links;
619         /* connector directly attached - won't be use for modeset in mst world */
620         struct intel_connector *attached_connector;
621
622         /* mst connector list */
623         struct intel_dp_mst_encoder *mst_encoders[I915_MAX_PIPES];
624         struct drm_dp_mst_topology_mgr mst_mgr;
625
626         uint32_t (*get_aux_clock_divider)(struct intel_dp *dp, int index);
627         /*
628          * This function returns the value we have to program the AUX_CTL
629          * register with to kick off an AUX transaction.
630          */
631         uint32_t (*get_aux_send_ctl)(struct intel_dp *dp,
632                                      bool has_aux_irq,
633                                      int send_bytes,
634                                      uint32_t aux_clock_divider);
635         struct {
636                 enum drrs_support_type type;
637                 enum edp_drrs_refresh_rate_type refresh_rate_type;
638                 struct mutex mutex;
639         } drrs_state;
640
641 };
642
643 struct intel_digital_port {
644         struct intel_encoder base;
645         enum port port;
646         u32 saved_port_bits;
647         struct intel_dp dp;
648         struct intel_hdmi hdmi;
649         bool (*hpd_pulse)(struct intel_digital_port *, bool);
650 };
651
652 struct intel_dp_mst_encoder {
653         struct intel_encoder base;
654         enum pipe pipe;
655         struct intel_digital_port *primary;
656         void *port; /* store this opaque as its illegal to dereference it */
657 };
658
659 static inline int
660 vlv_dport_to_channel(struct intel_digital_port *dport)
661 {
662         switch (dport->port) {
663         case PORT_B:
664         case PORT_D:
665                 return DPIO_CH0;
666         case PORT_C:
667                 return DPIO_CH1;
668         default:
669                 BUG();
670         }
671 }
672
673 static inline int
674 vlv_pipe_to_channel(enum pipe pipe)
675 {
676         switch (pipe) {
677         case PIPE_A:
678         case PIPE_C:
679                 return DPIO_CH0;
680         case PIPE_B:
681                 return DPIO_CH1;
682         default:
683                 BUG();
684         }
685 }
686
687 static inline struct drm_crtc *
688 intel_get_crtc_for_pipe(struct drm_device *dev, int pipe)
689 {
690         struct drm_i915_private *dev_priv = dev->dev_private;
691         return dev_priv->pipe_to_crtc_mapping[pipe];
692 }
693
694 static inline struct drm_crtc *
695 intel_get_crtc_for_plane(struct drm_device *dev, int plane)
696 {
697         struct drm_i915_private *dev_priv = dev->dev_private;
698         return dev_priv->plane_to_crtc_mapping[plane];
699 }
700
701 struct intel_unpin_work {
702         struct work_struct work;
703         struct drm_crtc *crtc;
704         struct drm_i915_gem_object *old_fb_obj;
705         struct drm_i915_gem_object *pending_flip_obj;
706         struct drm_pending_vblank_event *event;
707         atomic_t pending;
708 #define INTEL_FLIP_INACTIVE     0
709 #define INTEL_FLIP_PENDING      1
710 #define INTEL_FLIP_COMPLETE     2
711         u32 flip_count;
712         u32 gtt_offset;
713         struct drm_i915_gem_request *flip_queued_req;
714         int flip_queued_vblank;
715         int flip_ready_vblank;
716         bool enable_stall_check;
717 };
718
719 struct intel_set_config {
720         struct drm_encoder **save_connector_encoders;
721         struct drm_crtc **save_encoder_crtcs;
722         bool *save_crtc_enabled;
723
724         bool fb_changed;
725         bool mode_changed;
726 };
727
728 struct intel_load_detect_pipe {
729         struct drm_framebuffer *release_fb;
730         bool load_detect_temp;
731         int dpms_mode;
732 };
733
734 static inline struct intel_encoder *
735 intel_attached_encoder(struct drm_connector *connector)
736 {
737         return to_intel_connector(connector)->encoder;
738 }
739
740 static inline struct intel_digital_port *
741 enc_to_dig_port(struct drm_encoder *encoder)
742 {
743         return container_of(encoder, struct intel_digital_port, base.base);
744 }
745
746 static inline struct intel_dp_mst_encoder *
747 enc_to_mst(struct drm_encoder *encoder)
748 {
749         return container_of(encoder, struct intel_dp_mst_encoder, base.base);
750 }
751
752 static inline struct intel_dp *enc_to_intel_dp(struct drm_encoder *encoder)
753 {
754         return &enc_to_dig_port(encoder)->dp;
755 }
756
757 static inline struct intel_digital_port *
758 dp_to_dig_port(struct intel_dp *intel_dp)
759 {
760         return container_of(intel_dp, struct intel_digital_port, dp);
761 }
762
763 static inline struct intel_digital_port *
764 hdmi_to_dig_port(struct intel_hdmi *intel_hdmi)
765 {
766         return container_of(intel_hdmi, struct intel_digital_port, hdmi);
767 }
768
769 /*
770  * Returns the number of planes for this pipe, ie the number of sprites + 1
771  * (primary plane). This doesn't count the cursor plane then.
772  */
773 static inline unsigned int intel_num_planes(struct intel_crtc *crtc)
774 {
775         return INTEL_INFO(crtc->base.dev)->num_sprites[crtc->pipe] + 1;
776 }
777
778 /* intel_fifo_underrun.c */
779 bool intel_set_cpu_fifo_underrun_reporting(struct drm_i915_private *dev_priv,
780                                            enum pipe pipe, bool enable);
781 bool intel_set_pch_fifo_underrun_reporting(struct drm_i915_private *dev_priv,
782                                            enum transcoder pch_transcoder,
783                                            bool enable);
784 void intel_cpu_fifo_underrun_irq_handler(struct drm_i915_private *dev_priv,
785                                          enum pipe pipe);
786 void intel_pch_fifo_underrun_irq_handler(struct drm_i915_private *dev_priv,
787                                          enum transcoder pch_transcoder);
788 void i9xx_check_fifo_underruns(struct drm_i915_private *dev_priv);
789
790 /* i915_irq.c */
791 void gen5_enable_gt_irq(struct drm_i915_private *dev_priv, uint32_t mask);
792 void gen5_disable_gt_irq(struct drm_i915_private *dev_priv, uint32_t mask);
793 void gen6_enable_pm_irq(struct drm_i915_private *dev_priv, uint32_t mask);
794 void gen6_disable_pm_irq(struct drm_i915_private *dev_priv, uint32_t mask);
795 void gen6_reset_rps_interrupts(struct drm_device *dev);
796 void gen6_enable_rps_interrupts(struct drm_device *dev);
797 void gen6_disable_rps_interrupts(struct drm_device *dev);
798 void intel_runtime_pm_disable_interrupts(struct drm_i915_private *dev_priv);
799 void intel_runtime_pm_enable_interrupts(struct drm_i915_private *dev_priv);
800 static inline bool intel_irqs_enabled(struct drm_i915_private *dev_priv)
801 {
802         /*
803          * We only use drm_irq_uninstall() at unload and VT switch, so
804          * this is the only thing we need to check.
805          */
806         return dev_priv->pm.irqs_enabled;
807 }
808
809 int intel_get_crtc_scanline(struct intel_crtc *crtc);
810 void gen8_irq_power_well_post_enable(struct drm_i915_private *dev_priv);
811
812 /* intel_crt.c */
813 void intel_crt_init(struct drm_device *dev);
814
815
816 /* intel_ddi.c */
817 void intel_prepare_ddi(struct drm_device *dev);
818 void hsw_fdi_link_train(struct drm_crtc *crtc);
819 void intel_ddi_init(struct drm_device *dev, enum port port);
820 enum port intel_ddi_get_encoder_port(struct intel_encoder *intel_encoder);
821 bool intel_ddi_get_hw_state(struct intel_encoder *encoder, enum pipe *pipe);
822 int intel_ddi_get_cdclk_freq(struct drm_i915_private *dev_priv);
823 void intel_ddi_pll_init(struct drm_device *dev);
824 void intel_ddi_enable_transcoder_func(struct drm_crtc *crtc);
825 void intel_ddi_disable_transcoder_func(struct drm_i915_private *dev_priv,
826                                        enum transcoder cpu_transcoder);
827 void intel_ddi_enable_pipe_clock(struct intel_crtc *intel_crtc);
828 void intel_ddi_disable_pipe_clock(struct intel_crtc *intel_crtc);
829 bool intel_ddi_pll_select(struct intel_crtc *crtc);
830 void intel_ddi_set_pipe_settings(struct drm_crtc *crtc);
831 void intel_ddi_prepare_link_retrain(struct drm_encoder *encoder);
832 bool intel_ddi_connector_get_hw_state(struct intel_connector *intel_connector);
833 void intel_ddi_fdi_disable(struct drm_crtc *crtc);
834 void intel_ddi_get_config(struct intel_encoder *encoder,
835                           struct intel_crtc_config *pipe_config);
836
837 void intel_ddi_init_dp_buf_reg(struct intel_encoder *encoder);
838 void intel_ddi_clock_get(struct intel_encoder *encoder,
839                          struct intel_crtc_config *pipe_config);
840 void intel_ddi_set_vc_payload_alloc(struct drm_crtc *crtc, bool state);
841
842 /* intel_frontbuffer.c */
843 void intel_fb_obj_invalidate(struct drm_i915_gem_object *obj,
844                              struct intel_engine_cs *ring);
845 void intel_frontbuffer_flip_prepare(struct drm_device *dev,
846                                     unsigned frontbuffer_bits);
847 void intel_frontbuffer_flip_complete(struct drm_device *dev,
848                                      unsigned frontbuffer_bits);
849 void intel_frontbuffer_flush(struct drm_device *dev,
850                              unsigned frontbuffer_bits);
851 /**
852  * intel_frontbuffer_flip - synchronous frontbuffer flip
853  * @dev: DRM device
854  * @frontbuffer_bits: frontbuffer plane tracking bits
855  *
856  * This function gets called after scheduling a flip on @obj. This is for
857  * synchronous plane updates which will happen on the next vblank and which will
858  * not get delayed by pending gpu rendering.
859  *
860  * Can be called without any locks held.
861  */
862 static inline
863 void intel_frontbuffer_flip(struct drm_device *dev,
864                             unsigned frontbuffer_bits)
865 {
866         intel_frontbuffer_flush(dev, frontbuffer_bits);
867 }
868
869 void intel_fb_obj_flush(struct drm_i915_gem_object *obj, bool retire);
870
871
872 /* intel_audio.c */
873 void intel_init_audio(struct drm_device *dev);
874 void intel_audio_codec_enable(struct intel_encoder *encoder);
875 void intel_audio_codec_disable(struct intel_encoder *encoder);
876 void i915_audio_component_init(struct drm_i915_private *dev_priv);
877 void i915_audio_component_cleanup(struct drm_i915_private *dev_priv);
878
879 /* intel_display.c */
880 bool intel_has_pending_fb_unpin(struct drm_device *dev);
881 int intel_pch_rawclk(struct drm_device *dev);
882 void intel_mark_busy(struct drm_device *dev);
883 void intel_mark_idle(struct drm_device *dev);
884 void intel_crtc_restore_mode(struct drm_crtc *crtc);
885 void intel_crtc_control(struct drm_crtc *crtc, bool enable);
886 void intel_crtc_update_dpms(struct drm_crtc *crtc);
887 void intel_encoder_destroy(struct drm_encoder *encoder);
888 void intel_connector_dpms(struct drm_connector *, int mode);
889 bool intel_connector_get_hw_state(struct intel_connector *connector);
890 void intel_modeset_check_state(struct drm_device *dev);
891 bool ibx_digital_port_connected(struct drm_i915_private *dev_priv,
892                                 struct intel_digital_port *port);
893 void intel_connector_attach_encoder(struct intel_connector *connector,
894                                     struct intel_encoder *encoder);
895 struct drm_encoder *intel_best_encoder(struct drm_connector *connector);
896 struct drm_display_mode *intel_crtc_mode_get(struct drm_device *dev,
897                                              struct drm_crtc *crtc);
898 enum pipe intel_get_pipe_from_connector(struct intel_connector *connector);
899 int intel_get_pipe_from_crtc_id(struct drm_device *dev, void *data,
900                                 struct drm_file *file_priv);
901 enum transcoder intel_pipe_to_cpu_transcoder(struct drm_i915_private *dev_priv,
902                                              enum pipe pipe);
903 bool intel_pipe_has_type(struct intel_crtc *crtc, enum intel_output_type type);
904 static inline void
905 intel_wait_for_vblank(struct drm_device *dev, int pipe)
906 {
907         drm_wait_one_vblank(dev, pipe);
908 }
909 int ironlake_get_lanes_required(int target_clock, int link_bw, int bpp);
910 void vlv_wait_port_ready(struct drm_i915_private *dev_priv,
911                          struct intel_digital_port *dport);
912 bool intel_get_load_detect_pipe(struct drm_connector *connector,
913                                 struct drm_display_mode *mode,
914                                 struct intel_load_detect_pipe *old,
915                                 struct drm_modeset_acquire_ctx *ctx);
916 void intel_release_load_detect_pipe(struct drm_connector *connector,
917                                     struct intel_load_detect_pipe *old);
918 int intel_pin_and_fence_fb_obj(struct drm_plane *plane,
919                                struct drm_framebuffer *fb,
920                                struct intel_engine_cs *pipelined);
921 void intel_unpin_fb_obj(struct drm_i915_gem_object *obj);
922 struct drm_framebuffer *
923 __intel_framebuffer_create(struct drm_device *dev,
924                            struct drm_mode_fb_cmd2 *mode_cmd,
925                            struct drm_i915_gem_object *obj);
926 void intel_prepare_page_flip(struct drm_device *dev, int plane);
927 void intel_finish_page_flip(struct drm_device *dev, int pipe);
928 void intel_finish_page_flip_plane(struct drm_device *dev, int plane);
929 void intel_check_page_flip(struct drm_device *dev, int pipe);
930 int intel_prepare_plane_fb(struct drm_plane *plane,
931                            struct drm_framebuffer *fb);
932 void intel_cleanup_plane_fb(struct drm_plane *plane,
933                             struct drm_framebuffer *fb);
934
935 /* shared dpll functions */
936 struct intel_shared_dpll *intel_crtc_to_shared_dpll(struct intel_crtc *crtc);
937 void assert_shared_dpll(struct drm_i915_private *dev_priv,
938                         struct intel_shared_dpll *pll,
939                         bool state);
940 #define assert_shared_dpll_enabled(d, p) assert_shared_dpll(d, p, true)
941 #define assert_shared_dpll_disabled(d, p) assert_shared_dpll(d, p, false)
942 struct intel_shared_dpll *intel_get_shared_dpll(struct intel_crtc *crtc);
943 void intel_put_shared_dpll(struct intel_crtc *crtc);
944
945 void vlv_force_pll_on(struct drm_device *dev, enum pipe pipe,
946                       const struct dpll *dpll);
947 void vlv_force_pll_off(struct drm_device *dev, enum pipe pipe);
948
949 /* modesetting asserts */
950 void assert_panel_unlocked(struct drm_i915_private *dev_priv,
951                            enum pipe pipe);
952 void assert_pll(struct drm_i915_private *dev_priv,
953                 enum pipe pipe, bool state);
954 #define assert_pll_enabled(d, p) assert_pll(d, p, true)
955 #define assert_pll_disabled(d, p) assert_pll(d, p, false)
956 void assert_fdi_rx_pll(struct drm_i915_private *dev_priv,
957                        enum pipe pipe, bool state);
958 #define assert_fdi_rx_pll_enabled(d, p) assert_fdi_rx_pll(d, p, true)
959 #define assert_fdi_rx_pll_disabled(d, p) assert_fdi_rx_pll(d, p, false)
960 void assert_pipe(struct drm_i915_private *dev_priv, enum pipe pipe, bool state);
961 #define assert_pipe_enabled(d, p) assert_pipe(d, p, true)
962 #define assert_pipe_disabled(d, p) assert_pipe(d, p, false)
963 unsigned long intel_gen4_compute_page_offset(int *x, int *y,
964                                              unsigned int tiling_mode,
965                                              unsigned int bpp,
966                                              unsigned int pitch);
967 void intel_prepare_reset(struct drm_device *dev);
968 void intel_finish_reset(struct drm_device *dev);
969 void hsw_enable_pc8(struct drm_i915_private *dev_priv);
970 void hsw_disable_pc8(struct drm_i915_private *dev_priv);
971 void intel_dp_get_m_n(struct intel_crtc *crtc,
972                       struct intel_crtc_config *pipe_config);
973 void intel_dp_set_m_n(struct intel_crtc *crtc);
974 int intel_dotclock_calculate(int link_freq, const struct intel_link_m_n *m_n);
975 void
976 ironlake_check_encoder_dotclock(const struct intel_crtc_config *pipe_config,
977                                 int dotclock);
978 bool intel_crtc_active(struct drm_crtc *crtc);
979 void hsw_enable_ips(struct intel_crtc *crtc);
980 void hsw_disable_ips(struct intel_crtc *crtc);
981 enum intel_display_power_domain
982 intel_display_port_power_domain(struct intel_encoder *intel_encoder);
983 void intel_mode_from_pipe_config(struct drm_display_mode *mode,
984                                  struct intel_crtc_config *pipe_config);
985 int intel_format_to_fourcc(int format);
986 void intel_crtc_wait_for_pending_flips(struct drm_crtc *crtc);
987 void intel_modeset_preclose(struct drm_device *dev, struct drm_file *file);
988
989 /* intel_dp.c */
990 void intel_dp_init(struct drm_device *dev, int output_reg, enum port port);
991 bool intel_dp_init_connector(struct intel_digital_port *intel_dig_port,
992                              struct intel_connector *intel_connector);
993 void intel_dp_start_link_train(struct intel_dp *intel_dp);
994 void intel_dp_complete_link_train(struct intel_dp *intel_dp);
995 void intel_dp_stop_link_train(struct intel_dp *intel_dp);
996 void intel_dp_sink_dpms(struct intel_dp *intel_dp, int mode);
997 void intel_dp_encoder_destroy(struct drm_encoder *encoder);
998 void intel_dp_check_link_status(struct intel_dp *intel_dp);
999 int intel_dp_sink_crc(struct intel_dp *intel_dp, u8 *crc);
1000 bool intel_dp_compute_config(struct intel_encoder *encoder,
1001                              struct intel_crtc_config *pipe_config);
1002 bool intel_dp_is_edp(struct drm_device *dev, enum port port);
1003 bool intel_dp_hpd_pulse(struct intel_digital_port *intel_dig_port,
1004                         bool long_hpd);
1005 void intel_edp_backlight_on(struct intel_dp *intel_dp);
1006 void intel_edp_backlight_off(struct intel_dp *intel_dp);
1007 void intel_edp_panel_vdd_on(struct intel_dp *intel_dp);
1008 void intel_edp_panel_on(struct intel_dp *intel_dp);
1009 void intel_edp_panel_off(struct intel_dp *intel_dp);
1010 void intel_dp_set_drrs_state(struct drm_device *dev, int refresh_rate);
1011 void intel_dp_add_properties(struct intel_dp *intel_dp, struct drm_connector *connector);
1012 void intel_dp_mst_suspend(struct drm_device *dev);
1013 void intel_dp_mst_resume(struct drm_device *dev);
1014 int intel_dp_max_link_bw(struct intel_dp *intel_dp);
1015 void intel_dp_hot_plug(struct intel_encoder *intel_encoder);
1016 void vlv_power_sequencer_reset(struct drm_i915_private *dev_priv);
1017 uint32_t intel_dp_pack_aux(const uint8_t *src, int src_bytes);
1018 void intel_dp_unpack_aux(uint32_t src, uint8_t *dst, int dst_bytes);
1019 int intel_update_plane(struct drm_plane *plane, struct drm_crtc *crtc,
1020                        struct drm_framebuffer *fb, int crtc_x, int crtc_y,
1021                        unsigned int crtc_w, unsigned int crtc_h,
1022                        uint32_t src_x, uint32_t src_y,
1023                        uint32_t src_w, uint32_t src_h);
1024 int intel_disable_plane(struct drm_plane *plane);
1025
1026 /* intel_dp_mst.c */
1027 int intel_dp_mst_encoder_init(struct intel_digital_port *intel_dig_port, int conn_id);
1028 void intel_dp_mst_encoder_cleanup(struct intel_digital_port *intel_dig_port);
1029 /* intel_dsi.c */
1030 void intel_dsi_init(struct drm_device *dev);
1031
1032
1033 /* intel_dvo.c */
1034 void intel_dvo_init(struct drm_device *dev);
1035
1036
1037 /* legacy fbdev emulation in intel_fbdev.c */
1038 #ifdef CONFIG_DRM_I915_FBDEV
1039 extern int intel_fbdev_init(struct drm_device *dev);
1040 extern void intel_fbdev_initial_config(void *data, async_cookie_t cookie);
1041 extern void intel_fbdev_fini(struct drm_device *dev);
1042 extern void intel_fbdev_set_suspend(struct drm_device *dev, int state, bool synchronous);
1043 extern void intel_fbdev_output_poll_changed(struct drm_device *dev);
1044 extern void intel_fbdev_restore_mode(struct drm_device *dev);
1045 #else
1046 static inline int intel_fbdev_init(struct drm_device *dev)
1047 {
1048         return 0;
1049 }
1050
1051 static inline void intel_fbdev_initial_config(void *data, async_cookie_t cookie)
1052 {
1053 }
1054
1055 static inline void intel_fbdev_fini(struct drm_device *dev)
1056 {
1057 }
1058
1059 static inline void intel_fbdev_set_suspend(struct drm_device *dev, int state, bool synchronous)
1060 {
1061 }
1062
1063 static inline void intel_fbdev_restore_mode(struct drm_device *dev)
1064 {
1065 }
1066 #endif
1067
1068 /* intel_fbc.c */
1069 bool intel_fbc_enabled(struct drm_device *dev);
1070 void intel_fbc_update(struct drm_device *dev);
1071 void intel_fbc_init(struct drm_i915_private *dev_priv);
1072 void intel_fbc_disable(struct drm_device *dev);
1073 void bdw_fbc_sw_flush(struct drm_device *dev, u32 value);
1074
1075 /* intel_hdmi.c */
1076 void intel_hdmi_init(struct drm_device *dev, int hdmi_reg, enum port port);
1077 void intel_hdmi_init_connector(struct intel_digital_port *intel_dig_port,
1078                                struct intel_connector *intel_connector);
1079 struct intel_hdmi *enc_to_intel_hdmi(struct drm_encoder *encoder);
1080 bool intel_hdmi_compute_config(struct intel_encoder *encoder,
1081                                struct intel_crtc_config *pipe_config);
1082
1083
1084 /* intel_lvds.c */
1085 void intel_lvds_init(struct drm_device *dev);
1086 bool intel_is_dual_link_lvds(struct drm_device *dev);
1087
1088
1089 /* intel_modes.c */
1090 int intel_connector_update_modes(struct drm_connector *connector,
1091                                  struct edid *edid);
1092 int intel_ddc_get_modes(struct drm_connector *c, struct i2c_adapter *adapter);
1093 void intel_attach_force_audio_property(struct drm_connector *connector);
1094 void intel_attach_broadcast_rgb_property(struct drm_connector *connector);
1095
1096
1097 /* intel_overlay.c */
1098 void intel_setup_overlay(struct drm_device *dev);
1099 void intel_cleanup_overlay(struct drm_device *dev);
1100 int intel_overlay_switch_off(struct intel_overlay *overlay);
1101 int intel_overlay_put_image(struct drm_device *dev, void *data,
1102                             struct drm_file *file_priv);
1103 int intel_overlay_attrs(struct drm_device *dev, void *data,
1104                         struct drm_file *file_priv);
1105 void intel_overlay_reset(struct drm_i915_private *dev_priv);
1106
1107
1108 /* intel_panel.c */
1109 int intel_panel_init(struct intel_panel *panel,
1110                      struct drm_display_mode *fixed_mode,
1111                      struct drm_display_mode *downclock_mode);
1112 void intel_panel_fini(struct intel_panel *panel);
1113 void intel_fixed_panel_mode(const struct drm_display_mode *fixed_mode,
1114                             struct drm_display_mode *adjusted_mode);
1115 void intel_pch_panel_fitting(struct intel_crtc *crtc,
1116                              struct intel_crtc_config *pipe_config,
1117                              int fitting_mode);
1118 void intel_gmch_panel_fitting(struct intel_crtc *crtc,
1119                               struct intel_crtc_config *pipe_config,
1120                               int fitting_mode);
1121 void intel_panel_set_backlight_acpi(struct intel_connector *connector,
1122                                     u32 level, u32 max);
1123 int intel_panel_setup_backlight(struct drm_connector *connector, enum pipe pipe);
1124 void intel_panel_enable_backlight(struct intel_connector *connector);
1125 void intel_panel_disable_backlight(struct intel_connector *connector);
1126 void intel_panel_destroy_backlight(struct drm_connector *connector);
1127 void intel_panel_init_backlight_funcs(struct drm_device *dev);
1128 enum drm_connector_status intel_panel_detect(struct drm_device *dev);
1129 extern struct drm_display_mode *intel_find_panel_downclock(
1130                                 struct drm_device *dev,
1131                                 struct drm_display_mode *fixed_mode,
1132                                 struct drm_connector *connector);
1133 void intel_backlight_register(struct drm_device *dev);
1134 void intel_backlight_unregister(struct drm_device *dev);
1135
1136
1137 /* intel_psr.c */
1138 void intel_psr_enable(struct intel_dp *intel_dp);
1139 void intel_psr_disable(struct intel_dp *intel_dp);
1140 void intel_psr_invalidate(struct drm_device *dev,
1141                               unsigned frontbuffer_bits);
1142 void intel_psr_flush(struct drm_device *dev,
1143                          unsigned frontbuffer_bits);
1144 void intel_psr_init(struct drm_device *dev);
1145
1146 /* intel_runtime_pm.c */
1147 int intel_power_domains_init(struct drm_i915_private *);
1148 void intel_power_domains_fini(struct drm_i915_private *);
1149 void intel_power_domains_init_hw(struct drm_i915_private *dev_priv);
1150 void intel_runtime_pm_enable(struct drm_i915_private *dev_priv);
1151
1152 bool intel_display_power_is_enabled(struct drm_i915_private *dev_priv,
1153                                     enum intel_display_power_domain domain);
1154 bool __intel_display_power_is_enabled(struct drm_i915_private *dev_priv,
1155                                       enum intel_display_power_domain domain);
1156 void intel_display_power_get(struct drm_i915_private *dev_priv,
1157                              enum intel_display_power_domain domain);
1158 void intel_display_power_put(struct drm_i915_private *dev_priv,
1159                              enum intel_display_power_domain domain);
1160 void intel_aux_display_runtime_get(struct drm_i915_private *dev_priv);
1161 void intel_aux_display_runtime_put(struct drm_i915_private *dev_priv);
1162 void intel_runtime_pm_get(struct drm_i915_private *dev_priv);
1163 void intel_runtime_pm_get_noresume(struct drm_i915_private *dev_priv);
1164 void intel_runtime_pm_put(struct drm_i915_private *dev_priv);
1165
1166 void intel_display_set_init_power(struct drm_i915_private *dev, bool enable);
1167
1168 /* intel_pm.c */
1169 void intel_init_clock_gating(struct drm_device *dev);
1170 void intel_suspend_hw(struct drm_device *dev);
1171 int ilk_wm_max_level(const struct drm_device *dev);
1172 void intel_update_watermarks(struct drm_crtc *crtc);
1173 void intel_update_sprite_watermarks(struct drm_plane *plane,
1174                                     struct drm_crtc *crtc,
1175                                     uint32_t sprite_width,
1176                                     uint32_t sprite_height,
1177                                     int pixel_size,
1178                                     bool enabled, bool scaled);
1179 void intel_init_pm(struct drm_device *dev);
1180 void intel_pm_setup(struct drm_device *dev);
1181 void intel_gpu_ips_init(struct drm_i915_private *dev_priv);
1182 void intel_gpu_ips_teardown(void);
1183 void intel_init_gt_powersave(struct drm_device *dev);
1184 void intel_cleanup_gt_powersave(struct drm_device *dev);
1185 void intel_enable_gt_powersave(struct drm_device *dev);
1186 void intel_disable_gt_powersave(struct drm_device *dev);
1187 void intel_suspend_gt_powersave(struct drm_device *dev);
1188 void intel_reset_gt_powersave(struct drm_device *dev);
1189 void ironlake_teardown_rc6(struct drm_device *dev);
1190 void gen6_update_ring_freq(struct drm_device *dev);
1191 void gen6_rps_idle(struct drm_i915_private *dev_priv);
1192 void gen6_rps_boost(struct drm_i915_private *dev_priv);
1193 void ilk_wm_get_hw_state(struct drm_device *dev);
1194 void skl_wm_get_hw_state(struct drm_device *dev);
1195 void skl_ddb_get_hw_state(struct drm_i915_private *dev_priv,
1196                           struct skl_ddb_allocation *ddb /* out */);
1197
1198
1199 /* intel_sdvo.c */
1200 bool intel_sdvo_init(struct drm_device *dev, uint32_t sdvo_reg, bool is_sdvob);
1201
1202
1203 /* intel_sprite.c */
1204 int intel_plane_init(struct drm_device *dev, enum pipe pipe, int plane);
1205 void intel_flush_primary_plane(struct drm_i915_private *dev_priv,
1206                                enum plane plane);
1207 int intel_plane_set_property(struct drm_plane *plane,
1208                              struct drm_property *prop,
1209                              uint64_t val);
1210 int intel_plane_restore(struct drm_plane *plane);
1211 int intel_sprite_set_colorkey(struct drm_device *dev, void *data,
1212                               struct drm_file *file_priv);
1213 int intel_sprite_get_colorkey(struct drm_device *dev, void *data,
1214                               struct drm_file *file_priv);
1215 bool intel_pipe_update_start(struct intel_crtc *crtc,
1216                              uint32_t *start_vbl_count);
1217 void intel_pipe_update_end(struct intel_crtc *crtc, u32 start_vbl_count);
1218
1219 /* intel_tv.c */
1220 void intel_tv_init(struct drm_device *dev);
1221
1222 #endif /* __INTEL_DRV_H__ */