be2net: SRIOV Queue distribution should factor in EQ-count of VFs
[cascardo/linux.git] / drivers / net / ethernet / emulex / benet / be.h
1 /*
2  * Copyright (C) 2005 - 2015 Emulex
3  * All rights reserved.
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License version 2
7  * as published by the Free Software Foundation.  The full GNU General
8  * Public License is included in this distribution in the file called COPYING.
9  *
10  * Contact Information:
11  * linux-drivers@emulex.com
12  *
13  * Emulex
14  * 3333 Susan Street
15  * Costa Mesa, CA 92626
16  */
17
18 #ifndef BE_H
19 #define BE_H
20
21 #include <linux/pci.h>
22 #include <linux/etherdevice.h>
23 #include <linux/delay.h>
24 #include <net/tcp.h>
25 #include <net/ip.h>
26 #include <net/ipv6.h>
27 #include <linux/if_vlan.h>
28 #include <linux/workqueue.h>
29 #include <linux/interrupt.h>
30 #include <linux/firmware.h>
31 #include <linux/slab.h>
32 #include <linux/u64_stats_sync.h>
33 #include <linux/cpumask.h>
34 #include <linux/hwmon.h>
35 #include <linux/hwmon-sysfs.h>
36
37 #include "be_hw.h"
38 #include "be_roce.h"
39
40 #define DRV_VER                 "11.0.0.0"
41 #define DRV_NAME                "be2net"
42 #define BE_NAME                 "Emulex BladeEngine2"
43 #define BE3_NAME                "Emulex BladeEngine3"
44 #define OC_NAME                 "Emulex OneConnect"
45 #define OC_NAME_BE              OC_NAME "(be3)"
46 #define OC_NAME_LANCER          OC_NAME "(Lancer)"
47 #define OC_NAME_SH              OC_NAME "(Skyhawk)"
48 #define DRV_DESC                "Emulex OneConnect NIC Driver"
49
50 #define BE_VENDOR_ID            0x19a2
51 #define EMULEX_VENDOR_ID        0x10df
52 #define BE_DEVICE_ID1           0x211
53 #define BE_DEVICE_ID2           0x221
54 #define OC_DEVICE_ID1           0x700   /* Device Id for BE2 cards */
55 #define OC_DEVICE_ID2           0x710   /* Device Id for BE3 cards */
56 #define OC_DEVICE_ID3           0xe220  /* Device id for Lancer cards */
57 #define OC_DEVICE_ID4           0xe228   /* Device id for VF in Lancer */
58 #define OC_DEVICE_ID5           0x720   /* Device Id for Skyhawk cards */
59 #define OC_DEVICE_ID6           0x728   /* Device id for VF in SkyHawk */
60 #define OC_SUBSYS_DEVICE_ID1    0xE602
61 #define OC_SUBSYS_DEVICE_ID2    0xE642
62 #define OC_SUBSYS_DEVICE_ID3    0xE612
63 #define OC_SUBSYS_DEVICE_ID4    0xE652
64
65 /* Number of bytes of an RX frame that are copied to skb->data */
66 #define BE_HDR_LEN              ((u16) 64)
67 /* allocate extra space to allow tunneling decapsulation without head reallocation */
68 #define BE_RX_SKB_ALLOC_SIZE (BE_HDR_LEN + 64)
69
70 #define BE_MAX_JUMBO_FRAME_SIZE 9018
71 #define BE_MIN_MTU              256
72 #define BE_MAX_MTU              (BE_MAX_JUMBO_FRAME_SIZE -      \
73                                  (ETH_HLEN + ETH_FCS_LEN))
74
75 #define BE_NUM_VLANS_SUPPORTED  64
76 #define BE_MAX_EQD              128u
77 #define BE_MAX_TX_FRAG_COUNT    30
78
79 #define EVNT_Q_LEN              1024
80 #define TX_Q_LEN                2048
81 #define TX_CQ_LEN               1024
82 #define RX_Q_LEN                1024    /* Does not support any other value */
83 #define RX_CQ_LEN               1024
84 #define MCC_Q_LEN               128     /* total size not to exceed 8 pages */
85 #define MCC_CQ_LEN              256
86
87 #define BE2_MAX_RSS_QS          4
88 #define BE3_MAX_RSS_QS          16
89 #define BE3_MAX_TX_QS           16
90 #define BE3_MAX_EVT_QS          16
91 #define BE3_SRIOV_MAX_EVT_QS    8
92 #define SH_VF_MAX_NIC_EQS       3       /* Skyhawk VFs can have a max of 4 EQs
93                                          * and at least 1 is granted to either
94                                          * SURF/DPDK
95                                          */
96
97 #define MAX_RSS_IFACES          15
98 #define MAX_RX_QS               32
99 #define MAX_EVT_QS              32
100 #define MAX_TX_QS               32
101
102 #define MAX_ROCE_EQS            5
103 #define MAX_MSIX_VECTORS        32
104 #define MIN_MSIX_VECTORS        1
105 #define BE_NAPI_WEIGHT          64
106 #define MAX_RX_POST             BE_NAPI_WEIGHT /* Frags posted at a time */
107 #define RX_FRAGS_REFILL_WM      (RX_Q_LEN - MAX_RX_POST)
108 #define MAX_NUM_POST_ERX_DB     255u
109
110 #define MAX_VFS                 30 /* Max VFs supported by BE3 FW */
111 #define FW_VER_LEN              32
112 #define CNTL_SERIAL_NUM_WORDS   8  /* Controller serial number words */
113 #define CNTL_SERIAL_NUM_WORD_SZ (sizeof(u16)) /* Byte-sz of serial num word */
114
115 #define RSS_INDIR_TABLE_LEN     128
116 #define RSS_HASH_KEY_LEN        40
117
118 struct be_dma_mem {
119         void *va;
120         dma_addr_t dma;
121         u32 size;
122 };
123
124 struct be_queue_info {
125         struct be_dma_mem dma_mem;
126         u16 len;
127         u16 entry_size; /* Size of an element in the queue */
128         u16 id;
129         u16 tail, head;
130         bool created;
131         atomic_t used;  /* Number of valid elements in the queue */
132 };
133
134 static inline u32 MODULO(u16 val, u16 limit)
135 {
136         BUG_ON(limit & (limit - 1));
137         return val & (limit - 1);
138 }
139
140 static inline void index_adv(u16 *index, u16 val, u16 limit)
141 {
142         *index = MODULO((*index + val), limit);
143 }
144
145 static inline void index_inc(u16 *index, u16 limit)
146 {
147         *index = MODULO((*index + 1), limit);
148 }
149
150 static inline void *queue_head_node(struct be_queue_info *q)
151 {
152         return q->dma_mem.va + q->head * q->entry_size;
153 }
154
155 static inline void *queue_tail_node(struct be_queue_info *q)
156 {
157         return q->dma_mem.va + q->tail * q->entry_size;
158 }
159
160 static inline void *queue_index_node(struct be_queue_info *q, u16 index)
161 {
162         return q->dma_mem.va + index * q->entry_size;
163 }
164
165 static inline void queue_head_inc(struct be_queue_info *q)
166 {
167         index_inc(&q->head, q->len);
168 }
169
170 static inline void index_dec(u16 *index, u16 limit)
171 {
172         *index = MODULO((*index - 1), limit);
173 }
174
175 static inline void queue_tail_inc(struct be_queue_info *q)
176 {
177         index_inc(&q->tail, q->len);
178 }
179
180 struct be_eq_obj {
181         struct be_queue_info q;
182         char desc[32];
183
184         /* Adaptive interrupt coalescing (AIC) info */
185         bool enable_aic;
186         u32 min_eqd;            /* in usecs */
187         u32 max_eqd;            /* in usecs */
188         u32 eqd;                /* configured val when aic is off */
189         u32 cur_eqd;            /* in usecs */
190
191         u8 idx;                 /* array index */
192         u8 msix_idx;
193         u16 spurious_intr;
194         struct napi_struct napi;
195         struct be_adapter *adapter;
196         cpumask_var_t  affinity_mask;
197
198 #ifdef CONFIG_NET_RX_BUSY_POLL
199 #define BE_EQ_IDLE              0
200 #define BE_EQ_NAPI              1       /* napi owns this EQ */
201 #define BE_EQ_POLL              2       /* poll owns this EQ */
202 #define BE_EQ_LOCKED            (BE_EQ_NAPI | BE_EQ_POLL)
203 #define BE_EQ_NAPI_YIELD        4       /* napi yielded this EQ */
204 #define BE_EQ_POLL_YIELD        8       /* poll yielded this EQ */
205 #define BE_EQ_YIELD             (BE_EQ_NAPI_YIELD | BE_EQ_POLL_YIELD)
206 #define BE_EQ_USER_PEND         (BE_EQ_POLL | BE_EQ_POLL_YIELD)
207         unsigned int state;
208         spinlock_t lock;        /* lock to serialize napi and busy-poll */
209 #endif  /* CONFIG_NET_RX_BUSY_POLL */
210 } ____cacheline_aligned_in_smp;
211
212 struct be_aic_obj {             /* Adaptive interrupt coalescing (AIC) info */
213         bool enable;
214         u32 min_eqd;            /* in usecs */
215         u32 max_eqd;            /* in usecs */
216         u32 prev_eqd;           /* in usecs */
217         u32 et_eqd;             /* configured val when aic is off */
218         ulong jiffies;
219         u64 rx_pkts_prev;       /* Used to calculate RX pps */
220         u64 tx_reqs_prev;       /* Used to calculate TX pps */
221 };
222
223 enum {
224         NAPI_POLLING,
225         BUSY_POLLING
226 };
227
228 struct be_mcc_obj {
229         struct be_queue_info q;
230         struct be_queue_info cq;
231         bool rearm_cq;
232 };
233
234 struct be_tx_stats {
235         u64 tx_bytes;
236         u64 tx_pkts;
237         u64 tx_vxlan_offload_pkts;
238         u64 tx_reqs;
239         u64 tx_compl;
240         ulong tx_jiffies;
241         u32 tx_stops;
242         u32 tx_drv_drops;       /* pkts dropped by driver */
243         /* the error counters are described in be_ethtool.c */
244         u32 tx_hdr_parse_err;
245         u32 tx_dma_err;
246         u32 tx_tso_err;
247         u32 tx_spoof_check_err;
248         u32 tx_qinq_err;
249         u32 tx_internal_parity_err;
250         struct u64_stats_sync sync;
251         struct u64_stats_sync sync_compl;
252 };
253
254 /* Structure to hold some data of interest obtained from a TX CQE */
255 struct be_tx_compl_info {
256         u8 status;              /* Completion status */
257         u16 end_index;          /* Completed TXQ Index */
258 };
259
260 struct be_tx_obj {
261         u32 db_offset;
262         struct be_queue_info q;
263         struct be_queue_info cq;
264         struct be_tx_compl_info txcp;
265         /* Remember the skbs that were transmitted */
266         struct sk_buff *sent_skb_list[TX_Q_LEN];
267         struct be_tx_stats stats;
268         u16 pend_wrb_cnt;       /* Number of WRBs yet to be given to HW */
269         u16 last_req_wrb_cnt;   /* wrb cnt of the last req in the Q */
270         u16 last_req_hdr;       /* index of the last req's hdr-wrb */
271 } ____cacheline_aligned_in_smp;
272
273 /* Struct to remember the pages posted for rx frags */
274 struct be_rx_page_info {
275         struct page *page;
276         /* set to page-addr for last frag of the page & frag-addr otherwise */
277         DEFINE_DMA_UNMAP_ADDR(bus);
278         u16 page_offset;
279         bool last_frag;         /* last frag of the page */
280 };
281
282 struct be_rx_stats {
283         u64 rx_bytes;
284         u64 rx_pkts;
285         u64 rx_vxlan_offload_pkts;
286         u32 rx_drops_no_skbs;   /* skb allocation errors */
287         u32 rx_drops_no_frags;  /* HW has no fetched frags */
288         u32 rx_post_fail;       /* page post alloc failures */
289         u32 rx_compl;
290         u32 rx_mcast_pkts;
291         u32 rx_compl_err;       /* completions with err set */
292         struct u64_stats_sync sync;
293 };
294
295 struct be_rx_compl_info {
296         u32 rss_hash;
297         u16 vlan_tag;
298         u16 pkt_size;
299         u16 port;
300         u8 vlanf;
301         u8 num_rcvd;
302         u8 err;
303         u8 ipf;
304         u8 tcpf;
305         u8 udpf;
306         u8 ip_csum;
307         u8 l4_csum;
308         u8 ipv6;
309         u8 qnq;
310         u8 pkt_type;
311         u8 ip_frag;
312         u8 tunneled;
313 };
314
315 struct be_rx_obj {
316         struct be_adapter *adapter;
317         struct be_queue_info q;
318         struct be_queue_info cq;
319         struct be_rx_compl_info rxcp;
320         struct be_rx_page_info page_info_tbl[RX_Q_LEN];
321         struct be_rx_stats stats;
322         u8 rss_id;
323         bool rx_post_starved;   /* Zero rx frags have been posted to BE */
324 } ____cacheline_aligned_in_smp;
325
326 struct be_drv_stats {
327         u32 eth_red_drops;
328         u32 dma_map_errors;
329         u32 rx_drops_no_pbuf;
330         u32 rx_drops_no_txpb;
331         u32 rx_drops_no_erx_descr;
332         u32 rx_drops_no_tpre_descr;
333         u32 rx_drops_too_many_frags;
334         u32 forwarded_packets;
335         u32 rx_drops_mtu;
336         u32 rx_crc_errors;
337         u32 rx_alignment_symbol_errors;
338         u32 rx_pause_frames;
339         u32 rx_priority_pause_frames;
340         u32 rx_control_frames;
341         u32 rx_in_range_errors;
342         u32 rx_out_range_errors;
343         u32 rx_frame_too_long;
344         u32 rx_address_filtered;
345         u32 rx_dropped_too_small;
346         u32 rx_dropped_too_short;
347         u32 rx_dropped_header_too_small;
348         u32 rx_dropped_tcp_length;
349         u32 rx_dropped_runt;
350         u32 rx_ip_checksum_errs;
351         u32 rx_tcp_checksum_errs;
352         u32 rx_udp_checksum_errs;
353         u32 tx_pauseframes;
354         u32 tx_priority_pauseframes;
355         u32 tx_controlframes;
356         u32 rxpp_fifo_overflow_drop;
357         u32 rx_input_fifo_overflow_drop;
358         u32 pmem_fifo_overflow_drop;
359         u32 jabber_events;
360         u32 rx_roce_bytes_lsd;
361         u32 rx_roce_bytes_msd;
362         u32 rx_roce_frames;
363         u32 roce_drops_payload_len;
364         u32 roce_drops_crc;
365 };
366
367 /* A vlan-id of 0xFFFF must be used to clear transparent vlan-tagging */
368 #define BE_RESET_VLAN_TAG_ID    0xFFFF
369
370 struct be_vf_cfg {
371         unsigned char mac_addr[ETH_ALEN];
372         int if_handle;
373         int pmac_id;
374         u16 vlan_tag;
375         u32 tx_rate;
376         u32 plink_tracking;
377         u32 privileges;
378         bool spoofchk;
379 };
380
381 enum vf_state {
382         ENABLED = 0,
383         ASSIGNED = 1
384 };
385
386 #define BE_FLAGS_LINK_STATUS_INIT               BIT(1)
387 #define BE_FLAGS_SRIOV_ENABLED                  BIT(2)
388 #define BE_FLAGS_WORKER_SCHEDULED               BIT(3)
389 #define BE_FLAGS_NAPI_ENABLED                   BIT(6)
390 #define BE_FLAGS_QNQ_ASYNC_EVT_RCVD             BIT(7)
391 #define BE_FLAGS_VXLAN_OFFLOADS                 BIT(8)
392 #define BE_FLAGS_SETUP_DONE                     BIT(9)
393 #define BE_FLAGS_EVT_INCOMPATIBLE_SFP           BIT(10)
394 #define BE_FLAGS_ERR_DETECTION_SCHEDULED        BIT(11)
395 #define BE_FLAGS_OS2BMC                         BIT(12)
396
397 #define BE_UC_PMAC_COUNT                        30
398 #define BE_VF_UC_PMAC_COUNT                     2
399
400 /* Ethtool set_dump flags */
401 #define LANCER_INITIATE_FW_DUMP                 0x1
402 #define LANCER_DELETE_FW_DUMP                   0x2
403
404 struct phy_info {
405 /* From SFF-8472 spec */
406 #define SFP_VENDOR_NAME_LEN                     17
407         u8 transceiver;
408         u8 autoneg;
409         u8 fc_autoneg;
410         u8 port_type;
411         u16 phy_type;
412         u16 interface_type;
413         u32 misc_params;
414         u16 auto_speeds_supported;
415         u16 fixed_speeds_supported;
416         int link_speed;
417         u32 advertising;
418         u32 supported;
419         u8 cable_type;
420         u8 vendor_name[SFP_VENDOR_NAME_LEN];
421         u8 vendor_pn[SFP_VENDOR_NAME_LEN];
422 };
423
424 struct be_resources {
425         u16 max_vfs;            /* Total VFs "really" supported by FW/HW */
426         u16 max_mcast_mac;
427         u16 max_tx_qs;
428         u16 max_rss_qs;
429         u16 max_rx_qs;
430         u16 max_cq_count;
431         u16 max_uc_mac;         /* Max UC MACs programmable */
432         u16 max_vlans;          /* Number of vlans supported */
433         u16 max_iface_count;
434         u16 max_mcc_count;
435         u16 max_evt_qs;
436         u32 if_cap_flags;
437         u32 vf_if_cap_flags;    /* VF if capability flags */
438 };
439
440 #define be_is_os2bmc_enabled(adapter) (adapter->flags & BE_FLAGS_OS2BMC)
441
442 struct rss_info {
443         u64 rss_flags;
444         u8 rsstable[RSS_INDIR_TABLE_LEN];
445         u8 rss_queue[RSS_INDIR_TABLE_LEN];
446         u8 rss_hkey[RSS_HASH_KEY_LEN];
447 };
448
449 #define BE_INVALID_DIE_TEMP     0xFF
450 struct be_hwmon {
451         struct device *hwmon_dev;
452         u8 be_on_die_temp;  /* Unit: millidegree Celsius */
453 };
454
455 /* Macros to read/write the 'features' word of be_wrb_params structure.
456  */
457 #define BE_WRB_F_BIT(name)                      BE_WRB_F_##name##_BIT
458 #define BE_WRB_F_MASK(name)                     BIT_MASK(BE_WRB_F_##name##_BIT)
459
460 #define BE_WRB_F_GET(word, name)        \
461         (((word) & (BE_WRB_F_MASK(name))) >> BE_WRB_F_BIT(name))
462
463 #define BE_WRB_F_SET(word, name, val)   \
464         ((word) |= (((val) << BE_WRB_F_BIT(name)) & BE_WRB_F_MASK(name)))
465
466 /* Feature/offload bits */
467 enum {
468         BE_WRB_F_CRC_BIT,               /* Ethernet CRC */
469         BE_WRB_F_IPCS_BIT,              /* IP csum */
470         BE_WRB_F_TCPCS_BIT,             /* TCP csum */
471         BE_WRB_F_UDPCS_BIT,             /* UDP csum */
472         BE_WRB_F_LSO_BIT,               /* LSO */
473         BE_WRB_F_LSO6_BIT,              /* LSO6 */
474         BE_WRB_F_VLAN_BIT,              /* VLAN */
475         BE_WRB_F_VLAN_SKIP_HW_BIT,      /* Skip VLAN tag (workaround) */
476         BE_WRB_F_OS2BMC_BIT             /* Send packet to the management ring */
477 };
478
479 /* The structure below provides a HW-agnostic abstraction of WRB params
480  * retrieved from a TX skb. This is in turn passed to chip specific routines
481  * during transmit, to set the corresponding params in the WRB.
482  */
483 struct be_wrb_params {
484         u32 features;   /* Feature bits */
485         u16 vlan_tag;   /* VLAN tag */
486         u16 lso_mss;    /* MSS for LSO */
487 };
488
489 struct be_adapter {
490         struct pci_dev *pdev;
491         struct net_device *netdev;
492
493         u8 __iomem *csr;        /* CSR BAR used only for BE2/3 */
494         u8 __iomem *db;         /* Door Bell */
495         u8 __iomem *pcicfg;     /* On SH,BEx only. Shadow of PCI config space */
496
497         struct mutex mbox_lock; /* For serializing mbox cmds to BE card */
498         struct be_dma_mem mbox_mem;
499         /* Mbox mem is adjusted to align to 16 bytes. The allocated addr
500          * is stored for freeing purpose */
501         struct be_dma_mem mbox_mem_alloced;
502
503         struct be_mcc_obj mcc_obj;
504         spinlock_t mcc_lock;    /* For serializing mcc cmds to BE card */
505         spinlock_t mcc_cq_lock;
506
507         u16 cfg_num_qs;         /* configured via set-channels */
508         u16 num_evt_qs;
509         u16 num_msix_vec;
510         struct be_eq_obj eq_obj[MAX_EVT_QS];
511         struct msix_entry msix_entries[MAX_MSIX_VECTORS];
512         bool isr_registered;
513
514         /* TX Rings */
515         u16 num_tx_qs;
516         struct be_tx_obj tx_obj[MAX_TX_QS];
517
518         /* Rx rings */
519         u16 num_rx_qs;
520         u16 num_rss_qs;
521         u16 need_def_rxq;
522         struct be_rx_obj rx_obj[MAX_RX_QS];
523         u32 big_page_size;      /* Compounded page size shared by rx wrbs */
524
525         struct be_drv_stats drv_stats;
526         struct be_aic_obj aic_obj[MAX_EVT_QS];
527         u8 vlan_prio_bmap;      /* Available Priority BitMap */
528         u16 recommended_prio_bits;/* Recommended Priority bits in vlan tag */
529         struct be_dma_mem rx_filter; /* Cmd DMA mem for rx-filter */
530
531         struct be_dma_mem stats_cmd;
532         /* Work queue used to perform periodic tasks like getting statistics */
533         struct delayed_work work;
534         u16 work_counter;
535
536         struct delayed_work be_err_detection_work;
537         u8 err_flags;
538         u32 flags;
539         u32 cmd_privileges;
540         /* Ethtool knobs and info */
541         char fw_ver[FW_VER_LEN];
542         char fw_on_flash[FW_VER_LEN];
543
544         /* IFACE filtering fields */
545         int if_handle;          /* Used to configure filtering */
546         u32 if_flags;           /* Interface filtering flags */
547         u32 *pmac_id;           /* MAC addr handle used by BE card */
548         u32 uc_macs;            /* Count of secondary UC MAC programmed */
549         unsigned long vids[BITS_TO_LONGS(VLAN_N_VID)];
550         u16 vlans_added;
551
552         u32 beacon_state;       /* for set_phys_id */
553
554         u32 port_num;
555         char port_name;
556         u8 mc_type;
557         u32 function_mode;
558         u32 function_caps;
559         u32 rx_fc;              /* Rx flow control */
560         u32 tx_fc;              /* Tx flow control */
561         bool stats_cmd_sent;
562         struct {
563                 u32 size;
564                 u32 total_size;
565                 u64 io_addr;
566         } roce_db;
567         u32 num_msix_roce_vec;
568         struct ocrdma_dev *ocrdma_dev;
569         struct list_head entry;
570
571         u32 flash_status;
572         struct completion et_cmd_compl;
573
574         struct be_resources pool_res;   /* resources available for the port */
575         struct be_resources res;        /* resources available for the func */
576         u16 num_vfs;                    /* Number of VFs provisioned by PF */
577         u8 pf_num;                      /* Numbering used by FW, starts at 0 */
578         u8 vf_num;                      /* Numbering used by FW, starts at 1 */
579         u8 virtfn;
580         struct be_vf_cfg *vf_cfg;
581         bool be3_native;
582         u32 sli_family;
583         u8 hba_port_num;
584         u16 pvid;
585         __be16 vxlan_port;
586         int vxlan_port_count;
587         int vxlan_port_aliases;
588         struct phy_info phy;
589         u8 wol_cap;
590         bool wol_en;
591         u16 asic_rev;
592         u16 qnq_vid;
593         u32 msg_enable;
594         int be_get_temp_freq;
595         struct be_hwmon hwmon_info;
596         struct rss_info rss_info;
597         /* Filters for packets that need to be sent to BMC */
598         u32 bmc_filt_mask;
599         u32 fat_dump_len;
600         u16 serial_num[CNTL_SERIAL_NUM_WORDS];
601 };
602
603 #define be_physfn(adapter)              (!adapter->virtfn)
604 #define be_virtfn(adapter)              (adapter->virtfn)
605 #define sriov_enabled(adapter)          (adapter->flags &       \
606                                          BE_FLAGS_SRIOV_ENABLED)
607
608 #define for_all_vfs(adapter, vf_cfg, i)                                 \
609         for (i = 0, vf_cfg = &adapter->vf_cfg[i]; i < adapter->num_vfs; \
610                 i++, vf_cfg++)
611
612 #define ON                              1
613 #define OFF                             0
614
615 #define be_max_vlans(adapter)           (adapter->res.max_vlans)
616 #define be_max_uc(adapter)              (adapter->res.max_uc_mac)
617 #define be_max_mc(adapter)              (adapter->res.max_mcast_mac)
618 #define be_max_vfs(adapter)             (adapter->pool_res.max_vfs)
619 #define be_max_rss(adapter)             (adapter->res.max_rss_qs)
620 #define be_max_txqs(adapter)            (adapter->res.max_tx_qs)
621 #define be_max_prio_txqs(adapter)       (adapter->res.max_prio_tx_qs)
622 #define be_max_rxqs(adapter)            (adapter->res.max_rx_qs)
623 #define be_max_eqs(adapter)             (adapter->res.max_evt_qs)
624 #define be_if_cap_flags(adapter)        (adapter->res.if_cap_flags)
625
626 static inline u16 be_max_qs(struct be_adapter *adapter)
627 {
628         /* If no RSS, need atleast the one def RXQ */
629         u16 num = max_t(u16, be_max_rss(adapter), 1);
630
631         num = min(num, be_max_eqs(adapter));
632         return min_t(u16, num, num_online_cpus());
633 }
634
635 /* Is BE in pvid_tagging mode */
636 #define be_pvid_tagging_enabled(adapter)        (adapter->pvid)
637
638 /* Is BE in QNQ multi-channel mode */
639 #define be_is_qnq_mode(adapter)         (adapter->function_mode & QNQ_MODE)
640
641 #define lancer_chip(adapter)    (adapter->pdev->device == OC_DEVICE_ID3 || \
642                                  adapter->pdev->device == OC_DEVICE_ID4)
643
644 #define skyhawk_chip(adapter)   (adapter->pdev->device == OC_DEVICE_ID5 || \
645                                  adapter->pdev->device == OC_DEVICE_ID6)
646
647 #define BE3_chip(adapter)       (adapter->pdev->device == BE_DEVICE_ID2 || \
648                                  adapter->pdev->device == OC_DEVICE_ID2)
649
650 #define BE2_chip(adapter)       (adapter->pdev->device == BE_DEVICE_ID1 || \
651                                  adapter->pdev->device == OC_DEVICE_ID1)
652
653 #define BEx_chip(adapter)       (BE3_chip(adapter) || BE2_chip(adapter))
654
655 #define be_roce_supported(adapter)      (skyhawk_chip(adapter) && \
656                                         (adapter->function_mode & RDMA_ENABLED))
657
658 extern const struct ethtool_ops be_ethtool_ops;
659
660 #define msix_enabled(adapter)           (adapter->num_msix_vec > 0)
661 #define num_irqs(adapter)               (msix_enabled(adapter) ?        \
662                                                 adapter->num_msix_vec : 1)
663 #define tx_stats(txo)                   (&(txo)->stats)
664 #define rx_stats(rxo)                   (&(rxo)->stats)
665
666 /* The default RXQ is the last RXQ */
667 #define default_rxo(adpt)               (&adpt->rx_obj[adpt->num_rx_qs - 1])
668
669 #define for_all_rx_queues(adapter, rxo, i)                              \
670         for (i = 0, rxo = &adapter->rx_obj[i]; i < adapter->num_rx_qs;  \
671                 i++, rxo++)
672
673 #define for_all_rss_queues(adapter, rxo, i)                             \
674         for (i = 0, rxo = &adapter->rx_obj[i]; i < adapter->num_rss_qs; \
675                 i++, rxo++)
676
677 #define for_all_tx_queues(adapter, txo, i)                              \
678         for (i = 0, txo = &adapter->tx_obj[i]; i < adapter->num_tx_qs;  \
679                 i++, txo++)
680
681 #define for_all_evt_queues(adapter, eqo, i)                             \
682         for (i = 0, eqo = &adapter->eq_obj[i]; i < adapter->num_evt_qs; \
683                 i++, eqo++)
684
685 #define for_all_rx_queues_on_eq(adapter, eqo, rxo, i)                   \
686         for (i = eqo->idx, rxo = &adapter->rx_obj[i]; i < adapter->num_rx_qs;\
687                  i += adapter->num_evt_qs, rxo += adapter->num_evt_qs)
688
689 #define for_all_tx_queues_on_eq(adapter, eqo, txo, i)                   \
690         for (i = eqo->idx, txo = &adapter->tx_obj[i]; i < adapter->num_tx_qs;\
691                 i += adapter->num_evt_qs, txo += adapter->num_evt_qs)
692
693 #define is_mcc_eqo(eqo)                 (eqo->idx == 0)
694 #define mcc_eqo(adapter)                (&adapter->eq_obj[0])
695
696 #define PAGE_SHIFT_4K           12
697 #define PAGE_SIZE_4K            (1 << PAGE_SHIFT_4K)
698
699 /* Returns number of pages spanned by the data starting at the given addr */
700 #define PAGES_4K_SPANNED(_address, size)                                \
701                 ((u32)((((size_t)(_address) & (PAGE_SIZE_4K - 1)) +     \
702                         (size) + (PAGE_SIZE_4K - 1)) >> PAGE_SHIFT_4K))
703
704 /* Returns bit offset within a DWORD of a bitfield */
705 #define AMAP_BIT_OFFSET(_struct, field)                                 \
706                 (((size_t)&(((_struct *)0)->field))%32)
707
708 /* Returns the bit mask of the field that is NOT shifted into location. */
709 static inline u32 amap_mask(u32 bitsize)
710 {
711         return (bitsize == 32 ? 0xFFFFFFFF : (1 << bitsize) - 1);
712 }
713
714 static inline void
715 amap_set(void *ptr, u32 dw_offset, u32 mask, u32 offset, u32 value)
716 {
717         u32 *dw = (u32 *) ptr + dw_offset;
718         *dw &= ~(mask << offset);
719         *dw |= (mask & value) << offset;
720 }
721
722 #define AMAP_SET_BITS(_struct, field, ptr, val)                         \
723                 amap_set(ptr,                                           \
724                         offsetof(_struct, field)/32,                    \
725                         amap_mask(sizeof(((_struct *)0)->field)),       \
726                         AMAP_BIT_OFFSET(_struct, field),                \
727                         val)
728
729 static inline u32 amap_get(void *ptr, u32 dw_offset, u32 mask, u32 offset)
730 {
731         u32 *dw = (u32 *) ptr;
732         return mask & (*(dw + dw_offset) >> offset);
733 }
734
735 #define AMAP_GET_BITS(_struct, field, ptr)                              \
736                 amap_get(ptr,                                           \
737                         offsetof(_struct, field)/32,                    \
738                         amap_mask(sizeof(((_struct *)0)->field)),       \
739                         AMAP_BIT_OFFSET(_struct, field))
740
741 #define GET_RX_COMPL_V0_BITS(field, ptr)                                \
742                 AMAP_GET_BITS(struct amap_eth_rx_compl_v0, field, ptr)
743
744 #define GET_RX_COMPL_V1_BITS(field, ptr)                                \
745                 AMAP_GET_BITS(struct amap_eth_rx_compl_v1, field, ptr)
746
747 #define GET_TX_COMPL_BITS(field, ptr)                                   \
748                 AMAP_GET_BITS(struct amap_eth_tx_compl, field, ptr)
749
750 #define SET_TX_WRB_HDR_BITS(field, ptr, val)                            \
751                 AMAP_SET_BITS(struct amap_eth_hdr_wrb, field, ptr, val)
752
753 #define be_dws_cpu_to_le(wrb, len)      swap_dws(wrb, len)
754 #define be_dws_le_to_cpu(wrb, len)      swap_dws(wrb, len)
755 static inline void swap_dws(void *wrb, int len)
756 {
757 #ifdef __BIG_ENDIAN
758         u32 *dw = wrb;
759         BUG_ON(len % 4);
760         do {
761                 *dw = cpu_to_le32(*dw);
762                 dw++;
763                 len -= 4;
764         } while (len);
765 #endif                          /* __BIG_ENDIAN */
766 }
767
768 #define be_cmd_status(status)           (status > 0 ? -EIO : status)
769
770 static inline u8 is_tcp_pkt(struct sk_buff *skb)
771 {
772         u8 val = 0;
773
774         if (ip_hdr(skb)->version == 4)
775                 val = (ip_hdr(skb)->protocol == IPPROTO_TCP);
776         else if (ip_hdr(skb)->version == 6)
777                 val = (ipv6_hdr(skb)->nexthdr == NEXTHDR_TCP);
778
779         return val;
780 }
781
782 static inline u8 is_udp_pkt(struct sk_buff *skb)
783 {
784         u8 val = 0;
785
786         if (ip_hdr(skb)->version == 4)
787                 val = (ip_hdr(skb)->protocol == IPPROTO_UDP);
788         else if (ip_hdr(skb)->version == 6)
789                 val = (ipv6_hdr(skb)->nexthdr == NEXTHDR_UDP);
790
791         return val;
792 }
793
794 static inline bool is_ipv4_pkt(struct sk_buff *skb)
795 {
796         return skb->protocol == htons(ETH_P_IP) && ip_hdr(skb)->version == 4;
797 }
798
799 #define BE_ERROR_EEH            1
800 #define BE_ERROR_UE             BIT(1)
801 #define BE_ERROR_FW             BIT(2)
802 #define BE_ERROR_HW             (BE_ERROR_EEH | BE_ERROR_UE)
803 #define BE_ERROR_ANY            (BE_ERROR_EEH | BE_ERROR_UE | BE_ERROR_FW)
804 #define BE_CLEAR_ALL            0xFF
805
806 static inline u8 be_check_error(struct be_adapter *adapter, u32 err_type)
807 {
808         return (adapter->err_flags & err_type);
809 }
810
811 static inline void be_set_error(struct be_adapter *adapter, int err_type)
812 {
813         struct net_device *netdev = adapter->netdev;
814
815         adapter->err_flags |= err_type;
816         netif_carrier_off(netdev);
817
818         dev_info(&adapter->pdev->dev, "%s: Link down\n", netdev->name);
819 }
820
821 static inline void  be_clear_error(struct be_adapter *adapter, int err_type)
822 {
823         adapter->err_flags &= ~err_type;
824 }
825
826 static inline bool be_multi_rxq(const struct be_adapter *adapter)
827 {
828         return adapter->num_rx_qs > 1;
829 }
830
831 void be_cq_notify(struct be_adapter *adapter, u16 qid, bool arm,
832                   u16 num_popped);
833 void be_link_status_update(struct be_adapter *adapter, u8 link_status);
834 void be_parse_stats(struct be_adapter *adapter);
835 int be_load_fw(struct be_adapter *adapter, u8 *func);
836 bool be_is_wol_supported(struct be_adapter *adapter);
837 bool be_pause_supported(struct be_adapter *adapter);
838 u32 be_get_fw_log_level(struct be_adapter *adapter);
839 int be_update_queues(struct be_adapter *adapter);
840 int be_poll(struct napi_struct *napi, int budget);
841 void be_eqd_update(struct be_adapter *adapter, bool force_update);
842
843 /*
844  * internal function to initialize-cleanup roce device.
845  */
846 void be_roce_dev_add(struct be_adapter *);
847 void be_roce_dev_remove(struct be_adapter *);
848
849 /*
850  * internal function to open-close roce device during ifup-ifdown.
851  */
852 void be_roce_dev_shutdown(struct be_adapter *);
853
854 #endif                          /* BE_H */