0c67ab1fb4d88d942615bc9ff3c0e7862c82dfde
[cascardo/linux.git] / drivers / net / ethernet / mediatek / mtk_eth_soc.c
1 /*   This program is free software; you can redistribute it and/or modify
2  *   it under the terms of the GNU General Public License as published by
3  *   the Free Software Foundation; version 2 of the License
4  *
5  *   This program is distributed in the hope that it will be useful,
6  *   but WITHOUT ANY WARRANTY; without even the implied warranty of
7  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
8  *   GNU General Public License for more details.
9  *
10  *   Copyright (C) 2009-2016 John Crispin <blogic@openwrt.org>
11  *   Copyright (C) 2009-2016 Felix Fietkau <nbd@openwrt.org>
12  *   Copyright (C) 2013-2016 Michael Lee <igvtee@gmail.com>
13  */
14
15 #include <linux/of_device.h>
16 #include <linux/of_mdio.h>
17 #include <linux/of_net.h>
18 #include <linux/mfd/syscon.h>
19 #include <linux/regmap.h>
20 #include <linux/clk.h>
21 #include <linux/pm_runtime.h>
22 #include <linux/if_vlan.h>
23 #include <linux/reset.h>
24 #include <linux/tcp.h>
25
26 #include "mtk_eth_soc.h"
27
28 static int mtk_msg_level = -1;
29 module_param_named(msg_level, mtk_msg_level, int, 0);
30 MODULE_PARM_DESC(msg_level, "Message level (-1=defaults,0=none,...,16=all)");
31
32 #define MTK_ETHTOOL_STAT(x) { #x, \
33                               offsetof(struct mtk_hw_stats, x) / sizeof(u64) }
34
35 /* strings used by ethtool */
36 static const struct mtk_ethtool_stats {
37         char str[ETH_GSTRING_LEN];
38         u32 offset;
39 } mtk_ethtool_stats[] = {
40         MTK_ETHTOOL_STAT(tx_bytes),
41         MTK_ETHTOOL_STAT(tx_packets),
42         MTK_ETHTOOL_STAT(tx_skip),
43         MTK_ETHTOOL_STAT(tx_collisions),
44         MTK_ETHTOOL_STAT(rx_bytes),
45         MTK_ETHTOOL_STAT(rx_packets),
46         MTK_ETHTOOL_STAT(rx_overflow),
47         MTK_ETHTOOL_STAT(rx_fcs_errors),
48         MTK_ETHTOOL_STAT(rx_short_errors),
49         MTK_ETHTOOL_STAT(rx_long_errors),
50         MTK_ETHTOOL_STAT(rx_checksum_errors),
51         MTK_ETHTOOL_STAT(rx_flow_control_packets),
52 };
53
54 static const char * const mtk_clks_source_name[] = {
55         "ethif", "esw", "gp1", "gp2", "trgpll"
56 };
57
58 void mtk_w32(struct mtk_eth *eth, u32 val, unsigned reg)
59 {
60         __raw_writel(val, eth->base + reg);
61 }
62
63 u32 mtk_r32(struct mtk_eth *eth, unsigned reg)
64 {
65         return __raw_readl(eth->base + reg);
66 }
67
68 static int mtk_mdio_busy_wait(struct mtk_eth *eth)
69 {
70         unsigned long t_start = jiffies;
71
72         while (1) {
73                 if (!(mtk_r32(eth, MTK_PHY_IAC) & PHY_IAC_ACCESS))
74                         return 0;
75                 if (time_after(jiffies, t_start + PHY_IAC_TIMEOUT))
76                         break;
77                 usleep_range(10, 20);
78         }
79
80         dev_err(eth->dev, "mdio: MDIO timeout\n");
81         return -1;
82 }
83
84 static u32 _mtk_mdio_write(struct mtk_eth *eth, u32 phy_addr,
85                            u32 phy_register, u32 write_data)
86 {
87         if (mtk_mdio_busy_wait(eth))
88                 return -1;
89
90         write_data &= 0xffff;
91
92         mtk_w32(eth, PHY_IAC_ACCESS | PHY_IAC_START | PHY_IAC_WRITE |
93                 (phy_register << PHY_IAC_REG_SHIFT) |
94                 (phy_addr << PHY_IAC_ADDR_SHIFT) | write_data,
95                 MTK_PHY_IAC);
96
97         if (mtk_mdio_busy_wait(eth))
98                 return -1;
99
100         return 0;
101 }
102
103 static u32 _mtk_mdio_read(struct mtk_eth *eth, int phy_addr, int phy_reg)
104 {
105         u32 d;
106
107         if (mtk_mdio_busy_wait(eth))
108                 return 0xffff;
109
110         mtk_w32(eth, PHY_IAC_ACCESS | PHY_IAC_START | PHY_IAC_READ |
111                 (phy_reg << PHY_IAC_REG_SHIFT) |
112                 (phy_addr << PHY_IAC_ADDR_SHIFT),
113                 MTK_PHY_IAC);
114
115         if (mtk_mdio_busy_wait(eth))
116                 return 0xffff;
117
118         d = mtk_r32(eth, MTK_PHY_IAC) & 0xffff;
119
120         return d;
121 }
122
123 static int mtk_mdio_write(struct mii_bus *bus, int phy_addr,
124                           int phy_reg, u16 val)
125 {
126         struct mtk_eth *eth = bus->priv;
127
128         return _mtk_mdio_write(eth, phy_addr, phy_reg, val);
129 }
130
131 static int mtk_mdio_read(struct mii_bus *bus, int phy_addr, int phy_reg)
132 {
133         struct mtk_eth *eth = bus->priv;
134
135         return _mtk_mdio_read(eth, phy_addr, phy_reg);
136 }
137
138 static void mtk_gmac0_rgmii_adjust(struct mtk_eth *eth, int speed)
139 {
140         u32 val;
141         int ret;
142
143         val = (speed == SPEED_1000) ?
144                 INTF_MODE_RGMII_1000 : INTF_MODE_RGMII_10_100;
145         mtk_w32(eth, val, INTF_MODE);
146
147         regmap_update_bits(eth->ethsys, ETHSYS_CLKCFG0,
148                            ETHSYS_TRGMII_CLK_SEL362_5,
149                            ETHSYS_TRGMII_CLK_SEL362_5);
150
151         val = (speed == SPEED_1000) ? 250000000 : 500000000;
152         ret = clk_set_rate(eth->clks[MTK_CLK_TRGPLL], val);
153         if (ret)
154                 dev_err(eth->dev, "Failed to set trgmii pll: %d\n", ret);
155
156         val = (speed == SPEED_1000) ?
157                 RCK_CTRL_RGMII_1000 : RCK_CTRL_RGMII_10_100;
158         mtk_w32(eth, val, TRGMII_RCK_CTRL);
159
160         val = (speed == SPEED_1000) ?
161                 TCK_CTRL_RGMII_1000 : TCK_CTRL_RGMII_10_100;
162         mtk_w32(eth, val, TRGMII_TCK_CTRL);
163 }
164
165 static void mtk_phy_link_adjust(struct net_device *dev)
166 {
167         struct mtk_mac *mac = netdev_priv(dev);
168         u16 lcl_adv = 0, rmt_adv = 0;
169         u8 flowctrl;
170         u32 mcr = MAC_MCR_MAX_RX_1536 | MAC_MCR_IPG_CFG |
171                   MAC_MCR_FORCE_MODE | MAC_MCR_TX_EN |
172                   MAC_MCR_RX_EN | MAC_MCR_BACKOFF_EN |
173                   MAC_MCR_BACKPR_EN;
174
175         if (unlikely(test_bit(MTK_RESETTING, &mac->hw->state)))
176                 return;
177
178         switch (dev->phydev->speed) {
179         case SPEED_1000:
180                 mcr |= MAC_MCR_SPEED_1000;
181                 break;
182         case SPEED_100:
183                 mcr |= MAC_MCR_SPEED_100;
184                 break;
185         };
186
187         if (mac->id == 0 && !mac->trgmii)
188                 mtk_gmac0_rgmii_adjust(mac->hw, dev->phydev->speed);
189
190         if (dev->phydev->link)
191                 mcr |= MAC_MCR_FORCE_LINK;
192
193         if (dev->phydev->duplex) {
194                 mcr |= MAC_MCR_FORCE_DPX;
195
196                 if (dev->phydev->pause)
197                         rmt_adv = LPA_PAUSE_CAP;
198                 if (dev->phydev->asym_pause)
199                         rmt_adv |= LPA_PAUSE_ASYM;
200
201                 if (dev->phydev->advertising & ADVERTISED_Pause)
202                         lcl_adv |= ADVERTISE_PAUSE_CAP;
203                 if (dev->phydev->advertising & ADVERTISED_Asym_Pause)
204                         lcl_adv |= ADVERTISE_PAUSE_ASYM;
205
206                 flowctrl = mii_resolve_flowctrl_fdx(lcl_adv, rmt_adv);
207
208                 if (flowctrl & FLOW_CTRL_TX)
209                         mcr |= MAC_MCR_FORCE_TX_FC;
210                 if (flowctrl & FLOW_CTRL_RX)
211                         mcr |= MAC_MCR_FORCE_RX_FC;
212
213                 netif_dbg(mac->hw, link, dev, "rx pause %s, tx pause %s\n",
214                           flowctrl & FLOW_CTRL_RX ? "enabled" : "disabled",
215                           flowctrl & FLOW_CTRL_TX ? "enabled" : "disabled");
216         }
217
218         mtk_w32(mac->hw, mcr, MTK_MAC_MCR(mac->id));
219
220         if (dev->phydev->link)
221                 netif_carrier_on(dev);
222         else
223                 netif_carrier_off(dev);
224 }
225
226 static int mtk_phy_connect_node(struct mtk_eth *eth, struct mtk_mac *mac,
227                                 struct device_node *phy_node)
228 {
229         struct phy_device *phydev;
230         int phy_mode;
231
232         phy_mode = of_get_phy_mode(phy_node);
233         if (phy_mode < 0) {
234                 dev_err(eth->dev, "incorrect phy-mode %d\n", phy_mode);
235                 return -EINVAL;
236         }
237
238         phydev = of_phy_connect(eth->netdev[mac->id], phy_node,
239                                 mtk_phy_link_adjust, 0, phy_mode);
240         if (!phydev) {
241                 dev_err(eth->dev, "could not connect to PHY\n");
242                 return -ENODEV;
243         }
244
245         dev_info(eth->dev,
246                  "connected mac %d to PHY at %s [uid=%08x, driver=%s]\n",
247                  mac->id, phydev_name(phydev), phydev->phy_id,
248                  phydev->drv->name);
249
250         return 0;
251 }
252
253 static int mtk_phy_connect(struct net_device *dev)
254 {
255         struct mtk_mac *mac = netdev_priv(dev);
256         struct mtk_eth *eth;
257         struct device_node *np;
258         u32 val;
259
260         eth = mac->hw;
261         np = of_parse_phandle(mac->of_node, "phy-handle", 0);
262         if (!np && of_phy_is_fixed_link(mac->of_node))
263                 if (!of_phy_register_fixed_link(mac->of_node))
264                         np = of_node_get(mac->of_node);
265         if (!np)
266                 return -ENODEV;
267
268         switch (of_get_phy_mode(np)) {
269         case PHY_INTERFACE_MODE_TRGMII:
270                 mac->trgmii = true;
271         case PHY_INTERFACE_MODE_RGMII_TXID:
272         case PHY_INTERFACE_MODE_RGMII_RXID:
273         case PHY_INTERFACE_MODE_RGMII_ID:
274         case PHY_INTERFACE_MODE_RGMII:
275                 mac->ge_mode = 0;
276                 break;
277         case PHY_INTERFACE_MODE_MII:
278                 mac->ge_mode = 1;
279                 break;
280         case PHY_INTERFACE_MODE_REVMII:
281                 mac->ge_mode = 2;
282                 break;
283         case PHY_INTERFACE_MODE_RMII:
284                 if (!mac->id)
285                         goto err_phy;
286                 mac->ge_mode = 3;
287                 break;
288         default:
289                 goto err_phy;
290         }
291
292         /* put the gmac into the right mode */
293         regmap_read(eth->ethsys, ETHSYS_SYSCFG0, &val);
294         val &= ~SYSCFG0_GE_MODE(SYSCFG0_GE_MASK, mac->id);
295         val |= SYSCFG0_GE_MODE(mac->ge_mode, mac->id);
296         regmap_write(eth->ethsys, ETHSYS_SYSCFG0, val);
297
298         /* couple phydev to net_device */
299         if (mtk_phy_connect_node(eth, mac, np))
300                 goto err_phy;
301
302         dev->phydev->autoneg = AUTONEG_ENABLE;
303         dev->phydev->speed = 0;
304         dev->phydev->duplex = 0;
305
306         if (of_phy_is_fixed_link(mac->of_node))
307                 dev->phydev->supported |=
308                 SUPPORTED_Pause | SUPPORTED_Asym_Pause;
309
310         dev->phydev->supported &= PHY_GBIT_FEATURES | SUPPORTED_Pause |
311                                    SUPPORTED_Asym_Pause;
312         dev->phydev->advertising = dev->phydev->supported |
313                                     ADVERTISED_Autoneg;
314         phy_start_aneg(dev->phydev);
315
316         of_node_put(np);
317
318         return 0;
319
320 err_phy:
321         of_node_put(np);
322         dev_err(eth->dev, "%s: invalid phy\n", __func__);
323         return -EINVAL;
324 }
325
326 static int mtk_mdio_init(struct mtk_eth *eth)
327 {
328         struct device_node *mii_np;
329         int ret;
330
331         mii_np = of_get_child_by_name(eth->dev->of_node, "mdio-bus");
332         if (!mii_np) {
333                 dev_err(eth->dev, "no %s child node found", "mdio-bus");
334                 return -ENODEV;
335         }
336
337         if (!of_device_is_available(mii_np)) {
338                 ret = -ENODEV;
339                 goto err_put_node;
340         }
341
342         eth->mii_bus = devm_mdiobus_alloc(eth->dev);
343         if (!eth->mii_bus) {
344                 ret = -ENOMEM;
345                 goto err_put_node;
346         }
347
348         eth->mii_bus->name = "mdio";
349         eth->mii_bus->read = mtk_mdio_read;
350         eth->mii_bus->write = mtk_mdio_write;
351         eth->mii_bus->priv = eth;
352         eth->mii_bus->parent = eth->dev;
353
354         snprintf(eth->mii_bus->id, MII_BUS_ID_SIZE, "%s", mii_np->name);
355         ret = of_mdiobus_register(eth->mii_bus, mii_np);
356
357 err_put_node:
358         of_node_put(mii_np);
359         return ret;
360 }
361
362 static void mtk_mdio_cleanup(struct mtk_eth *eth)
363 {
364         if (!eth->mii_bus)
365                 return;
366
367         mdiobus_unregister(eth->mii_bus);
368 }
369
370 static inline void mtk_irq_disable(struct mtk_eth *eth,
371                                    unsigned reg, u32 mask)
372 {
373         unsigned long flags;
374         u32 val;
375
376         spin_lock_irqsave(&eth->irq_lock, flags);
377         val = mtk_r32(eth, reg);
378         mtk_w32(eth, val & ~mask, reg);
379         spin_unlock_irqrestore(&eth->irq_lock, flags);
380 }
381
382 static inline void mtk_irq_enable(struct mtk_eth *eth,
383                                   unsigned reg, u32 mask)
384 {
385         unsigned long flags;
386         u32 val;
387
388         spin_lock_irqsave(&eth->irq_lock, flags);
389         val = mtk_r32(eth, reg);
390         mtk_w32(eth, val | mask, reg);
391         spin_unlock_irqrestore(&eth->irq_lock, flags);
392 }
393
394 static int mtk_set_mac_address(struct net_device *dev, void *p)
395 {
396         int ret = eth_mac_addr(dev, p);
397         struct mtk_mac *mac = netdev_priv(dev);
398         const char *macaddr = dev->dev_addr;
399
400         if (ret)
401                 return ret;
402
403         if (unlikely(test_bit(MTK_RESETTING, &mac->hw->state)))
404                 return -EBUSY;
405
406         spin_lock_bh(&mac->hw->page_lock);
407         mtk_w32(mac->hw, (macaddr[0] << 8) | macaddr[1],
408                 MTK_GDMA_MAC_ADRH(mac->id));
409         mtk_w32(mac->hw, (macaddr[2] << 24) | (macaddr[3] << 16) |
410                 (macaddr[4] << 8) | macaddr[5],
411                 MTK_GDMA_MAC_ADRL(mac->id));
412         spin_unlock_bh(&mac->hw->page_lock);
413
414         return 0;
415 }
416
417 void mtk_stats_update_mac(struct mtk_mac *mac)
418 {
419         struct mtk_hw_stats *hw_stats = mac->hw_stats;
420         unsigned int base = MTK_GDM1_TX_GBCNT;
421         u64 stats;
422
423         base += hw_stats->reg_offset;
424
425         u64_stats_update_begin(&hw_stats->syncp);
426
427         hw_stats->rx_bytes += mtk_r32(mac->hw, base);
428         stats =  mtk_r32(mac->hw, base + 0x04);
429         if (stats)
430                 hw_stats->rx_bytes += (stats << 32);
431         hw_stats->rx_packets += mtk_r32(mac->hw, base + 0x08);
432         hw_stats->rx_overflow += mtk_r32(mac->hw, base + 0x10);
433         hw_stats->rx_fcs_errors += mtk_r32(mac->hw, base + 0x14);
434         hw_stats->rx_short_errors += mtk_r32(mac->hw, base + 0x18);
435         hw_stats->rx_long_errors += mtk_r32(mac->hw, base + 0x1c);
436         hw_stats->rx_checksum_errors += mtk_r32(mac->hw, base + 0x20);
437         hw_stats->rx_flow_control_packets +=
438                                         mtk_r32(mac->hw, base + 0x24);
439         hw_stats->tx_skip += mtk_r32(mac->hw, base + 0x28);
440         hw_stats->tx_collisions += mtk_r32(mac->hw, base + 0x2c);
441         hw_stats->tx_bytes += mtk_r32(mac->hw, base + 0x30);
442         stats =  mtk_r32(mac->hw, base + 0x34);
443         if (stats)
444                 hw_stats->tx_bytes += (stats << 32);
445         hw_stats->tx_packets += mtk_r32(mac->hw, base + 0x38);
446         u64_stats_update_end(&hw_stats->syncp);
447 }
448
449 static void mtk_stats_update(struct mtk_eth *eth)
450 {
451         int i;
452
453         for (i = 0; i < MTK_MAC_COUNT; i++) {
454                 if (!eth->mac[i] || !eth->mac[i]->hw_stats)
455                         continue;
456                 if (spin_trylock(&eth->mac[i]->hw_stats->stats_lock)) {
457                         mtk_stats_update_mac(eth->mac[i]);
458                         spin_unlock(&eth->mac[i]->hw_stats->stats_lock);
459                 }
460         }
461 }
462
463 static struct rtnl_link_stats64 *mtk_get_stats64(struct net_device *dev,
464                                         struct rtnl_link_stats64 *storage)
465 {
466         struct mtk_mac *mac = netdev_priv(dev);
467         struct mtk_hw_stats *hw_stats = mac->hw_stats;
468         unsigned int start;
469
470         if (netif_running(dev) && netif_device_present(dev)) {
471                 if (spin_trylock(&hw_stats->stats_lock)) {
472                         mtk_stats_update_mac(mac);
473                         spin_unlock(&hw_stats->stats_lock);
474                 }
475         }
476
477         do {
478                 start = u64_stats_fetch_begin_irq(&hw_stats->syncp);
479                 storage->rx_packets = hw_stats->rx_packets;
480                 storage->tx_packets = hw_stats->tx_packets;
481                 storage->rx_bytes = hw_stats->rx_bytes;
482                 storage->tx_bytes = hw_stats->tx_bytes;
483                 storage->collisions = hw_stats->tx_collisions;
484                 storage->rx_length_errors = hw_stats->rx_short_errors +
485                         hw_stats->rx_long_errors;
486                 storage->rx_over_errors = hw_stats->rx_overflow;
487                 storage->rx_crc_errors = hw_stats->rx_fcs_errors;
488                 storage->rx_errors = hw_stats->rx_checksum_errors;
489                 storage->tx_aborted_errors = hw_stats->tx_skip;
490         } while (u64_stats_fetch_retry_irq(&hw_stats->syncp, start));
491
492         storage->tx_errors = dev->stats.tx_errors;
493         storage->rx_dropped = dev->stats.rx_dropped;
494         storage->tx_dropped = dev->stats.tx_dropped;
495
496         return storage;
497 }
498
499 static inline int mtk_max_frag_size(int mtu)
500 {
501         /* make sure buf_size will be at least MTK_MAX_RX_LENGTH */
502         if (mtu + MTK_RX_ETH_HLEN < MTK_MAX_RX_LENGTH)
503                 mtu = MTK_MAX_RX_LENGTH - MTK_RX_ETH_HLEN;
504
505         return SKB_DATA_ALIGN(MTK_RX_HLEN + mtu) +
506                 SKB_DATA_ALIGN(sizeof(struct skb_shared_info));
507 }
508
509 static inline int mtk_max_buf_size(int frag_size)
510 {
511         int buf_size = frag_size - NET_SKB_PAD - NET_IP_ALIGN -
512                        SKB_DATA_ALIGN(sizeof(struct skb_shared_info));
513
514         WARN_ON(buf_size < MTK_MAX_RX_LENGTH);
515
516         return buf_size;
517 }
518
519 static inline void mtk_rx_get_desc(struct mtk_rx_dma *rxd,
520                                    struct mtk_rx_dma *dma_rxd)
521 {
522         rxd->rxd1 = READ_ONCE(dma_rxd->rxd1);
523         rxd->rxd2 = READ_ONCE(dma_rxd->rxd2);
524         rxd->rxd3 = READ_ONCE(dma_rxd->rxd3);
525         rxd->rxd4 = READ_ONCE(dma_rxd->rxd4);
526 }
527
528 /* the qdma core needs scratch memory to be setup */
529 static int mtk_init_fq_dma(struct mtk_eth *eth)
530 {
531         dma_addr_t phy_ring_tail;
532         int cnt = MTK_DMA_SIZE;
533         dma_addr_t dma_addr;
534         int i;
535
536         eth->scratch_ring = dma_alloc_coherent(eth->dev,
537                                                cnt * sizeof(struct mtk_tx_dma),
538                                                &eth->phy_scratch_ring,
539                                                GFP_ATOMIC | __GFP_ZERO);
540         if (unlikely(!eth->scratch_ring))
541                 return -ENOMEM;
542
543         eth->scratch_head = kcalloc(cnt, MTK_QDMA_PAGE_SIZE,
544                                     GFP_KERNEL);
545         if (unlikely(!eth->scratch_head))
546                 return -ENOMEM;
547
548         dma_addr = dma_map_single(eth->dev,
549                                   eth->scratch_head, cnt * MTK_QDMA_PAGE_SIZE,
550                                   DMA_FROM_DEVICE);
551         if (unlikely(dma_mapping_error(eth->dev, dma_addr)))
552                 return -ENOMEM;
553
554         memset(eth->scratch_ring, 0x0, sizeof(struct mtk_tx_dma) * cnt);
555         phy_ring_tail = eth->phy_scratch_ring +
556                         (sizeof(struct mtk_tx_dma) * (cnt - 1));
557
558         for (i = 0; i < cnt; i++) {
559                 eth->scratch_ring[i].txd1 =
560                                         (dma_addr + (i * MTK_QDMA_PAGE_SIZE));
561                 if (i < cnt - 1)
562                         eth->scratch_ring[i].txd2 = (eth->phy_scratch_ring +
563                                 ((i + 1) * sizeof(struct mtk_tx_dma)));
564                 eth->scratch_ring[i].txd3 = TX_DMA_SDL(MTK_QDMA_PAGE_SIZE);
565         }
566
567         mtk_w32(eth, eth->phy_scratch_ring, MTK_QDMA_FQ_HEAD);
568         mtk_w32(eth, phy_ring_tail, MTK_QDMA_FQ_TAIL);
569         mtk_w32(eth, (cnt << 16) | cnt, MTK_QDMA_FQ_CNT);
570         mtk_w32(eth, MTK_QDMA_PAGE_SIZE << 16, MTK_QDMA_FQ_BLEN);
571
572         return 0;
573 }
574
575 static inline void *mtk_qdma_phys_to_virt(struct mtk_tx_ring *ring, u32 desc)
576 {
577         void *ret = ring->dma;
578
579         return ret + (desc - ring->phys);
580 }
581
582 static inline struct mtk_tx_buf *mtk_desc_to_tx_buf(struct mtk_tx_ring *ring,
583                                                     struct mtk_tx_dma *txd)
584 {
585         int idx = txd - ring->dma;
586
587         return &ring->buf[idx];
588 }
589
590 static void mtk_tx_unmap(struct mtk_eth *eth, struct mtk_tx_buf *tx_buf)
591 {
592         if (tx_buf->flags & MTK_TX_FLAGS_SINGLE0) {
593                 dma_unmap_single(eth->dev,
594                                  dma_unmap_addr(tx_buf, dma_addr0),
595                                  dma_unmap_len(tx_buf, dma_len0),
596                                  DMA_TO_DEVICE);
597         } else if (tx_buf->flags & MTK_TX_FLAGS_PAGE0) {
598                 dma_unmap_page(eth->dev,
599                                dma_unmap_addr(tx_buf, dma_addr0),
600                                dma_unmap_len(tx_buf, dma_len0),
601                                DMA_TO_DEVICE);
602         }
603         tx_buf->flags = 0;
604         if (tx_buf->skb &&
605             (tx_buf->skb != (struct sk_buff *)MTK_DMA_DUMMY_DESC))
606                 dev_kfree_skb_any(tx_buf->skb);
607         tx_buf->skb = NULL;
608 }
609
610 static int mtk_tx_map(struct sk_buff *skb, struct net_device *dev,
611                       int tx_num, struct mtk_tx_ring *ring, bool gso)
612 {
613         struct mtk_mac *mac = netdev_priv(dev);
614         struct mtk_eth *eth = mac->hw;
615         struct mtk_tx_dma *itxd, *txd;
616         struct mtk_tx_buf *tx_buf;
617         dma_addr_t mapped_addr;
618         unsigned int nr_frags;
619         int i, n_desc = 1;
620         u32 txd4 = 0, fport;
621
622         itxd = ring->next_free;
623         if (itxd == ring->last_free)
624                 return -ENOMEM;
625
626         /* set the forward port */
627         fport = (mac->id + 1) << TX_DMA_FPORT_SHIFT;
628         txd4 |= fport;
629
630         tx_buf = mtk_desc_to_tx_buf(ring, itxd);
631         memset(tx_buf, 0, sizeof(*tx_buf));
632
633         if (gso)
634                 txd4 |= TX_DMA_TSO;
635
636         /* TX Checksum offload */
637         if (skb->ip_summed == CHECKSUM_PARTIAL)
638                 txd4 |= TX_DMA_CHKSUM;
639
640         /* VLAN header offload */
641         if (skb_vlan_tag_present(skb))
642                 txd4 |= TX_DMA_INS_VLAN | skb_vlan_tag_get(skb);
643
644         mapped_addr = dma_map_single(eth->dev, skb->data,
645                                      skb_headlen(skb), DMA_TO_DEVICE);
646         if (unlikely(dma_mapping_error(eth->dev, mapped_addr)))
647                 return -ENOMEM;
648
649         WRITE_ONCE(itxd->txd1, mapped_addr);
650         tx_buf->flags |= MTK_TX_FLAGS_SINGLE0;
651         dma_unmap_addr_set(tx_buf, dma_addr0, mapped_addr);
652         dma_unmap_len_set(tx_buf, dma_len0, skb_headlen(skb));
653
654         /* TX SG offload */
655         txd = itxd;
656         nr_frags = skb_shinfo(skb)->nr_frags;
657         for (i = 0; i < nr_frags; i++) {
658                 struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i];
659                 unsigned int offset = 0;
660                 int frag_size = skb_frag_size(frag);
661
662                 while (frag_size) {
663                         bool last_frag = false;
664                         unsigned int frag_map_size;
665
666                         txd = mtk_qdma_phys_to_virt(ring, txd->txd2);
667                         if (txd == ring->last_free)
668                                 goto err_dma;
669
670                         n_desc++;
671                         frag_map_size = min(frag_size, MTK_TX_DMA_BUF_LEN);
672                         mapped_addr = skb_frag_dma_map(eth->dev, frag, offset,
673                                                        frag_map_size,
674                                                        DMA_TO_DEVICE);
675                         if (unlikely(dma_mapping_error(eth->dev, mapped_addr)))
676                                 goto err_dma;
677
678                         if (i == nr_frags - 1 &&
679                             (frag_size - frag_map_size) == 0)
680                                 last_frag = true;
681
682                         WRITE_ONCE(txd->txd1, mapped_addr);
683                         WRITE_ONCE(txd->txd3, (TX_DMA_SWC |
684                                                TX_DMA_PLEN0(frag_map_size) |
685                                                last_frag * TX_DMA_LS0));
686                         WRITE_ONCE(txd->txd4, fport);
687
688                         tx_buf->skb = (struct sk_buff *)MTK_DMA_DUMMY_DESC;
689                         tx_buf = mtk_desc_to_tx_buf(ring, txd);
690                         memset(tx_buf, 0, sizeof(*tx_buf));
691
692                         tx_buf->flags |= MTK_TX_FLAGS_PAGE0;
693                         dma_unmap_addr_set(tx_buf, dma_addr0, mapped_addr);
694                         dma_unmap_len_set(tx_buf, dma_len0, frag_map_size);
695                         frag_size -= frag_map_size;
696                         offset += frag_map_size;
697                 }
698         }
699
700         /* store skb to cleanup */
701         tx_buf->skb = skb;
702
703         WRITE_ONCE(itxd->txd4, txd4);
704         WRITE_ONCE(itxd->txd3, (TX_DMA_SWC | TX_DMA_PLEN0(skb_headlen(skb)) |
705                                 (!nr_frags * TX_DMA_LS0)));
706
707         netdev_sent_queue(dev, skb->len);
708         skb_tx_timestamp(skb);
709
710         ring->next_free = mtk_qdma_phys_to_virt(ring, txd->txd2);
711         atomic_sub(n_desc, &ring->free_count);
712
713         /* make sure that all changes to the dma ring are flushed before we
714          * continue
715          */
716         wmb();
717
718         if (netif_xmit_stopped(netdev_get_tx_queue(dev, 0)) || !skb->xmit_more)
719                 mtk_w32(eth, txd->txd2, MTK_QTX_CTX_PTR);
720
721         return 0;
722
723 err_dma:
724         do {
725                 tx_buf = mtk_desc_to_tx_buf(ring, itxd);
726
727                 /* unmap dma */
728                 mtk_tx_unmap(eth, tx_buf);
729
730                 itxd->txd3 = TX_DMA_LS0 | TX_DMA_OWNER_CPU;
731                 itxd = mtk_qdma_phys_to_virt(ring, itxd->txd2);
732         } while (itxd != txd);
733
734         return -ENOMEM;
735 }
736
737 static inline int mtk_cal_txd_req(struct sk_buff *skb)
738 {
739         int i, nfrags;
740         struct skb_frag_struct *frag;
741
742         nfrags = 1;
743         if (skb_is_gso(skb)) {
744                 for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
745                         frag = &skb_shinfo(skb)->frags[i];
746                         nfrags += DIV_ROUND_UP(frag->size, MTK_TX_DMA_BUF_LEN);
747                 }
748         } else {
749                 nfrags += skb_shinfo(skb)->nr_frags;
750         }
751
752         return nfrags;
753 }
754
755 static int mtk_queue_stopped(struct mtk_eth *eth)
756 {
757         int i;
758
759         for (i = 0; i < MTK_MAC_COUNT; i++) {
760                 if (!eth->netdev[i])
761                         continue;
762                 if (netif_queue_stopped(eth->netdev[i]))
763                         return 1;
764         }
765
766         return 0;
767 }
768
769 static void mtk_wake_queue(struct mtk_eth *eth)
770 {
771         int i;
772
773         for (i = 0; i < MTK_MAC_COUNT; i++) {
774                 if (!eth->netdev[i])
775                         continue;
776                 netif_wake_queue(eth->netdev[i]);
777         }
778 }
779
780 static void mtk_stop_queue(struct mtk_eth *eth)
781 {
782         int i;
783
784         for (i = 0; i < MTK_MAC_COUNT; i++) {
785                 if (!eth->netdev[i])
786                         continue;
787                 netif_stop_queue(eth->netdev[i]);
788         }
789 }
790
791 static int mtk_start_xmit(struct sk_buff *skb, struct net_device *dev)
792 {
793         struct mtk_mac *mac = netdev_priv(dev);
794         struct mtk_eth *eth = mac->hw;
795         struct mtk_tx_ring *ring = &eth->tx_ring;
796         struct net_device_stats *stats = &dev->stats;
797         bool gso = false;
798         int tx_num;
799
800         /* normally we can rely on the stack not calling this more than once,
801          * however we have 2 queues running on the same ring so we need to lock
802          * the ring access
803          */
804         spin_lock(&eth->page_lock);
805
806         if (unlikely(test_bit(MTK_RESETTING, &eth->state)))
807                 goto drop;
808
809         tx_num = mtk_cal_txd_req(skb);
810         if (unlikely(atomic_read(&ring->free_count) <= tx_num)) {
811                 mtk_stop_queue(eth);
812                 netif_err(eth, tx_queued, dev,
813                           "Tx Ring full when queue awake!\n");
814                 spin_unlock(&eth->page_lock);
815                 return NETDEV_TX_BUSY;
816         }
817
818         /* TSO: fill MSS info in tcp checksum field */
819         if (skb_is_gso(skb)) {
820                 if (skb_cow_head(skb, 0)) {
821                         netif_warn(eth, tx_err, dev,
822                                    "GSO expand head fail.\n");
823                         goto drop;
824                 }
825
826                 if (skb_shinfo(skb)->gso_type &
827                                 (SKB_GSO_TCPV4 | SKB_GSO_TCPV6)) {
828                         gso = true;
829                         tcp_hdr(skb)->check = htons(skb_shinfo(skb)->gso_size);
830                 }
831         }
832
833         if (mtk_tx_map(skb, dev, tx_num, ring, gso) < 0)
834                 goto drop;
835
836         if (unlikely(atomic_read(&ring->free_count) <= ring->thresh))
837                 mtk_stop_queue(eth);
838
839         spin_unlock(&eth->page_lock);
840
841         return NETDEV_TX_OK;
842
843 drop:
844         spin_unlock(&eth->page_lock);
845         stats->tx_dropped++;
846         dev_kfree_skb(skb);
847         return NETDEV_TX_OK;
848 }
849
850 static struct mtk_rx_ring *mtk_get_rx_ring(struct mtk_eth *eth)
851 {
852         int i;
853         struct mtk_rx_ring *ring;
854         int idx;
855
856         if (!eth->hwlro)
857                 return &eth->rx_ring[0];
858
859         for (i = 0; i < MTK_MAX_RX_RING_NUM; i++) {
860                 ring = &eth->rx_ring[i];
861                 idx = NEXT_RX_DESP_IDX(ring->calc_idx, ring->dma_size);
862                 if (ring->dma[idx].rxd2 & RX_DMA_DONE) {
863                         ring->calc_idx_update = true;
864                         return ring;
865                 }
866         }
867
868         return NULL;
869 }
870
871 static void mtk_update_rx_cpu_idx(struct mtk_eth *eth)
872 {
873         struct mtk_rx_ring *ring;
874         int i;
875
876         if (!eth->hwlro) {
877                 ring = &eth->rx_ring[0];
878                 mtk_w32(eth, ring->calc_idx, ring->crx_idx_reg);
879         } else {
880                 for (i = 0; i < MTK_MAX_RX_RING_NUM; i++) {
881                         ring = &eth->rx_ring[i];
882                         if (ring->calc_idx_update) {
883                                 ring->calc_idx_update = false;
884                                 mtk_w32(eth, ring->calc_idx, ring->crx_idx_reg);
885                         }
886                 }
887         }
888 }
889
890 static int mtk_poll_rx(struct napi_struct *napi, int budget,
891                        struct mtk_eth *eth)
892 {
893         struct mtk_rx_ring *ring;
894         int idx;
895         struct sk_buff *skb;
896         u8 *data, *new_data;
897         struct mtk_rx_dma *rxd, trxd;
898         int done = 0;
899
900         while (done < budget) {
901                 struct net_device *netdev;
902                 unsigned int pktlen;
903                 dma_addr_t dma_addr;
904                 int mac = 0;
905
906                 ring = mtk_get_rx_ring(eth);
907                 if (unlikely(!ring))
908                         goto rx_done;
909
910                 idx = NEXT_RX_DESP_IDX(ring->calc_idx, ring->dma_size);
911                 rxd = &ring->dma[idx];
912                 data = ring->data[idx];
913
914                 mtk_rx_get_desc(&trxd, rxd);
915                 if (!(trxd.rxd2 & RX_DMA_DONE))
916                         break;
917
918                 /* find out which mac the packet come from. values start at 1 */
919                 mac = (trxd.rxd4 >> RX_DMA_FPORT_SHIFT) &
920                       RX_DMA_FPORT_MASK;
921                 mac--;
922
923                 netdev = eth->netdev[mac];
924
925                 if (unlikely(test_bit(MTK_RESETTING, &eth->state)))
926                         goto release_desc;
927
928                 /* alloc new buffer */
929                 new_data = napi_alloc_frag(ring->frag_size);
930                 if (unlikely(!new_data)) {
931                         netdev->stats.rx_dropped++;
932                         goto release_desc;
933                 }
934                 dma_addr = dma_map_single(eth->dev,
935                                           new_data + NET_SKB_PAD,
936                                           ring->buf_size,
937                                           DMA_FROM_DEVICE);
938                 if (unlikely(dma_mapping_error(eth->dev, dma_addr))) {
939                         skb_free_frag(new_data);
940                         netdev->stats.rx_dropped++;
941                         goto release_desc;
942                 }
943
944                 /* receive data */
945                 skb = build_skb(data, ring->frag_size);
946                 if (unlikely(!skb)) {
947                         skb_free_frag(new_data);
948                         netdev->stats.rx_dropped++;
949                         goto release_desc;
950                 }
951                 skb_reserve(skb, NET_SKB_PAD + NET_IP_ALIGN);
952
953                 dma_unmap_single(eth->dev, trxd.rxd1,
954                                  ring->buf_size, DMA_FROM_DEVICE);
955                 pktlen = RX_DMA_GET_PLEN0(trxd.rxd2);
956                 skb->dev = netdev;
957                 skb_put(skb, pktlen);
958                 if (trxd.rxd4 & RX_DMA_L4_VALID)
959                         skb->ip_summed = CHECKSUM_UNNECESSARY;
960                 else
961                         skb_checksum_none_assert(skb);
962                 skb->protocol = eth_type_trans(skb, netdev);
963
964                 if (netdev->features & NETIF_F_HW_VLAN_CTAG_RX &&
965                     RX_DMA_VID(trxd.rxd3))
966                         __vlan_hwaccel_put_tag(skb, htons(ETH_P_8021Q),
967                                                RX_DMA_VID(trxd.rxd3));
968                 napi_gro_receive(napi, skb);
969
970                 ring->data[idx] = new_data;
971                 rxd->rxd1 = (unsigned int)dma_addr;
972
973 release_desc:
974                 rxd->rxd2 = RX_DMA_PLEN0(ring->buf_size);
975
976                 ring->calc_idx = idx;
977
978                 done++;
979         }
980
981 rx_done:
982         if (done) {
983                 /* make sure that all changes to the dma ring are flushed before
984                  * we continue
985                  */
986                 wmb();
987                 mtk_update_rx_cpu_idx(eth);
988         }
989
990         return done;
991 }
992
993 static int mtk_poll_tx(struct mtk_eth *eth, int budget)
994 {
995         struct mtk_tx_ring *ring = &eth->tx_ring;
996         struct mtk_tx_dma *desc;
997         struct sk_buff *skb;
998         struct mtk_tx_buf *tx_buf;
999         unsigned int done[MTK_MAX_DEVS];
1000         unsigned int bytes[MTK_MAX_DEVS];
1001         u32 cpu, dma;
1002         static int condition;
1003         int total = 0, i;
1004
1005         memset(done, 0, sizeof(done));
1006         memset(bytes, 0, sizeof(bytes));
1007
1008         cpu = mtk_r32(eth, MTK_QTX_CRX_PTR);
1009         dma = mtk_r32(eth, MTK_QTX_DRX_PTR);
1010
1011         desc = mtk_qdma_phys_to_virt(ring, cpu);
1012
1013         while ((cpu != dma) && budget) {
1014                 u32 next_cpu = desc->txd2;
1015                 int mac;
1016
1017                 desc = mtk_qdma_phys_to_virt(ring, desc->txd2);
1018                 if ((desc->txd3 & TX_DMA_OWNER_CPU) == 0)
1019                         break;
1020
1021                 mac = (desc->txd4 >> TX_DMA_FPORT_SHIFT) &
1022                        TX_DMA_FPORT_MASK;
1023                 mac--;
1024
1025                 tx_buf = mtk_desc_to_tx_buf(ring, desc);
1026                 skb = tx_buf->skb;
1027                 if (!skb) {
1028                         condition = 1;
1029                         break;
1030                 }
1031
1032                 if (skb != (struct sk_buff *)MTK_DMA_DUMMY_DESC) {
1033                         bytes[mac] += skb->len;
1034                         done[mac]++;
1035                         budget--;
1036                 }
1037                 mtk_tx_unmap(eth, tx_buf);
1038
1039                 ring->last_free = desc;
1040                 atomic_inc(&ring->free_count);
1041
1042                 cpu = next_cpu;
1043         }
1044
1045         mtk_w32(eth, cpu, MTK_QTX_CRX_PTR);
1046
1047         for (i = 0; i < MTK_MAC_COUNT; i++) {
1048                 if (!eth->netdev[i] || !done[i])
1049                         continue;
1050                 netdev_completed_queue(eth->netdev[i], done[i], bytes[i]);
1051                 total += done[i];
1052         }
1053
1054         if (mtk_queue_stopped(eth) &&
1055             (atomic_read(&ring->free_count) > ring->thresh))
1056                 mtk_wake_queue(eth);
1057
1058         return total;
1059 }
1060
1061 static void mtk_handle_status_irq(struct mtk_eth *eth)
1062 {
1063         u32 status2 = mtk_r32(eth, MTK_INT_STATUS2);
1064
1065         if (unlikely(status2 & (MTK_GDM1_AF | MTK_GDM2_AF))) {
1066                 mtk_stats_update(eth);
1067                 mtk_w32(eth, (MTK_GDM1_AF | MTK_GDM2_AF),
1068                         MTK_INT_STATUS2);
1069         }
1070 }
1071
1072 static int mtk_napi_tx(struct napi_struct *napi, int budget)
1073 {
1074         struct mtk_eth *eth = container_of(napi, struct mtk_eth, tx_napi);
1075         u32 status, mask;
1076         int tx_done = 0;
1077
1078         mtk_handle_status_irq(eth);
1079         mtk_w32(eth, MTK_TX_DONE_INT, MTK_QMTK_INT_STATUS);
1080         tx_done = mtk_poll_tx(eth, budget);
1081
1082         if (unlikely(netif_msg_intr(eth))) {
1083                 status = mtk_r32(eth, MTK_QMTK_INT_STATUS);
1084                 mask = mtk_r32(eth, MTK_QDMA_INT_MASK);
1085                 dev_info(eth->dev,
1086                          "done tx %d, intr 0x%08x/0x%x\n",
1087                          tx_done, status, mask);
1088         }
1089
1090         if (tx_done == budget)
1091                 return budget;
1092
1093         status = mtk_r32(eth, MTK_QMTK_INT_STATUS);
1094         if (status & MTK_TX_DONE_INT)
1095                 return budget;
1096
1097         napi_complete(napi);
1098         mtk_irq_enable(eth, MTK_QDMA_INT_MASK, MTK_TX_DONE_INT);
1099
1100         return tx_done;
1101 }
1102
1103 static int mtk_napi_rx(struct napi_struct *napi, int budget)
1104 {
1105         struct mtk_eth *eth = container_of(napi, struct mtk_eth, rx_napi);
1106         u32 status, mask;
1107         int rx_done = 0;
1108         int remain_budget = budget;
1109
1110         mtk_handle_status_irq(eth);
1111
1112 poll_again:
1113         mtk_w32(eth, MTK_RX_DONE_INT, MTK_PDMA_INT_STATUS);
1114         rx_done = mtk_poll_rx(napi, remain_budget, eth);
1115
1116         if (unlikely(netif_msg_intr(eth))) {
1117                 status = mtk_r32(eth, MTK_PDMA_INT_STATUS);
1118                 mask = mtk_r32(eth, MTK_PDMA_INT_MASK);
1119                 dev_info(eth->dev,
1120                          "done rx %d, intr 0x%08x/0x%x\n",
1121                          rx_done, status, mask);
1122         }
1123         if (rx_done == remain_budget)
1124                 return budget;
1125
1126         status = mtk_r32(eth, MTK_PDMA_INT_STATUS);
1127         if (status & MTK_RX_DONE_INT) {
1128                 remain_budget -= rx_done;
1129                 goto poll_again;
1130         }
1131         napi_complete(napi);
1132         mtk_irq_enable(eth, MTK_PDMA_INT_MASK, MTK_RX_DONE_INT);
1133
1134         return rx_done + budget - remain_budget;
1135 }
1136
1137 static int mtk_tx_alloc(struct mtk_eth *eth)
1138 {
1139         struct mtk_tx_ring *ring = &eth->tx_ring;
1140         int i, sz = sizeof(*ring->dma);
1141
1142         ring->buf = kcalloc(MTK_DMA_SIZE, sizeof(*ring->buf),
1143                                GFP_KERNEL);
1144         if (!ring->buf)
1145                 goto no_tx_mem;
1146
1147         ring->dma = dma_alloc_coherent(eth->dev,
1148                                           MTK_DMA_SIZE * sz,
1149                                           &ring->phys,
1150                                           GFP_ATOMIC | __GFP_ZERO);
1151         if (!ring->dma)
1152                 goto no_tx_mem;
1153
1154         memset(ring->dma, 0, MTK_DMA_SIZE * sz);
1155         for (i = 0; i < MTK_DMA_SIZE; i++) {
1156                 int next = (i + 1) % MTK_DMA_SIZE;
1157                 u32 next_ptr = ring->phys + next * sz;
1158
1159                 ring->dma[i].txd2 = next_ptr;
1160                 ring->dma[i].txd3 = TX_DMA_LS0 | TX_DMA_OWNER_CPU;
1161         }
1162
1163         atomic_set(&ring->free_count, MTK_DMA_SIZE - 2);
1164         ring->next_free = &ring->dma[0];
1165         ring->last_free = &ring->dma[MTK_DMA_SIZE - 1];
1166         ring->thresh = MAX_SKB_FRAGS;
1167
1168         /* make sure that all changes to the dma ring are flushed before we
1169          * continue
1170          */
1171         wmb();
1172
1173         mtk_w32(eth, ring->phys, MTK_QTX_CTX_PTR);
1174         mtk_w32(eth, ring->phys, MTK_QTX_DTX_PTR);
1175         mtk_w32(eth,
1176                 ring->phys + ((MTK_DMA_SIZE - 1) * sz),
1177                 MTK_QTX_CRX_PTR);
1178         mtk_w32(eth,
1179                 ring->phys + ((MTK_DMA_SIZE - 1) * sz),
1180                 MTK_QTX_DRX_PTR);
1181         mtk_w32(eth, (QDMA_RES_THRES << 8) | QDMA_RES_THRES, MTK_QTX_CFG(0));
1182
1183         return 0;
1184
1185 no_tx_mem:
1186         return -ENOMEM;
1187 }
1188
1189 static void mtk_tx_clean(struct mtk_eth *eth)
1190 {
1191         struct mtk_tx_ring *ring = &eth->tx_ring;
1192         int i;
1193
1194         if (ring->buf) {
1195                 for (i = 0; i < MTK_DMA_SIZE; i++)
1196                         mtk_tx_unmap(eth, &ring->buf[i]);
1197                 kfree(ring->buf);
1198                 ring->buf = NULL;
1199         }
1200
1201         if (ring->dma) {
1202                 dma_free_coherent(eth->dev,
1203                                   MTK_DMA_SIZE * sizeof(*ring->dma),
1204                                   ring->dma,
1205                                   ring->phys);
1206                 ring->dma = NULL;
1207         }
1208 }
1209
1210 static int mtk_rx_alloc(struct mtk_eth *eth, int ring_no, int rx_flag)
1211 {
1212         struct mtk_rx_ring *ring = &eth->rx_ring[ring_no];
1213         int rx_data_len, rx_dma_size;
1214         int i;
1215
1216         if (rx_flag == MTK_RX_FLAGS_HWLRO) {
1217                 rx_data_len = MTK_MAX_LRO_RX_LENGTH;
1218                 rx_dma_size = MTK_HW_LRO_DMA_SIZE;
1219         } else {
1220                 rx_data_len = ETH_DATA_LEN;
1221                 rx_dma_size = MTK_DMA_SIZE;
1222         }
1223
1224         ring->frag_size = mtk_max_frag_size(rx_data_len);
1225         ring->buf_size = mtk_max_buf_size(ring->frag_size);
1226         ring->data = kcalloc(rx_dma_size, sizeof(*ring->data),
1227                              GFP_KERNEL);
1228         if (!ring->data)
1229                 return -ENOMEM;
1230
1231         for (i = 0; i < rx_dma_size; i++) {
1232                 ring->data[i] = netdev_alloc_frag(ring->frag_size);
1233                 if (!ring->data[i])
1234                         return -ENOMEM;
1235         }
1236
1237         ring->dma = dma_alloc_coherent(eth->dev,
1238                                        rx_dma_size * sizeof(*ring->dma),
1239                                        &ring->phys,
1240                                        GFP_ATOMIC | __GFP_ZERO);
1241         if (!ring->dma)
1242                 return -ENOMEM;
1243
1244         for (i = 0; i < rx_dma_size; i++) {
1245                 dma_addr_t dma_addr = dma_map_single(eth->dev,
1246                                 ring->data[i] + NET_SKB_PAD,
1247                                 ring->buf_size,
1248                                 DMA_FROM_DEVICE);
1249                 if (unlikely(dma_mapping_error(eth->dev, dma_addr)))
1250                         return -ENOMEM;
1251                 ring->dma[i].rxd1 = (unsigned int)dma_addr;
1252
1253                 ring->dma[i].rxd2 = RX_DMA_PLEN0(ring->buf_size);
1254         }
1255         ring->dma_size = rx_dma_size;
1256         ring->calc_idx_update = false;
1257         ring->calc_idx = rx_dma_size - 1;
1258         ring->crx_idx_reg = MTK_PRX_CRX_IDX_CFG(ring_no);
1259         /* make sure that all changes to the dma ring are flushed before we
1260          * continue
1261          */
1262         wmb();
1263
1264         mtk_w32(eth, ring->phys, MTK_PRX_BASE_PTR_CFG(ring_no));
1265         mtk_w32(eth, rx_dma_size, MTK_PRX_MAX_CNT_CFG(ring_no));
1266         mtk_w32(eth, ring->calc_idx, ring->crx_idx_reg);
1267         mtk_w32(eth, MTK_PST_DRX_IDX_CFG(ring_no), MTK_PDMA_RST_IDX);
1268
1269         return 0;
1270 }
1271
1272 static void mtk_rx_clean(struct mtk_eth *eth, int ring_no)
1273 {
1274         struct mtk_rx_ring *ring = &eth->rx_ring[ring_no];
1275         int i;
1276
1277         if (ring->data && ring->dma) {
1278                 for (i = 0; i < ring->dma_size; i++) {
1279                         if (!ring->data[i])
1280                                 continue;
1281                         if (!ring->dma[i].rxd1)
1282                                 continue;
1283                         dma_unmap_single(eth->dev,
1284                                          ring->dma[i].rxd1,
1285                                          ring->buf_size,
1286                                          DMA_FROM_DEVICE);
1287                         skb_free_frag(ring->data[i]);
1288                 }
1289                 kfree(ring->data);
1290                 ring->data = NULL;
1291         }
1292
1293         if (ring->dma) {
1294                 dma_free_coherent(eth->dev,
1295                                   ring->dma_size * sizeof(*ring->dma),
1296                                   ring->dma,
1297                                   ring->phys);
1298                 ring->dma = NULL;
1299         }
1300 }
1301
1302 static int mtk_hwlro_rx_init(struct mtk_eth *eth)
1303 {
1304         int i;
1305         u32 ring_ctrl_dw1 = 0, ring_ctrl_dw2 = 0, ring_ctrl_dw3 = 0;
1306         u32 lro_ctrl_dw0 = 0, lro_ctrl_dw3 = 0;
1307
1308         /* set LRO rings to auto-learn modes */
1309         ring_ctrl_dw2 |= MTK_RING_AUTO_LERAN_MODE;
1310
1311         /* validate LRO ring */
1312         ring_ctrl_dw2 |= MTK_RING_VLD;
1313
1314         /* set AGE timer (unit: 20us) */
1315         ring_ctrl_dw2 |= MTK_RING_AGE_TIME_H;
1316         ring_ctrl_dw1 |= MTK_RING_AGE_TIME_L;
1317
1318         /* set max AGG timer (unit: 20us) */
1319         ring_ctrl_dw2 |= MTK_RING_MAX_AGG_TIME;
1320
1321         /* set max LRO AGG count */
1322         ring_ctrl_dw2 |= MTK_RING_MAX_AGG_CNT_L;
1323         ring_ctrl_dw3 |= MTK_RING_MAX_AGG_CNT_H;
1324
1325         for (i = 1; i < MTK_MAX_RX_RING_NUM; i++) {
1326                 mtk_w32(eth, ring_ctrl_dw1, MTK_LRO_CTRL_DW1_CFG(i));
1327                 mtk_w32(eth, ring_ctrl_dw2, MTK_LRO_CTRL_DW2_CFG(i));
1328                 mtk_w32(eth, ring_ctrl_dw3, MTK_LRO_CTRL_DW3_CFG(i));
1329         }
1330
1331         /* IPv4 checksum update enable */
1332         lro_ctrl_dw0 |= MTK_L3_CKS_UPD_EN;
1333
1334         /* switch priority comparison to packet count mode */
1335         lro_ctrl_dw0 |= MTK_LRO_ALT_PKT_CNT_MODE;
1336
1337         /* bandwidth threshold setting */
1338         mtk_w32(eth, MTK_HW_LRO_BW_THRE, MTK_PDMA_LRO_CTRL_DW2);
1339
1340         /* auto-learn score delta setting */
1341         mtk_w32(eth, MTK_HW_LRO_REPLACE_DELTA, MTK_PDMA_LRO_ALT_SCORE_DELTA);
1342
1343         /* set refresh timer for altering flows to 1 sec. (unit: 20us) */
1344         mtk_w32(eth, (MTK_HW_LRO_TIMER_UNIT << 16) | MTK_HW_LRO_REFRESH_TIME,
1345                 MTK_PDMA_LRO_ALT_REFRESH_TIMER);
1346
1347         /* set HW LRO mode & the max aggregation count for rx packets */
1348         lro_ctrl_dw3 |= MTK_ADMA_MODE | (MTK_HW_LRO_MAX_AGG_CNT & 0xff);
1349
1350         /* the minimal remaining room of SDL0 in RXD for lro aggregation */
1351         lro_ctrl_dw3 |= MTK_LRO_MIN_RXD_SDL;
1352
1353         /* enable HW LRO */
1354         lro_ctrl_dw0 |= MTK_LRO_EN;
1355
1356         mtk_w32(eth, lro_ctrl_dw3, MTK_PDMA_LRO_CTRL_DW3);
1357         mtk_w32(eth, lro_ctrl_dw0, MTK_PDMA_LRO_CTRL_DW0);
1358
1359         return 0;
1360 }
1361
1362 static void mtk_hwlro_rx_uninit(struct mtk_eth *eth)
1363 {
1364         int i;
1365         u32 val;
1366
1367         /* relinquish lro rings, flush aggregated packets */
1368         mtk_w32(eth, MTK_LRO_RING_RELINQUISH_REQ, MTK_PDMA_LRO_CTRL_DW0);
1369
1370         /* wait for relinquishments done */
1371         for (i = 0; i < 10; i++) {
1372                 val = mtk_r32(eth, MTK_PDMA_LRO_CTRL_DW0);
1373                 if (val & MTK_LRO_RING_RELINQUISH_DONE) {
1374                         msleep(20);
1375                         continue;
1376                 }
1377                 break;
1378         }
1379
1380         /* invalidate lro rings */
1381         for (i = 1; i < MTK_MAX_RX_RING_NUM; i++)
1382                 mtk_w32(eth, 0, MTK_LRO_CTRL_DW2_CFG(i));
1383
1384         /* disable HW LRO */
1385         mtk_w32(eth, 0, MTK_PDMA_LRO_CTRL_DW0);
1386 }
1387
1388 static void mtk_hwlro_val_ipaddr(struct mtk_eth *eth, int idx, __be32 ip)
1389 {
1390         u32 reg_val;
1391
1392         reg_val = mtk_r32(eth, MTK_LRO_CTRL_DW2_CFG(idx));
1393
1394         /* invalidate the IP setting */
1395         mtk_w32(eth, (reg_val & ~MTK_RING_MYIP_VLD), MTK_LRO_CTRL_DW2_CFG(idx));
1396
1397         mtk_w32(eth, ip, MTK_LRO_DIP_DW0_CFG(idx));
1398
1399         /* validate the IP setting */
1400         mtk_w32(eth, (reg_val | MTK_RING_MYIP_VLD), MTK_LRO_CTRL_DW2_CFG(idx));
1401 }
1402
1403 static void mtk_hwlro_inval_ipaddr(struct mtk_eth *eth, int idx)
1404 {
1405         u32 reg_val;
1406
1407         reg_val = mtk_r32(eth, MTK_LRO_CTRL_DW2_CFG(idx));
1408
1409         /* invalidate the IP setting */
1410         mtk_w32(eth, (reg_val & ~MTK_RING_MYIP_VLD), MTK_LRO_CTRL_DW2_CFG(idx));
1411
1412         mtk_w32(eth, 0, MTK_LRO_DIP_DW0_CFG(idx));
1413 }
1414
1415 static int mtk_hwlro_get_ip_cnt(struct mtk_mac *mac)
1416 {
1417         int cnt = 0;
1418         int i;
1419
1420         for (i = 0; i < MTK_MAX_LRO_IP_CNT; i++) {
1421                 if (mac->hwlro_ip[i])
1422                         cnt++;
1423         }
1424
1425         return cnt;
1426 }
1427
1428 static int mtk_hwlro_add_ipaddr(struct net_device *dev,
1429                                 struct ethtool_rxnfc *cmd)
1430 {
1431         struct ethtool_rx_flow_spec *fsp =
1432                 (struct ethtool_rx_flow_spec *)&cmd->fs;
1433         struct mtk_mac *mac = netdev_priv(dev);
1434         struct mtk_eth *eth = mac->hw;
1435         int hwlro_idx;
1436
1437         if ((fsp->flow_type != TCP_V4_FLOW) ||
1438             (!fsp->h_u.tcp_ip4_spec.ip4dst) ||
1439             (fsp->location > 1))
1440                 return -EINVAL;
1441
1442         mac->hwlro_ip[fsp->location] = htonl(fsp->h_u.tcp_ip4_spec.ip4dst);
1443         hwlro_idx = (mac->id * MTK_MAX_LRO_IP_CNT) + fsp->location;
1444
1445         mac->hwlro_ip_cnt = mtk_hwlro_get_ip_cnt(mac);
1446
1447         mtk_hwlro_val_ipaddr(eth, hwlro_idx, mac->hwlro_ip[fsp->location]);
1448
1449         return 0;
1450 }
1451
1452 static int mtk_hwlro_del_ipaddr(struct net_device *dev,
1453                                 struct ethtool_rxnfc *cmd)
1454 {
1455         struct ethtool_rx_flow_spec *fsp =
1456                 (struct ethtool_rx_flow_spec *)&cmd->fs;
1457         struct mtk_mac *mac = netdev_priv(dev);
1458         struct mtk_eth *eth = mac->hw;
1459         int hwlro_idx;
1460
1461         if (fsp->location > 1)
1462                 return -EINVAL;
1463
1464         mac->hwlro_ip[fsp->location] = 0;
1465         hwlro_idx = (mac->id * MTK_MAX_LRO_IP_CNT) + fsp->location;
1466
1467         mac->hwlro_ip_cnt = mtk_hwlro_get_ip_cnt(mac);
1468
1469         mtk_hwlro_inval_ipaddr(eth, hwlro_idx);
1470
1471         return 0;
1472 }
1473
1474 static void mtk_hwlro_netdev_disable(struct net_device *dev)
1475 {
1476         struct mtk_mac *mac = netdev_priv(dev);
1477         struct mtk_eth *eth = mac->hw;
1478         int i, hwlro_idx;
1479
1480         for (i = 0; i < MTK_MAX_LRO_IP_CNT; i++) {
1481                 mac->hwlro_ip[i] = 0;
1482                 hwlro_idx = (mac->id * MTK_MAX_LRO_IP_CNT) + i;
1483
1484                 mtk_hwlro_inval_ipaddr(eth, hwlro_idx);
1485         }
1486
1487         mac->hwlro_ip_cnt = 0;
1488 }
1489
1490 static int mtk_hwlro_get_fdir_entry(struct net_device *dev,
1491                                     struct ethtool_rxnfc *cmd)
1492 {
1493         struct mtk_mac *mac = netdev_priv(dev);
1494         struct ethtool_rx_flow_spec *fsp =
1495                 (struct ethtool_rx_flow_spec *)&cmd->fs;
1496
1497         /* only tcp dst ipv4 is meaningful, others are meaningless */
1498         fsp->flow_type = TCP_V4_FLOW;
1499         fsp->h_u.tcp_ip4_spec.ip4dst = ntohl(mac->hwlro_ip[fsp->location]);
1500         fsp->m_u.tcp_ip4_spec.ip4dst = 0;
1501
1502         fsp->h_u.tcp_ip4_spec.ip4src = 0;
1503         fsp->m_u.tcp_ip4_spec.ip4src = 0xffffffff;
1504         fsp->h_u.tcp_ip4_spec.psrc = 0;
1505         fsp->m_u.tcp_ip4_spec.psrc = 0xffff;
1506         fsp->h_u.tcp_ip4_spec.pdst = 0;
1507         fsp->m_u.tcp_ip4_spec.pdst = 0xffff;
1508         fsp->h_u.tcp_ip4_spec.tos = 0;
1509         fsp->m_u.tcp_ip4_spec.tos = 0xff;
1510
1511         return 0;
1512 }
1513
1514 static int mtk_hwlro_get_fdir_all(struct net_device *dev,
1515                                   struct ethtool_rxnfc *cmd,
1516                                   u32 *rule_locs)
1517 {
1518         struct mtk_mac *mac = netdev_priv(dev);
1519         int cnt = 0;
1520         int i;
1521
1522         for (i = 0; i < MTK_MAX_LRO_IP_CNT; i++) {
1523                 if (mac->hwlro_ip[i]) {
1524                         rule_locs[cnt] = i;
1525                         cnt++;
1526                 }
1527         }
1528
1529         cmd->rule_cnt = cnt;
1530
1531         return 0;
1532 }
1533
1534 static netdev_features_t mtk_fix_features(struct net_device *dev,
1535                                           netdev_features_t features)
1536 {
1537         if (!(features & NETIF_F_LRO)) {
1538                 struct mtk_mac *mac = netdev_priv(dev);
1539                 int ip_cnt = mtk_hwlro_get_ip_cnt(mac);
1540
1541                 if (ip_cnt) {
1542                         netdev_info(dev, "RX flow is programmed, LRO should keep on\n");
1543
1544                         features |= NETIF_F_LRO;
1545                 }
1546         }
1547
1548         return features;
1549 }
1550
1551 static int mtk_set_features(struct net_device *dev, netdev_features_t features)
1552 {
1553         int err = 0;
1554
1555         if (!((dev->features ^ features) & NETIF_F_LRO))
1556                 return 0;
1557
1558         if (!(features & NETIF_F_LRO))
1559                 mtk_hwlro_netdev_disable(dev);
1560
1561         return err;
1562 }
1563
1564 /* wait for DMA to finish whatever it is doing before we start using it again */
1565 static int mtk_dma_busy_wait(struct mtk_eth *eth)
1566 {
1567         unsigned long t_start = jiffies;
1568
1569         while (1) {
1570                 if (!(mtk_r32(eth, MTK_QDMA_GLO_CFG) &
1571                       (MTK_RX_DMA_BUSY | MTK_TX_DMA_BUSY)))
1572                         return 0;
1573                 if (time_after(jiffies, t_start + MTK_DMA_BUSY_TIMEOUT))
1574                         break;
1575         }
1576
1577         dev_err(eth->dev, "DMA init timeout\n");
1578         return -1;
1579 }
1580
1581 static int mtk_dma_init(struct mtk_eth *eth)
1582 {
1583         int err;
1584         u32 i;
1585
1586         if (mtk_dma_busy_wait(eth))
1587                 return -EBUSY;
1588
1589         /* QDMA needs scratch memory for internal reordering of the
1590          * descriptors
1591          */
1592         err = mtk_init_fq_dma(eth);
1593         if (err)
1594                 return err;
1595
1596         err = mtk_tx_alloc(eth);
1597         if (err)
1598                 return err;
1599
1600         err = mtk_rx_alloc(eth, 0, MTK_RX_FLAGS_NORMAL);
1601         if (err)
1602                 return err;
1603
1604         if (eth->hwlro) {
1605                 for (i = 1; i < MTK_MAX_RX_RING_NUM; i++) {
1606                         err = mtk_rx_alloc(eth, i, MTK_RX_FLAGS_HWLRO);
1607                         if (err)
1608                                 return err;
1609                 }
1610                 err = mtk_hwlro_rx_init(eth);
1611                 if (err)
1612                         return err;
1613         }
1614
1615         /* Enable random early drop and set drop threshold automatically */
1616         mtk_w32(eth, FC_THRES_DROP_MODE | FC_THRES_DROP_EN | FC_THRES_MIN,
1617                 MTK_QDMA_FC_THRES);
1618         mtk_w32(eth, 0x0, MTK_QDMA_HRED2);
1619
1620         return 0;
1621 }
1622
1623 static void mtk_dma_free(struct mtk_eth *eth)
1624 {
1625         int i;
1626
1627         for (i = 0; i < MTK_MAC_COUNT; i++)
1628                 if (eth->netdev[i])
1629                         netdev_reset_queue(eth->netdev[i]);
1630         if (eth->scratch_ring) {
1631                 dma_free_coherent(eth->dev,
1632                                   MTK_DMA_SIZE * sizeof(struct mtk_tx_dma),
1633                                   eth->scratch_ring,
1634                                   eth->phy_scratch_ring);
1635                 eth->scratch_ring = NULL;
1636                 eth->phy_scratch_ring = 0;
1637         }
1638         mtk_tx_clean(eth);
1639         mtk_rx_clean(eth, 0);
1640
1641         if (eth->hwlro) {
1642                 mtk_hwlro_rx_uninit(eth);
1643                 for (i = 1; i < MTK_MAX_RX_RING_NUM; i++)
1644                         mtk_rx_clean(eth, i);
1645         }
1646
1647         kfree(eth->scratch_head);
1648 }
1649
1650 static void mtk_tx_timeout(struct net_device *dev)
1651 {
1652         struct mtk_mac *mac = netdev_priv(dev);
1653         struct mtk_eth *eth = mac->hw;
1654
1655         eth->netdev[mac->id]->stats.tx_errors++;
1656         netif_err(eth, tx_err, dev,
1657                   "transmit timed out\n");
1658         schedule_work(&eth->pending_work);
1659 }
1660
1661 static irqreturn_t mtk_handle_irq_rx(int irq, void *_eth)
1662 {
1663         struct mtk_eth *eth = _eth;
1664
1665         if (likely(napi_schedule_prep(&eth->rx_napi))) {
1666                 __napi_schedule(&eth->rx_napi);
1667                 mtk_irq_disable(eth, MTK_PDMA_INT_MASK, MTK_RX_DONE_INT);
1668         }
1669
1670         return IRQ_HANDLED;
1671 }
1672
1673 static irqreturn_t mtk_handle_irq_tx(int irq, void *_eth)
1674 {
1675         struct mtk_eth *eth = _eth;
1676
1677         if (likely(napi_schedule_prep(&eth->tx_napi))) {
1678                 __napi_schedule(&eth->tx_napi);
1679                 mtk_irq_disable(eth, MTK_QDMA_INT_MASK, MTK_TX_DONE_INT);
1680         }
1681
1682         return IRQ_HANDLED;
1683 }
1684
1685 #ifdef CONFIG_NET_POLL_CONTROLLER
1686 static void mtk_poll_controller(struct net_device *dev)
1687 {
1688         struct mtk_mac *mac = netdev_priv(dev);
1689         struct mtk_eth *eth = mac->hw;
1690
1691         mtk_irq_disable(eth, MTK_QDMA_INT_MASK, MTK_TX_DONE_INT);
1692         mtk_irq_disable(eth, MTK_PDMA_INT_MASK, MTK_RX_DONE_INT);
1693         mtk_handle_irq_rx(eth->irq[2], dev);
1694         mtk_irq_enable(eth, MTK_QDMA_INT_MASK, MTK_TX_DONE_INT);
1695         mtk_irq_enable(eth, MTK_PDMA_INT_MASK, MTK_RX_DONE_INT);
1696 }
1697 #endif
1698
1699 static int mtk_start_dma(struct mtk_eth *eth)
1700 {
1701         int err;
1702
1703         err = mtk_dma_init(eth);
1704         if (err) {
1705                 mtk_dma_free(eth);
1706                 return err;
1707         }
1708
1709         mtk_w32(eth,
1710                 MTK_TX_WB_DDONE | MTK_TX_DMA_EN |
1711                 MTK_DMA_SIZE_16DWORDS | MTK_NDP_CO_PRO,
1712                 MTK_QDMA_GLO_CFG);
1713
1714         mtk_w32(eth,
1715                 MTK_RX_DMA_EN | MTK_RX_2B_OFFSET |
1716                 MTK_RX_BT_32DWORDS | MTK_MULTI_EN,
1717                 MTK_PDMA_GLO_CFG);
1718
1719         return 0;
1720 }
1721
1722 static int mtk_open(struct net_device *dev)
1723 {
1724         struct mtk_mac *mac = netdev_priv(dev);
1725         struct mtk_eth *eth = mac->hw;
1726
1727         /* we run 2 netdevs on the same dma ring so we only bring it up once */
1728         if (!atomic_read(&eth->dma_refcnt)) {
1729                 int err = mtk_start_dma(eth);
1730
1731                 if (err)
1732                         return err;
1733
1734                 napi_enable(&eth->tx_napi);
1735                 napi_enable(&eth->rx_napi);
1736                 mtk_irq_enable(eth, MTK_QDMA_INT_MASK, MTK_TX_DONE_INT);
1737                 mtk_irq_enable(eth, MTK_PDMA_INT_MASK, MTK_RX_DONE_INT);
1738         }
1739         atomic_inc(&eth->dma_refcnt);
1740
1741         phy_start(dev->phydev);
1742         netif_start_queue(dev);
1743
1744         return 0;
1745 }
1746
1747 static void mtk_stop_dma(struct mtk_eth *eth, u32 glo_cfg)
1748 {
1749         u32 val;
1750         int i;
1751
1752         /* stop the dma engine */
1753         spin_lock_bh(&eth->page_lock);
1754         val = mtk_r32(eth, glo_cfg);
1755         mtk_w32(eth, val & ~(MTK_TX_WB_DDONE | MTK_RX_DMA_EN | MTK_TX_DMA_EN),
1756                 glo_cfg);
1757         spin_unlock_bh(&eth->page_lock);
1758
1759         /* wait for dma stop */
1760         for (i = 0; i < 10; i++) {
1761                 val = mtk_r32(eth, glo_cfg);
1762                 if (val & (MTK_TX_DMA_BUSY | MTK_RX_DMA_BUSY)) {
1763                         msleep(20);
1764                         continue;
1765                 }
1766                 break;
1767         }
1768 }
1769
1770 static int mtk_stop(struct net_device *dev)
1771 {
1772         struct mtk_mac *mac = netdev_priv(dev);
1773         struct mtk_eth *eth = mac->hw;
1774
1775         netif_tx_disable(dev);
1776         phy_stop(dev->phydev);
1777
1778         /* only shutdown DMA if this is the last user */
1779         if (!atomic_dec_and_test(&eth->dma_refcnt))
1780                 return 0;
1781
1782         mtk_irq_disable(eth, MTK_QDMA_INT_MASK, MTK_TX_DONE_INT);
1783         mtk_irq_disable(eth, MTK_PDMA_INT_MASK, MTK_RX_DONE_INT);
1784         napi_disable(&eth->tx_napi);
1785         napi_disable(&eth->rx_napi);
1786
1787         mtk_stop_dma(eth, MTK_QDMA_GLO_CFG);
1788         mtk_stop_dma(eth, MTK_PDMA_GLO_CFG);
1789
1790         mtk_dma_free(eth);
1791
1792         return 0;
1793 }
1794
1795 static void ethsys_reset(struct mtk_eth *eth, u32 reset_bits)
1796 {
1797         regmap_update_bits(eth->ethsys, ETHSYS_RSTCTRL,
1798                            reset_bits,
1799                            reset_bits);
1800
1801         usleep_range(1000, 1100);
1802         regmap_update_bits(eth->ethsys, ETHSYS_RSTCTRL,
1803                            reset_bits,
1804                            ~reset_bits);
1805         mdelay(10);
1806 }
1807
1808 static int mtk_hw_init(struct mtk_eth *eth)
1809 {
1810         int i, val;
1811
1812         if (test_and_set_bit(MTK_HW_INIT, &eth->state))
1813                 return 0;
1814
1815         pm_runtime_enable(eth->dev);
1816         pm_runtime_get_sync(eth->dev);
1817
1818         clk_prepare_enable(eth->clks[MTK_CLK_ETHIF]);
1819         clk_prepare_enable(eth->clks[MTK_CLK_ESW]);
1820         clk_prepare_enable(eth->clks[MTK_CLK_GP1]);
1821         clk_prepare_enable(eth->clks[MTK_CLK_GP2]);
1822         ethsys_reset(eth, RSTCTRL_FE);
1823         ethsys_reset(eth, RSTCTRL_PPE);
1824
1825         regmap_read(eth->ethsys, ETHSYS_SYSCFG0, &val);
1826         for (i = 0; i < MTK_MAC_COUNT; i++) {
1827                 if (!eth->mac[i])
1828                         continue;
1829                 val &= ~SYSCFG0_GE_MODE(SYSCFG0_GE_MASK, eth->mac[i]->id);
1830                 val |= SYSCFG0_GE_MODE(eth->mac[i]->ge_mode, eth->mac[i]->id);
1831         }
1832         regmap_write(eth->ethsys, ETHSYS_SYSCFG0, val);
1833
1834         /* Set GE2 driving and slew rate */
1835         regmap_write(eth->pctl, GPIO_DRV_SEL10, 0xa00);
1836
1837         /* set GE2 TDSEL */
1838         regmap_write(eth->pctl, GPIO_OD33_CTRL8, 0x5);
1839
1840         /* set GE2 TUNE */
1841         regmap_write(eth->pctl, GPIO_BIAS_CTRL, 0x0);
1842
1843         /* GE1, Force 1000M/FD, FC ON */
1844         mtk_w32(eth, MAC_MCR_FIXED_LINK, MTK_MAC_MCR(0));
1845
1846         /* GE2, Force 1000M/FD, FC ON */
1847         mtk_w32(eth, MAC_MCR_FIXED_LINK, MTK_MAC_MCR(1));
1848
1849         /* Enable RX VLan Offloading */
1850         mtk_w32(eth, 1, MTK_CDMP_EG_CTRL);
1851
1852         /* disable delay and normal interrupt */
1853         mtk_w32(eth, 0, MTK_QDMA_DELAY_INT);
1854         mtk_w32(eth, 0, MTK_PDMA_DELAY_INT);
1855         mtk_irq_disable(eth, MTK_QDMA_INT_MASK, ~0);
1856         mtk_irq_disable(eth, MTK_PDMA_INT_MASK, ~0);
1857         mtk_w32(eth, RST_GL_PSE, MTK_RST_GL);
1858         mtk_w32(eth, 0, MTK_RST_GL);
1859
1860         /* FE int grouping */
1861         mtk_w32(eth, MTK_TX_DONE_INT, MTK_PDMA_INT_GRP1);
1862         mtk_w32(eth, MTK_RX_DONE_INT, MTK_PDMA_INT_GRP2);
1863         mtk_w32(eth, MTK_TX_DONE_INT, MTK_QDMA_INT_GRP1);
1864         mtk_w32(eth, MTK_RX_DONE_INT, MTK_QDMA_INT_GRP2);
1865         mtk_w32(eth, 0x21021000, MTK_FE_INT_GRP);
1866
1867         for (i = 0; i < 2; i++) {
1868                 u32 val = mtk_r32(eth, MTK_GDMA_FWD_CFG(i));
1869
1870                 /* setup the forward port to send frame to PDMA */
1871                 val &= ~0xffff;
1872
1873                 /* Enable RX checksum */
1874                 val |= MTK_GDMA_ICS_EN | MTK_GDMA_TCS_EN | MTK_GDMA_UCS_EN;
1875
1876                 /* setup the mac dma */
1877                 mtk_w32(eth, val, MTK_GDMA_FWD_CFG(i));
1878         }
1879
1880         return 0;
1881 }
1882
1883 static int mtk_hw_deinit(struct mtk_eth *eth)
1884 {
1885         if (!test_and_clear_bit(MTK_HW_INIT, &eth->state))
1886                 return 0;
1887
1888         clk_disable_unprepare(eth->clks[MTK_CLK_GP2]);
1889         clk_disable_unprepare(eth->clks[MTK_CLK_GP1]);
1890         clk_disable_unprepare(eth->clks[MTK_CLK_ESW]);
1891         clk_disable_unprepare(eth->clks[MTK_CLK_ETHIF]);
1892
1893         pm_runtime_put_sync(eth->dev);
1894         pm_runtime_disable(eth->dev);
1895
1896         return 0;
1897 }
1898
1899 static int __init mtk_init(struct net_device *dev)
1900 {
1901         struct mtk_mac *mac = netdev_priv(dev);
1902         struct mtk_eth *eth = mac->hw;
1903         const char *mac_addr;
1904
1905         mac_addr = of_get_mac_address(mac->of_node);
1906         if (mac_addr)
1907                 ether_addr_copy(dev->dev_addr, mac_addr);
1908
1909         /* If the mac address is invalid, use random mac address  */
1910         if (!is_valid_ether_addr(dev->dev_addr)) {
1911                 random_ether_addr(dev->dev_addr);
1912                 dev_err(eth->dev, "generated random MAC address %pM\n",
1913                         dev->dev_addr);
1914                 dev->addr_assign_type = NET_ADDR_RANDOM;
1915         }
1916
1917         return mtk_phy_connect(dev);
1918 }
1919
1920 static void mtk_uninit(struct net_device *dev)
1921 {
1922         struct mtk_mac *mac = netdev_priv(dev);
1923         struct mtk_eth *eth = mac->hw;
1924
1925         phy_disconnect(dev->phydev);
1926         mtk_irq_disable(eth, MTK_QDMA_INT_MASK, ~0);
1927         mtk_irq_disable(eth, MTK_PDMA_INT_MASK, ~0);
1928 }
1929
1930 static int mtk_do_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
1931 {
1932         switch (cmd) {
1933         case SIOCGMIIPHY:
1934         case SIOCGMIIREG:
1935         case SIOCSMIIREG:
1936                 return phy_mii_ioctl(dev->phydev, ifr, cmd);
1937         default:
1938                 break;
1939         }
1940
1941         return -EOPNOTSUPP;
1942 }
1943
1944 static void mtk_pending_work(struct work_struct *work)
1945 {
1946         struct mtk_eth *eth = container_of(work, struct mtk_eth, pending_work);
1947         int err, i;
1948         unsigned long restart = 0;
1949
1950         rtnl_lock();
1951
1952         dev_dbg(eth->dev, "[%s][%d] reset\n", __func__, __LINE__);
1953
1954         while (test_and_set_bit_lock(MTK_RESETTING, &eth->state))
1955                 cpu_relax();
1956
1957         dev_dbg(eth->dev, "[%s][%d] mtk_stop starts\n", __func__, __LINE__);
1958         /* stop all devices to make sure that dma is properly shut down */
1959         for (i = 0; i < MTK_MAC_COUNT; i++) {
1960                 if (!eth->netdev[i])
1961                         continue;
1962                 mtk_stop(eth->netdev[i]);
1963                 __set_bit(i, &restart);
1964         }
1965         dev_dbg(eth->dev, "[%s][%d] mtk_stop ends\n", __func__, __LINE__);
1966
1967         /* restart underlying hardware such as power, clock, pin mux
1968          * and the connected phy
1969          */
1970         mtk_hw_deinit(eth);
1971
1972         if (eth->dev->pins)
1973                 pinctrl_select_state(eth->dev->pins->p,
1974                                      eth->dev->pins->default_state);
1975         mtk_hw_init(eth);
1976
1977         for (i = 0; i < MTK_MAC_COUNT; i++) {
1978                 if (!eth->mac[i] ||
1979                     of_phy_is_fixed_link(eth->mac[i]->of_node))
1980                         continue;
1981                 err = phy_init_hw(eth->netdev[i]->phydev);
1982                 if (err)
1983                         dev_err(eth->dev, "%s: PHY init failed.\n",
1984                                 eth->netdev[i]->name);
1985         }
1986
1987         /* restart DMA and enable IRQs */
1988         for (i = 0; i < MTK_MAC_COUNT; i++) {
1989                 if (!test_bit(i, &restart))
1990                         continue;
1991                 err = mtk_open(eth->netdev[i]);
1992                 if (err) {
1993                         netif_alert(eth, ifup, eth->netdev[i],
1994                               "Driver up/down cycle failed, closing device.\n");
1995                         dev_close(eth->netdev[i]);
1996                 }
1997         }
1998
1999         dev_dbg(eth->dev, "[%s][%d] reset done\n", __func__, __LINE__);
2000
2001         clear_bit_unlock(MTK_RESETTING, &eth->state);
2002
2003         rtnl_unlock();
2004 }
2005
2006 static int mtk_free_dev(struct mtk_eth *eth)
2007 {
2008         int i;
2009
2010         for (i = 0; i < MTK_MAC_COUNT; i++) {
2011                 if (!eth->netdev[i])
2012                         continue;
2013                 free_netdev(eth->netdev[i]);
2014         }
2015
2016         return 0;
2017 }
2018
2019 static int mtk_unreg_dev(struct mtk_eth *eth)
2020 {
2021         int i;
2022
2023         for (i = 0; i < MTK_MAC_COUNT; i++) {
2024                 if (!eth->netdev[i])
2025                         continue;
2026                 unregister_netdev(eth->netdev[i]);
2027         }
2028
2029         return 0;
2030 }
2031
2032 static int mtk_cleanup(struct mtk_eth *eth)
2033 {
2034         mtk_unreg_dev(eth);
2035         mtk_free_dev(eth);
2036         cancel_work_sync(&eth->pending_work);
2037
2038         return 0;
2039 }
2040
2041 static int mtk_get_link_ksettings(struct net_device *ndev,
2042                                   struct ethtool_link_ksettings *cmd)
2043 {
2044         struct mtk_mac *mac = netdev_priv(ndev);
2045
2046         if (unlikely(test_bit(MTK_RESETTING, &mac->hw->state)))
2047                 return -EBUSY;
2048
2049         return phy_ethtool_ksettings_get(ndev->phydev, cmd);
2050 }
2051
2052 static int mtk_set_link_ksettings(struct net_device *ndev,
2053                                   const struct ethtool_link_ksettings *cmd)
2054 {
2055         struct mtk_mac *mac = netdev_priv(ndev);
2056
2057         if (unlikely(test_bit(MTK_RESETTING, &mac->hw->state)))
2058                 return -EBUSY;
2059
2060         return phy_ethtool_ksettings_set(ndev->phydev, cmd);
2061 }
2062
2063 static void mtk_get_drvinfo(struct net_device *dev,
2064                             struct ethtool_drvinfo *info)
2065 {
2066         struct mtk_mac *mac = netdev_priv(dev);
2067
2068         strlcpy(info->driver, mac->hw->dev->driver->name, sizeof(info->driver));
2069         strlcpy(info->bus_info, dev_name(mac->hw->dev), sizeof(info->bus_info));
2070         info->n_stats = ARRAY_SIZE(mtk_ethtool_stats);
2071 }
2072
2073 static u32 mtk_get_msglevel(struct net_device *dev)
2074 {
2075         struct mtk_mac *mac = netdev_priv(dev);
2076
2077         return mac->hw->msg_enable;
2078 }
2079
2080 static void mtk_set_msglevel(struct net_device *dev, u32 value)
2081 {
2082         struct mtk_mac *mac = netdev_priv(dev);
2083
2084         mac->hw->msg_enable = value;
2085 }
2086
2087 static int mtk_nway_reset(struct net_device *dev)
2088 {
2089         struct mtk_mac *mac = netdev_priv(dev);
2090
2091         if (unlikely(test_bit(MTK_RESETTING, &mac->hw->state)))
2092                 return -EBUSY;
2093
2094         return genphy_restart_aneg(dev->phydev);
2095 }
2096
2097 static u32 mtk_get_link(struct net_device *dev)
2098 {
2099         struct mtk_mac *mac = netdev_priv(dev);
2100         int err;
2101
2102         if (unlikely(test_bit(MTK_RESETTING, &mac->hw->state)))
2103                 return -EBUSY;
2104
2105         err = genphy_update_link(dev->phydev);
2106         if (err)
2107                 return ethtool_op_get_link(dev);
2108
2109         return dev->phydev->link;
2110 }
2111
2112 static void mtk_get_strings(struct net_device *dev, u32 stringset, u8 *data)
2113 {
2114         int i;
2115
2116         switch (stringset) {
2117         case ETH_SS_STATS:
2118                 for (i = 0; i < ARRAY_SIZE(mtk_ethtool_stats); i++) {
2119                         memcpy(data, mtk_ethtool_stats[i].str, ETH_GSTRING_LEN);
2120                         data += ETH_GSTRING_LEN;
2121                 }
2122                 break;
2123         }
2124 }
2125
2126 static int mtk_get_sset_count(struct net_device *dev, int sset)
2127 {
2128         switch (sset) {
2129         case ETH_SS_STATS:
2130                 return ARRAY_SIZE(mtk_ethtool_stats);
2131         default:
2132                 return -EOPNOTSUPP;
2133         }
2134 }
2135
2136 static void mtk_get_ethtool_stats(struct net_device *dev,
2137                                   struct ethtool_stats *stats, u64 *data)
2138 {
2139         struct mtk_mac *mac = netdev_priv(dev);
2140         struct mtk_hw_stats *hwstats = mac->hw_stats;
2141         u64 *data_src, *data_dst;
2142         unsigned int start;
2143         int i;
2144
2145         if (unlikely(test_bit(MTK_RESETTING, &mac->hw->state)))
2146                 return;
2147
2148         if (netif_running(dev) && netif_device_present(dev)) {
2149                 if (spin_trylock(&hwstats->stats_lock)) {
2150                         mtk_stats_update_mac(mac);
2151                         spin_unlock(&hwstats->stats_lock);
2152                 }
2153         }
2154
2155         data_src = (u64 *)hwstats;
2156
2157         do {
2158                 data_dst = data;
2159                 start = u64_stats_fetch_begin_irq(&hwstats->syncp);
2160
2161                 for (i = 0; i < ARRAY_SIZE(mtk_ethtool_stats); i++)
2162                         *data_dst++ = *(data_src + mtk_ethtool_stats[i].offset);
2163         } while (u64_stats_fetch_retry_irq(&hwstats->syncp, start));
2164 }
2165
2166 static int mtk_get_rxnfc(struct net_device *dev, struct ethtool_rxnfc *cmd,
2167                          u32 *rule_locs)
2168 {
2169         int ret = -EOPNOTSUPP;
2170
2171         switch (cmd->cmd) {
2172         case ETHTOOL_GRXRINGS:
2173                 if (dev->features & NETIF_F_LRO) {
2174                         cmd->data = MTK_MAX_RX_RING_NUM;
2175                         ret = 0;
2176                 }
2177                 break;
2178         case ETHTOOL_GRXCLSRLCNT:
2179                 if (dev->features & NETIF_F_LRO) {
2180                         struct mtk_mac *mac = netdev_priv(dev);
2181
2182                         cmd->rule_cnt = mac->hwlro_ip_cnt;
2183                         ret = 0;
2184                 }
2185                 break;
2186         case ETHTOOL_GRXCLSRULE:
2187                 if (dev->features & NETIF_F_LRO)
2188                         ret = mtk_hwlro_get_fdir_entry(dev, cmd);
2189                 break;
2190         case ETHTOOL_GRXCLSRLALL:
2191                 if (dev->features & NETIF_F_LRO)
2192                         ret = mtk_hwlro_get_fdir_all(dev, cmd,
2193                                                      rule_locs);
2194                 break;
2195         default:
2196                 break;
2197         }
2198
2199         return ret;
2200 }
2201
2202 static int mtk_set_rxnfc(struct net_device *dev, struct ethtool_rxnfc *cmd)
2203 {
2204         int ret = -EOPNOTSUPP;
2205
2206         switch (cmd->cmd) {
2207         case ETHTOOL_SRXCLSRLINS:
2208                 if (dev->features & NETIF_F_LRO)
2209                         ret = mtk_hwlro_add_ipaddr(dev, cmd);
2210                 break;
2211         case ETHTOOL_SRXCLSRLDEL:
2212                 if (dev->features & NETIF_F_LRO)
2213                         ret = mtk_hwlro_del_ipaddr(dev, cmd);
2214                 break;
2215         default:
2216                 break;
2217         }
2218
2219         return ret;
2220 }
2221
2222 static const struct ethtool_ops mtk_ethtool_ops = {
2223         .get_link_ksettings     = mtk_get_link_ksettings,
2224         .set_link_ksettings     = mtk_set_link_ksettings,
2225         .get_drvinfo            = mtk_get_drvinfo,
2226         .get_msglevel           = mtk_get_msglevel,
2227         .set_msglevel           = mtk_set_msglevel,
2228         .nway_reset             = mtk_nway_reset,
2229         .get_link               = mtk_get_link,
2230         .get_strings            = mtk_get_strings,
2231         .get_sset_count         = mtk_get_sset_count,
2232         .get_ethtool_stats      = mtk_get_ethtool_stats,
2233         .get_rxnfc              = mtk_get_rxnfc,
2234         .set_rxnfc              = mtk_set_rxnfc,
2235 };
2236
2237 static const struct net_device_ops mtk_netdev_ops = {
2238         .ndo_init               = mtk_init,
2239         .ndo_uninit             = mtk_uninit,
2240         .ndo_open               = mtk_open,
2241         .ndo_stop               = mtk_stop,
2242         .ndo_start_xmit         = mtk_start_xmit,
2243         .ndo_set_mac_address    = mtk_set_mac_address,
2244         .ndo_validate_addr      = eth_validate_addr,
2245         .ndo_do_ioctl           = mtk_do_ioctl,
2246         .ndo_change_mtu         = eth_change_mtu,
2247         .ndo_tx_timeout         = mtk_tx_timeout,
2248         .ndo_get_stats64        = mtk_get_stats64,
2249         .ndo_fix_features       = mtk_fix_features,
2250         .ndo_set_features       = mtk_set_features,
2251 #ifdef CONFIG_NET_POLL_CONTROLLER
2252         .ndo_poll_controller    = mtk_poll_controller,
2253 #endif
2254 };
2255
2256 static int mtk_add_mac(struct mtk_eth *eth, struct device_node *np)
2257 {
2258         struct mtk_mac *mac;
2259         const __be32 *_id = of_get_property(np, "reg", NULL);
2260         int id, err;
2261
2262         if (!_id) {
2263                 dev_err(eth->dev, "missing mac id\n");
2264                 return -EINVAL;
2265         }
2266
2267         id = be32_to_cpup(_id);
2268         if (id >= MTK_MAC_COUNT) {
2269                 dev_err(eth->dev, "%d is not a valid mac id\n", id);
2270                 return -EINVAL;
2271         }
2272
2273         if (eth->netdev[id]) {
2274                 dev_err(eth->dev, "duplicate mac id found: %d\n", id);
2275                 return -EINVAL;
2276         }
2277
2278         eth->netdev[id] = alloc_etherdev(sizeof(*mac));
2279         if (!eth->netdev[id]) {
2280                 dev_err(eth->dev, "alloc_etherdev failed\n");
2281                 return -ENOMEM;
2282         }
2283         mac = netdev_priv(eth->netdev[id]);
2284         eth->mac[id] = mac;
2285         mac->id = id;
2286         mac->hw = eth;
2287         mac->of_node = np;
2288
2289         memset(mac->hwlro_ip, 0, sizeof(mac->hwlro_ip));
2290         mac->hwlro_ip_cnt = 0;
2291
2292         mac->hw_stats = devm_kzalloc(eth->dev,
2293                                      sizeof(*mac->hw_stats),
2294                                      GFP_KERNEL);
2295         if (!mac->hw_stats) {
2296                 dev_err(eth->dev, "failed to allocate counter memory\n");
2297                 err = -ENOMEM;
2298                 goto free_netdev;
2299         }
2300         spin_lock_init(&mac->hw_stats->stats_lock);
2301         u64_stats_init(&mac->hw_stats->syncp);
2302         mac->hw_stats->reg_offset = id * MTK_STAT_OFFSET;
2303
2304         SET_NETDEV_DEV(eth->netdev[id], eth->dev);
2305         eth->netdev[id]->watchdog_timeo = 5 * HZ;
2306         eth->netdev[id]->netdev_ops = &mtk_netdev_ops;
2307         eth->netdev[id]->base_addr = (unsigned long)eth->base;
2308
2309         eth->netdev[id]->hw_features = MTK_HW_FEATURES;
2310         if (eth->hwlro)
2311                 eth->netdev[id]->hw_features |= NETIF_F_LRO;
2312
2313         eth->netdev[id]->vlan_features = MTK_HW_FEATURES &
2314                 ~(NETIF_F_HW_VLAN_CTAG_TX | NETIF_F_HW_VLAN_CTAG_RX);
2315         eth->netdev[id]->features |= MTK_HW_FEATURES;
2316         eth->netdev[id]->ethtool_ops = &mtk_ethtool_ops;
2317
2318         eth->netdev[id]->irq = eth->irq[0];
2319         return 0;
2320
2321 free_netdev:
2322         free_netdev(eth->netdev[id]);
2323         return err;
2324 }
2325
2326 static int mtk_get_chip_id(struct mtk_eth *eth, u32 *chip_id)
2327 {
2328         u32 val[2], id[4];
2329
2330         regmap_read(eth->ethsys, ETHSYS_CHIPID0_3, &val[0]);
2331         regmap_read(eth->ethsys, ETHSYS_CHIPID4_7, &val[1]);
2332
2333         id[3] = ((val[0] >> 16) & 0xff) - '0';
2334         id[2] = ((val[0] >> 24) & 0xff) - '0';
2335         id[1] = (val[1] & 0xff) - '0';
2336         id[0] = ((val[1] >> 8) & 0xff) - '0';
2337
2338         *chip_id = (id[3] * 1000) + (id[2] * 100) +
2339                    (id[1] * 10) + id[0];
2340
2341         if (!(*chip_id)) {
2342                 dev_err(eth->dev, "failed to get chip id\n");
2343                 return -ENODEV;
2344         }
2345
2346         dev_info(eth->dev, "chip id = %d\n", *chip_id);
2347
2348         return 0;
2349 }
2350
2351 static int mtk_probe(struct platform_device *pdev)
2352 {
2353         struct resource *res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
2354         struct device_node *mac_np;
2355         const struct of_device_id *match;
2356         struct mtk_soc_data *soc;
2357         struct mtk_eth *eth;
2358         int err;
2359         int i;
2360
2361         match = of_match_device(of_mtk_match, &pdev->dev);
2362         soc = (struct mtk_soc_data *)match->data;
2363
2364         eth = devm_kzalloc(&pdev->dev, sizeof(*eth), GFP_KERNEL);
2365         if (!eth)
2366                 return -ENOMEM;
2367
2368         eth->dev = &pdev->dev;
2369         eth->base = devm_ioremap_resource(&pdev->dev, res);
2370         if (IS_ERR(eth->base))
2371                 return PTR_ERR(eth->base);
2372
2373         spin_lock_init(&eth->page_lock);
2374         spin_lock_init(&eth->irq_lock);
2375
2376         eth->ethsys = syscon_regmap_lookup_by_phandle(pdev->dev.of_node,
2377                                                       "mediatek,ethsys");
2378         if (IS_ERR(eth->ethsys)) {
2379                 dev_err(&pdev->dev, "no ethsys regmap found\n");
2380                 return PTR_ERR(eth->ethsys);
2381         }
2382
2383         eth->pctl = syscon_regmap_lookup_by_phandle(pdev->dev.of_node,
2384                                                     "mediatek,pctl");
2385         if (IS_ERR(eth->pctl)) {
2386                 dev_err(&pdev->dev, "no pctl regmap found\n");
2387                 return PTR_ERR(eth->pctl);
2388         }
2389
2390         eth->hwlro = of_property_read_bool(pdev->dev.of_node, "mediatek,hwlro");
2391
2392         for (i = 0; i < 3; i++) {
2393                 eth->irq[i] = platform_get_irq(pdev, i);
2394                 if (eth->irq[i] < 0) {
2395                         dev_err(&pdev->dev, "no IRQ%d resource found\n", i);
2396                         return -ENXIO;
2397                 }
2398         }
2399         for (i = 0; i < ARRAY_SIZE(eth->clks); i++) {
2400                 eth->clks[i] = devm_clk_get(eth->dev,
2401                                             mtk_clks_source_name[i]);
2402                 if (IS_ERR(eth->clks[i])) {
2403                         if (PTR_ERR(eth->clks[i]) == -EPROBE_DEFER)
2404                                 return -EPROBE_DEFER;
2405                         return -ENODEV;
2406                 }
2407         }
2408
2409         eth->msg_enable = netif_msg_init(mtk_msg_level, MTK_DEFAULT_MSG_ENABLE);
2410         INIT_WORK(&eth->pending_work, mtk_pending_work);
2411
2412         err = mtk_hw_init(eth);
2413         if (err)
2414                 return err;
2415
2416         err = mtk_get_chip_id(eth, &eth->chip_id);
2417         if (err)
2418                 return err;
2419
2420         for_each_child_of_node(pdev->dev.of_node, mac_np) {
2421                 if (!of_device_is_compatible(mac_np,
2422                                              "mediatek,eth-mac"))
2423                         continue;
2424
2425                 if (!of_device_is_available(mac_np))
2426                         continue;
2427
2428                 err = mtk_add_mac(eth, mac_np);
2429                 if (err)
2430                         goto err_deinit_hw;
2431         }
2432
2433         err = devm_request_irq(eth->dev, eth->irq[1], mtk_handle_irq_tx, 0,
2434                                dev_name(eth->dev), eth);
2435         if (err)
2436                 goto err_free_dev;
2437
2438         err = devm_request_irq(eth->dev, eth->irq[2], mtk_handle_irq_rx, 0,
2439                                dev_name(eth->dev), eth);
2440         if (err)
2441                 goto err_free_dev;
2442
2443         err = mtk_mdio_init(eth);
2444         if (err)
2445                 goto err_free_dev;
2446
2447         for (i = 0; i < MTK_MAX_DEVS; i++) {
2448                 if (!eth->netdev[i])
2449                         continue;
2450
2451                 err = register_netdev(eth->netdev[i]);
2452                 if (err) {
2453                         dev_err(eth->dev, "error bringing up device\n");
2454                         goto err_deinit_mdio;
2455                 } else
2456                         netif_info(eth, probe, eth->netdev[i],
2457                                    "mediatek frame engine at 0x%08lx, irq %d\n",
2458                                    eth->netdev[i]->base_addr, eth->irq[0]);
2459         }
2460
2461         /* we run 2 devices on the same DMA ring so we need a dummy device
2462          * for NAPI to work
2463          */
2464         init_dummy_netdev(&eth->dummy_dev);
2465         netif_napi_add(&eth->dummy_dev, &eth->tx_napi, mtk_napi_tx,
2466                        MTK_NAPI_WEIGHT);
2467         netif_napi_add(&eth->dummy_dev, &eth->rx_napi, mtk_napi_rx,
2468                        MTK_NAPI_WEIGHT);
2469
2470         platform_set_drvdata(pdev, eth);
2471
2472         return 0;
2473
2474 err_deinit_mdio:
2475         mtk_mdio_cleanup(eth);
2476 err_free_dev:
2477         mtk_free_dev(eth);
2478 err_deinit_hw:
2479         mtk_hw_deinit(eth);
2480
2481         return err;
2482 }
2483
2484 static int mtk_remove(struct platform_device *pdev)
2485 {
2486         struct mtk_eth *eth = platform_get_drvdata(pdev);
2487         int i;
2488
2489         /* stop all devices to make sure that dma is properly shut down */
2490         for (i = 0; i < MTK_MAC_COUNT; i++) {
2491                 if (!eth->netdev[i])
2492                         continue;
2493                 mtk_stop(eth->netdev[i]);
2494         }
2495
2496         mtk_hw_deinit(eth);
2497
2498         netif_napi_del(&eth->tx_napi);
2499         netif_napi_del(&eth->rx_napi);
2500         mtk_cleanup(eth);
2501         mtk_mdio_cleanup(eth);
2502
2503         return 0;
2504 }
2505
2506 const struct of_device_id of_mtk_match[] = {
2507         { .compatible = "mediatek,mt7623-eth" },
2508         {},
2509 };
2510 MODULE_DEVICE_TABLE(of, of_mtk_match);
2511
2512 static struct platform_driver mtk_driver = {
2513         .probe = mtk_probe,
2514         .remove = mtk_remove,
2515         .driver = {
2516                 .name = "mtk_soc_eth",
2517                 .of_match_table = of_mtk_match,
2518         },
2519 };
2520
2521 module_platform_driver(mtk_driver);
2522
2523 MODULE_LICENSE("GPL");
2524 MODULE_AUTHOR("John Crispin <blogic@openwrt.org>");
2525 MODULE_DESCRIPTION("Ethernet driver for MediaTek SoC");