202d8e5eb41f0756559574ffe1ec67be9fbc153a
[cascardo/linux.git] / drivers / net / ethernet / mellanox / mlx4 / mlx4_en.h
1 /*
2  * Copyright (c) 2007 Mellanox Technologies. All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  *
32  */
33
34 #ifndef _MLX4_EN_H_
35 #define _MLX4_EN_H_
36
37 #include <linux/bitops.h>
38 #include <linux/compiler.h>
39 #include <linux/list.h>
40 #include <linux/mutex.h>
41 #include <linux/netdevice.h>
42 #include <linux/if_vlan.h>
43 #include <linux/net_tstamp.h>
44 #ifdef CONFIG_MLX4_EN_DCB
45 #include <linux/dcbnl.h>
46 #endif
47 #include <linux/cpu_rmap.h>
48
49 #include <linux/mlx4/device.h>
50 #include <linux/mlx4/qp.h>
51 #include <linux/mlx4/cq.h>
52 #include <linux/mlx4/srq.h>
53 #include <linux/mlx4/doorbell.h>
54 #include <linux/mlx4/cmd.h>
55
56 #include "en_port.h"
57
58 #define DRV_NAME        "mlx4_en"
59 #define DRV_VERSION     "2.0"
60 #define DRV_RELDATE     "Dec 2011"
61
62 #define MLX4_EN_MSG_LEVEL       (NETIF_MSG_LINK | NETIF_MSG_IFDOWN)
63
64 /*
65  * Device constants
66  */
67
68
69 #define MLX4_EN_PAGE_SHIFT      12
70 #define MLX4_EN_PAGE_SIZE       (1 << MLX4_EN_PAGE_SHIFT)
71 #define DEF_RX_RINGS            16
72 #define MAX_RX_RINGS            128
73 #define MIN_RX_RINGS            4
74 #define TXBB_SIZE               64
75 #define HEADROOM                (2048 / TXBB_SIZE + 1)
76 #define STAMP_STRIDE            64
77 #define STAMP_DWORDS            (STAMP_STRIDE / 4)
78 #define STAMP_SHIFT             31
79 #define STAMP_VAL               0x7fffffff
80 #define STATS_DELAY             (HZ / 4)
81 #define SERVICE_TASK_DELAY      (HZ / 4)
82 #define MAX_NUM_OF_FS_RULES     256
83
84 #define MLX4_EN_FILTER_HASH_SHIFT 4
85 #define MLX4_EN_FILTER_EXPIRY_QUOTA 60
86
87 /* Typical TSO descriptor with 16 gather entries is 352 bytes... */
88 #define MAX_DESC_SIZE           512
89 #define MAX_DESC_TXBBS          (MAX_DESC_SIZE / TXBB_SIZE)
90
91 /*
92  * OS related constants and tunables
93  */
94
95 #define MLX4_EN_WATCHDOG_TIMEOUT        (15 * HZ)
96
97 /* Use the maximum between 16384 and a single page */
98 #define MLX4_EN_ALLOC_SIZE      PAGE_ALIGN(16384)
99
100 #define MLX4_EN_ALLOC_PREFER_ORDER      PAGE_ALLOC_COSTLY_ORDER
101
102 /* Receive fragment sizes; we use at most 3 fragments (for 9600 byte MTU
103  * and 4K allocations) */
104 enum {
105         FRAG_SZ0 = 1536 - NET_IP_ALIGN,
106         FRAG_SZ1 = 4096,
107         FRAG_SZ2 = 4096,
108         FRAG_SZ3 = MLX4_EN_ALLOC_SIZE
109 };
110 #define MLX4_EN_MAX_RX_FRAGS    4
111
112 /* Maximum ring sizes */
113 #define MLX4_EN_MAX_TX_SIZE     8192
114 #define MLX4_EN_MAX_RX_SIZE     8192
115
116 /* Minimum ring size for our page-allocation scheme to work */
117 #define MLX4_EN_MIN_RX_SIZE     (MLX4_EN_ALLOC_SIZE / SMP_CACHE_BYTES)
118 #define MLX4_EN_MIN_TX_SIZE     (4096 / TXBB_SIZE)
119
120 #define MLX4_EN_SMALL_PKT_SIZE          64
121 #define MLX4_EN_MAX_TX_RING_P_UP        32
122 #define MLX4_EN_NUM_UP                  8
123 #define MLX4_EN_DEF_TX_RING_SIZE        512
124 #define MLX4_EN_DEF_RX_RING_SIZE        1024
125 #define MAX_TX_RINGS                    (MLX4_EN_MAX_TX_RING_P_UP * \
126                                          MLX4_EN_NUM_UP)
127
128 /* Target number of packets to coalesce with interrupt moderation */
129 #define MLX4_EN_RX_COAL_TARGET  44
130 #define MLX4_EN_RX_COAL_TIME    0x10
131
132 #define MLX4_EN_TX_COAL_PKTS    16
133 #define MLX4_EN_TX_COAL_TIME    0x10
134
135 #define MLX4_EN_RX_RATE_LOW             400000
136 #define MLX4_EN_RX_COAL_TIME_LOW        0
137 #define MLX4_EN_RX_RATE_HIGH            450000
138 #define MLX4_EN_RX_COAL_TIME_HIGH       128
139 #define MLX4_EN_RX_SIZE_THRESH          1024
140 #define MLX4_EN_RX_RATE_THRESH          (1000000 / MLX4_EN_RX_COAL_TIME_HIGH)
141 #define MLX4_EN_SAMPLE_INTERVAL         0
142 #define MLX4_EN_AVG_PKT_SMALL           256
143
144 #define MLX4_EN_AUTO_CONF       0xffff
145
146 #define MLX4_EN_DEF_RX_PAUSE    1
147 #define MLX4_EN_DEF_TX_PAUSE    1
148
149 /* Interval between successive polls in the Tx routine when polling is used
150    instead of interrupts (in per-core Tx rings) - should be power of 2 */
151 #define MLX4_EN_TX_POLL_MODER   16
152 #define MLX4_EN_TX_POLL_TIMEOUT (HZ / 4)
153
154 #define ETH_LLC_SNAP_SIZE       8
155
156 #define SMALL_PACKET_SIZE      (256 - NET_IP_ALIGN)
157 #define HEADER_COPY_SIZE       (128 - NET_IP_ALIGN)
158 #define MLX4_LOOPBACK_TEST_PAYLOAD (HEADER_COPY_SIZE - ETH_HLEN)
159
160 #define MLX4_EN_MIN_MTU         46
161 #define ETH_BCAST               0xffffffffffffULL
162
163 #define MLX4_EN_LOOPBACK_RETRIES        5
164 #define MLX4_EN_LOOPBACK_TIMEOUT        100
165
166 #ifdef MLX4_EN_PERF_STAT
167 /* Number of samples to 'average' */
168 #define AVG_SIZE                        128
169 #define AVG_FACTOR                      1024
170 #define NUM_PERF_STATS                  NUM_PERF_COUNTERS
171
172 #define INC_PERF_COUNTER(cnt)           (++(cnt))
173 #define ADD_PERF_COUNTER(cnt, add)      ((cnt) += (add))
174 #define AVG_PERF_COUNTER(cnt, sample) \
175         ((cnt) = ((cnt) * (AVG_SIZE - 1) + (sample) * AVG_FACTOR) / AVG_SIZE)
176 #define GET_PERF_COUNTER(cnt)           (cnt)
177 #define GET_AVG_PERF_COUNTER(cnt)       ((cnt) / AVG_FACTOR)
178
179 #else
180
181 #define NUM_PERF_STATS                  0
182 #define INC_PERF_COUNTER(cnt)           do {} while (0)
183 #define ADD_PERF_COUNTER(cnt, add)      do {} while (0)
184 #define AVG_PERF_COUNTER(cnt, sample)   do {} while (0)
185 #define GET_PERF_COUNTER(cnt)           (0)
186 #define GET_AVG_PERF_COUNTER(cnt)       (0)
187 #endif /* MLX4_EN_PERF_STAT */
188
189 /*
190  * Configurables
191  */
192
193 enum cq_type {
194         RX = 0,
195         TX = 1,
196 };
197
198
199 /*
200  * Useful macros
201  */
202 #define ROUNDUP_LOG2(x)         ilog2(roundup_pow_of_two(x))
203 #define XNOR(x, y)              (!(x) == !(y))
204
205
206 struct mlx4_en_tx_info {
207         struct sk_buff *skb;
208         u32 nr_txbb;
209         u32 nr_bytes;
210         u8 linear;
211         u8 data_offset;
212         u8 inl;
213         u8 ts_requested;
214 };
215
216
217 #define MLX4_EN_BIT_DESC_OWN    0x80000000
218 #define CTRL_SIZE       sizeof(struct mlx4_wqe_ctrl_seg)
219 #define MLX4_EN_MEMTYPE_PAD     0x100
220 #define DS_SIZE         sizeof(struct mlx4_wqe_data_seg)
221
222
223 struct mlx4_en_tx_desc {
224         struct mlx4_wqe_ctrl_seg ctrl;
225         union {
226                 struct mlx4_wqe_data_seg data; /* at least one data segment */
227                 struct mlx4_wqe_lso_seg lso;
228                 struct mlx4_wqe_inline_seg inl;
229         };
230 };
231
232 #define MLX4_EN_USE_SRQ         0x01000000
233
234 #define MLX4_EN_CX3_LOW_ID      0x1000
235 #define MLX4_EN_CX3_HIGH_ID     0x1005
236
237 struct mlx4_en_rx_alloc {
238         struct page     *page;
239         dma_addr_t      dma;
240         u32             page_offset;
241         u32             page_size;
242 };
243
244 struct mlx4_en_tx_ring {
245         struct mlx4_hwq_resources wqres;
246         u32 size ; /* number of TXBBs */
247         u32 size_mask;
248         u16 stride;
249         u16 cqn;        /* index of port CQ associated with this ring */
250         u32 prod;
251         u32 cons;
252         u32 buf_size;
253         u32 doorbell_qpn;
254         void *buf;
255         u16 poll_cnt;
256         struct mlx4_en_tx_info *tx_info;
257         u8 *bounce_buf;
258         u8 queue_index;
259         cpumask_t affinity_mask;
260         u32 last_nr_txbb;
261         struct mlx4_qp qp;
262         struct mlx4_qp_context context;
263         int qpn;
264         enum mlx4_qp_state qp_state;
265         struct mlx4_srq dummy;
266         unsigned long bytes;
267         unsigned long packets;
268         unsigned long tx_csum;
269         struct mlx4_bf bf;
270         bool bf_enabled;
271         struct netdev_queue *tx_queue;
272         int hwtstamp_tx_type;
273 };
274
275 struct mlx4_en_rx_desc {
276         /* actual number of entries depends on rx ring stride */
277         struct mlx4_wqe_data_seg data[0];
278 };
279
280 struct mlx4_en_rx_ring {
281         struct mlx4_hwq_resources wqres;
282         struct mlx4_en_rx_alloc page_alloc[MLX4_EN_MAX_RX_FRAGS];
283         u32 size ;      /* number of Rx descs*/
284         u32 actual_size;
285         u32 size_mask;
286         u16 stride;
287         u16 log_stride;
288         u16 cqn;        /* index of port CQ associated with this ring */
289         u32 prod;
290         u32 cons;
291         u32 buf_size;
292         u8  fcs_del;
293         void *buf;
294         void *rx_info;
295         unsigned long bytes;
296         unsigned long packets;
297 #ifdef CONFIG_NET_RX_BUSY_POLL
298         unsigned long yields;
299         unsigned long misses;
300         unsigned long cleaned;
301 #endif
302         unsigned long csum_ok;
303         unsigned long csum_none;
304         int hwtstamp_rx_filter;
305 };
306
307 struct mlx4_en_cq {
308         struct mlx4_cq          mcq;
309         struct mlx4_hwq_resources wqres;
310         int                     ring;
311         spinlock_t              lock;
312         struct net_device      *dev;
313         struct napi_struct      napi;
314         int size;
315         int buf_size;
316         unsigned vector;
317         enum cq_type is_tx;
318         u16 moder_time;
319         u16 moder_cnt;
320         struct mlx4_cqe *buf;
321 #define MLX4_EN_OPCODE_ERROR    0x1e
322
323 #ifdef CONFIG_NET_RX_BUSY_POLL
324         unsigned int state;
325 #define MLX4_EN_CQ_STATE_IDLE        0
326 #define MLX4_EN_CQ_STATE_NAPI     1    /* NAPI owns this CQ */
327 #define MLX4_EN_CQ_STATE_POLL     2    /* poll owns this CQ */
328 #define MLX4_CQ_LOCKED (MLX4_EN_CQ_STATE_NAPI | MLX4_EN_CQ_STATE_POLL)
329 #define MLX4_EN_CQ_STATE_NAPI_YIELD  4    /* NAPI yielded this CQ */
330 #define MLX4_EN_CQ_STATE_POLL_YIELD  8    /* poll yielded this CQ */
331 #define CQ_YIELD (MLX4_EN_CQ_STATE_NAPI_YIELD | MLX4_EN_CQ_STATE_POLL_YIELD)
332 #define CQ_USER_PEND (MLX4_EN_CQ_STATE_POLL | MLX4_EN_CQ_STATE_POLL_YIELD)
333         spinlock_t poll_lock; /* protects from LLS/napi conflicts */
334 #endif  /* CONFIG_NET_RX_BUSY_POLL */
335 };
336
337 struct mlx4_en_port_profile {
338         u32 flags;
339         u32 tx_ring_num;
340         u32 rx_ring_num;
341         u32 tx_ring_size;
342         u32 rx_ring_size;
343         u8 rx_pause;
344         u8 rx_ppp;
345         u8 tx_pause;
346         u8 tx_ppp;
347         int rss_rings;
348 };
349
350 struct mlx4_en_profile {
351         int rss_xor;
352         int udp_rss;
353         u8 rss_mask;
354         u32 active_ports;
355         u32 small_pkt_int;
356         u8 no_reset;
357         u8 num_tx_rings_p_up;
358         struct mlx4_en_port_profile prof[MLX4_MAX_PORTS + 1];
359 };
360
361 struct mlx4_en_dev {
362         struct mlx4_dev         *dev;
363         struct pci_dev          *pdev;
364         struct mutex            state_lock;
365         struct net_device       *pndev[MLX4_MAX_PORTS + 1];
366         u32                     port_cnt;
367         bool                    device_up;
368         struct mlx4_en_profile  profile;
369         u32                     LSO_support;
370         struct workqueue_struct *workqueue;
371         struct device           *dma_device;
372         void __iomem            *uar_map;
373         struct mlx4_uar         priv_uar;
374         struct mlx4_mr          mr;
375         u32                     priv_pdn;
376         spinlock_t              uar_lock;
377         u8                      mac_removed[MLX4_MAX_PORTS + 1];
378         struct cyclecounter     cycles;
379         struct timecounter      clock;
380         unsigned long           last_overflow_check;
381         unsigned long           overflow_period;
382 };
383
384
385 struct mlx4_en_rss_map {
386         int base_qpn;
387         struct mlx4_qp qps[MAX_RX_RINGS];
388         enum mlx4_qp_state state[MAX_RX_RINGS];
389         struct mlx4_qp indir_qp;
390         enum mlx4_qp_state indir_state;
391 };
392
393 struct mlx4_en_port_state {
394         int link_state;
395         int link_speed;
396         int transciver;
397 };
398
399 struct mlx4_en_pkt_stats {
400         unsigned long broadcast;
401         unsigned long rx_prio[8];
402         unsigned long tx_prio[8];
403 #define NUM_PKT_STATS           17
404 };
405
406 struct mlx4_en_port_stats {
407         unsigned long tso_packets;
408         unsigned long queue_stopped;
409         unsigned long wake_queue;
410         unsigned long tx_timeout;
411         unsigned long rx_alloc_failed;
412         unsigned long rx_chksum_good;
413         unsigned long rx_chksum_none;
414         unsigned long tx_chksum_offload;
415 #define NUM_PORT_STATS          8
416 };
417
418 struct mlx4_en_perf_stats {
419         u32 tx_poll;
420         u64 tx_pktsz_avg;
421         u32 inflight_avg;
422         u16 tx_coal_avg;
423         u16 rx_coal_avg;
424         u32 napi_quota;
425 #define NUM_PERF_COUNTERS               6
426 };
427
428 enum mlx4_en_mclist_act {
429         MCLIST_NONE,
430         MCLIST_REM,
431         MCLIST_ADD,
432 };
433
434 struct mlx4_en_mc_list {
435         struct list_head        list;
436         enum mlx4_en_mclist_act action;
437         u8                      addr[ETH_ALEN];
438         u64                     reg_id;
439 };
440
441 struct mlx4_en_frag_info {
442         u16 frag_size;
443         u16 frag_prefix_size;
444         u16 frag_stride;
445         u16 frag_align;
446 };
447
448 #ifdef CONFIG_MLX4_EN_DCB
449 /* Minimal TC BW - setting to 0 will block traffic */
450 #define MLX4_EN_BW_MIN 1
451 #define MLX4_EN_BW_MAX 100 /* Utilize 100% of the line */
452
453 #define MLX4_EN_TC_ETS 7
454
455 #endif
456
457 struct ethtool_flow_id {
458         struct list_head list;
459         struct ethtool_rx_flow_spec flow_spec;
460         u64 id;
461 };
462
463 enum {
464         MLX4_EN_FLAG_PROMISC            = (1 << 0),
465         MLX4_EN_FLAG_MC_PROMISC         = (1 << 1),
466         /* whether we need to enable hardware loopback by putting dmac
467          * in Tx WQE
468          */
469         MLX4_EN_FLAG_ENABLE_HW_LOOPBACK = (1 << 2),
470         /* whether we need to drop packets that hardware loopback-ed */
471         MLX4_EN_FLAG_RX_FILTER_NEEDED   = (1 << 3),
472         MLX4_EN_FLAG_FORCE_PROMISC      = (1 << 4)
473 };
474
475 #define MLX4_EN_MAC_HASH_SIZE (1 << BITS_PER_BYTE)
476 #define MLX4_EN_MAC_HASH_IDX 5
477
478 struct mlx4_en_priv {
479         struct mlx4_en_dev *mdev;
480         struct mlx4_en_port_profile *prof;
481         struct net_device *dev;
482         unsigned long active_vlans[BITS_TO_LONGS(VLAN_N_VID)];
483         struct net_device_stats stats;
484         struct net_device_stats ret_stats;
485         struct mlx4_en_port_state port_state;
486         spinlock_t stats_lock;
487         struct ethtool_flow_id ethtool_rules[MAX_NUM_OF_FS_RULES];
488         /* To allow rules removal while port is going down */
489         struct list_head ethtool_list;
490
491         unsigned long last_moder_packets[MAX_RX_RINGS];
492         unsigned long last_moder_tx_packets;
493         unsigned long last_moder_bytes[MAX_RX_RINGS];
494         unsigned long last_moder_jiffies;
495         int last_moder_time[MAX_RX_RINGS];
496         u16 rx_usecs;
497         u16 rx_frames;
498         u16 tx_usecs;
499         u16 tx_frames;
500         u32 pkt_rate_low;
501         u16 rx_usecs_low;
502         u32 pkt_rate_high;
503         u16 rx_usecs_high;
504         u16 sample_interval;
505         u16 adaptive_rx_coal;
506         u32 msg_enable;
507         u32 loopback_ok;
508         u32 validate_loopback;
509
510         struct mlx4_hwq_resources res;
511         int link_state;
512         int last_link_state;
513         bool port_up;
514         int port;
515         int registered;
516         int allocated;
517         int stride;
518         unsigned char prev_mac[ETH_ALEN + 2];
519         int mac_index;
520         unsigned max_mtu;
521         int base_qpn;
522         int cqe_factor;
523
524         struct mlx4_en_rss_map rss_map;
525         __be32 ctrl_flags;
526         u32 flags;
527         u8 num_tx_rings_p_up;
528         u32 tx_ring_num;
529         u32 rx_ring_num;
530         u32 rx_skb_size;
531         struct mlx4_en_frag_info frag_info[MLX4_EN_MAX_RX_FRAGS];
532         u16 num_frags;
533         u16 log_rx_info;
534
535         struct mlx4_en_tx_ring **tx_ring;
536         struct mlx4_en_rx_ring *rx_ring[MAX_RX_RINGS];
537         struct mlx4_en_cq **tx_cq;
538         struct mlx4_en_cq *rx_cq[MAX_RX_RINGS];
539         struct mlx4_qp drop_qp;
540         struct work_struct rx_mode_task;
541         struct work_struct watchdog_task;
542         struct work_struct linkstate_task;
543         struct delayed_work stats_task;
544         struct delayed_work service_task;
545         struct mlx4_en_perf_stats pstats;
546         struct mlx4_en_pkt_stats pkstats;
547         struct mlx4_en_port_stats port_stats;
548         u64 stats_bitmap;
549         struct list_head mc_list;
550         struct list_head curr_list;
551         u64 broadcast_id;
552         struct mlx4_en_stat_out_mbox hw_stats;
553         int vids[128];
554         bool wol;
555         struct device *ddev;
556         int base_tx_qpn;
557         struct hlist_head mac_hash[MLX4_EN_MAC_HASH_SIZE];
558         struct hwtstamp_config hwtstamp_config;
559
560 #ifdef CONFIG_MLX4_EN_DCB
561         struct ieee_ets ets;
562         u16 maxrate[IEEE_8021QAZ_MAX_TCS];
563 #endif
564 #ifdef CONFIG_RFS_ACCEL
565         spinlock_t filters_lock;
566         int last_filter_id;
567         struct list_head filters;
568         struct hlist_head filter_hash[1 << MLX4_EN_FILTER_HASH_SHIFT];
569 #endif
570
571 };
572
573 enum mlx4_en_wol {
574         MLX4_EN_WOL_MAGIC = (1ULL << 61),
575         MLX4_EN_WOL_ENABLED = (1ULL << 62),
576 };
577
578 struct mlx4_mac_entry {
579         struct hlist_node hlist;
580         unsigned char mac[ETH_ALEN + 2];
581         u64 reg_id;
582         struct rcu_head rcu;
583 };
584
585 #ifdef CONFIG_NET_RX_BUSY_POLL
586 static inline void mlx4_en_cq_init_lock(struct mlx4_en_cq *cq)
587 {
588         spin_lock_init(&cq->poll_lock);
589         cq->state = MLX4_EN_CQ_STATE_IDLE;
590 }
591
592 /* called from the device poll rutine to get ownership of a cq */
593 static inline bool mlx4_en_cq_lock_napi(struct mlx4_en_cq *cq)
594 {
595         int rc = true;
596         spin_lock(&cq->poll_lock);
597         if (cq->state & MLX4_CQ_LOCKED) {
598                 WARN_ON(cq->state & MLX4_EN_CQ_STATE_NAPI);
599                 cq->state |= MLX4_EN_CQ_STATE_NAPI_YIELD;
600                 rc = false;
601         } else
602                 /* we don't care if someone yielded */
603                 cq->state = MLX4_EN_CQ_STATE_NAPI;
604         spin_unlock(&cq->poll_lock);
605         return rc;
606 }
607
608 /* returns true is someone tried to get the cq while napi had it */
609 static inline bool mlx4_en_cq_unlock_napi(struct mlx4_en_cq *cq)
610 {
611         int rc = false;
612         spin_lock(&cq->poll_lock);
613         WARN_ON(cq->state & (MLX4_EN_CQ_STATE_POLL |
614                                MLX4_EN_CQ_STATE_NAPI_YIELD));
615
616         if (cq->state & MLX4_EN_CQ_STATE_POLL_YIELD)
617                 rc = true;
618         cq->state = MLX4_EN_CQ_STATE_IDLE;
619         spin_unlock(&cq->poll_lock);
620         return rc;
621 }
622
623 /* called from mlx4_en_low_latency_poll() */
624 static inline bool mlx4_en_cq_lock_poll(struct mlx4_en_cq *cq)
625 {
626         int rc = true;
627         spin_lock_bh(&cq->poll_lock);
628         if ((cq->state & MLX4_CQ_LOCKED)) {
629                 struct net_device *dev = cq->dev;
630                 struct mlx4_en_priv *priv = netdev_priv(dev);
631                 struct mlx4_en_rx_ring *rx_ring = priv->rx_ring[cq->ring];
632
633                 cq->state |= MLX4_EN_CQ_STATE_POLL_YIELD;
634                 rc = false;
635                 rx_ring->yields++;
636         } else
637                 /* preserve yield marks */
638                 cq->state |= MLX4_EN_CQ_STATE_POLL;
639         spin_unlock_bh(&cq->poll_lock);
640         return rc;
641 }
642
643 /* returns true if someone tried to get the cq while it was locked */
644 static inline bool mlx4_en_cq_unlock_poll(struct mlx4_en_cq *cq)
645 {
646         int rc = false;
647         spin_lock_bh(&cq->poll_lock);
648         WARN_ON(cq->state & (MLX4_EN_CQ_STATE_NAPI));
649
650         if (cq->state & MLX4_EN_CQ_STATE_POLL_YIELD)
651                 rc = true;
652         cq->state = MLX4_EN_CQ_STATE_IDLE;
653         spin_unlock_bh(&cq->poll_lock);
654         return rc;
655 }
656
657 /* true if a socket is polling, even if it did not get the lock */
658 static inline bool mlx4_en_cq_ll_polling(struct mlx4_en_cq *cq)
659 {
660         WARN_ON(!(cq->state & MLX4_CQ_LOCKED));
661         return cq->state & CQ_USER_PEND;
662 }
663 #else
664 static inline void mlx4_en_cq_init_lock(struct mlx4_en_cq *cq)
665 {
666 }
667
668 static inline bool mlx4_en_cq_lock_napi(struct mlx4_en_cq *cq)
669 {
670         return true;
671 }
672
673 static inline bool mlx4_en_cq_unlock_napi(struct mlx4_en_cq *cq)
674 {
675         return false;
676 }
677
678 static inline bool mlx4_en_cq_lock_poll(struct mlx4_en_cq *cq)
679 {
680         return false;
681 }
682
683 static inline bool mlx4_en_cq_unlock_poll(struct mlx4_en_cq *cq)
684 {
685         return false;
686 }
687
688 static inline bool mlx4_en_cq_ll_polling(struct mlx4_en_cq *cq)
689 {
690         return false;
691 }
692 #endif /* CONFIG_NET_RX_BUSY_POLL */
693
694 #define MLX4_EN_WOL_DO_MODIFY (1ULL << 63)
695
696 void mlx4_en_update_loopback_state(struct net_device *dev,
697                                    netdev_features_t features);
698
699 void mlx4_en_destroy_netdev(struct net_device *dev);
700 int mlx4_en_init_netdev(struct mlx4_en_dev *mdev, int port,
701                         struct mlx4_en_port_profile *prof);
702
703 int mlx4_en_start_port(struct net_device *dev);
704 void mlx4_en_stop_port(struct net_device *dev, int detach);
705
706 void mlx4_en_free_resources(struct mlx4_en_priv *priv);
707 int mlx4_en_alloc_resources(struct mlx4_en_priv *priv);
708
709 int mlx4_en_create_cq(struct mlx4_en_priv *priv, struct mlx4_en_cq **pcq,
710                       int entries, int ring, enum cq_type mode, int node);
711 void mlx4_en_destroy_cq(struct mlx4_en_priv *priv, struct mlx4_en_cq **pcq);
712 int mlx4_en_activate_cq(struct mlx4_en_priv *priv, struct mlx4_en_cq *cq,
713                         int cq_idx);
714 void mlx4_en_deactivate_cq(struct mlx4_en_priv *priv, struct mlx4_en_cq *cq);
715 int mlx4_en_set_cq_moder(struct mlx4_en_priv *priv, struct mlx4_en_cq *cq);
716 int mlx4_en_arm_cq(struct mlx4_en_priv *priv, struct mlx4_en_cq *cq);
717
718 void mlx4_en_tx_irq(struct mlx4_cq *mcq);
719 u16 mlx4_en_select_queue(struct net_device *dev, struct sk_buff *skb);
720 netdev_tx_t mlx4_en_xmit(struct sk_buff *skb, struct net_device *dev);
721
722 int mlx4_en_create_tx_ring(struct mlx4_en_priv *priv,
723                            struct mlx4_en_tx_ring **pring,
724                            int qpn, u32 size, u16 stride,
725                            int node, int queue_index);
726 void mlx4_en_destroy_tx_ring(struct mlx4_en_priv *priv,
727                              struct mlx4_en_tx_ring **pring);
728 int mlx4_en_activate_tx_ring(struct mlx4_en_priv *priv,
729                              struct mlx4_en_tx_ring *ring,
730                              int cq, int user_prio);
731 void mlx4_en_deactivate_tx_ring(struct mlx4_en_priv *priv,
732                                 struct mlx4_en_tx_ring *ring);
733
734 int mlx4_en_create_rx_ring(struct mlx4_en_priv *priv,
735                            struct mlx4_en_rx_ring **pring,
736                            u32 size, u16 stride, int node);
737 void mlx4_en_destroy_rx_ring(struct mlx4_en_priv *priv,
738                              struct mlx4_en_rx_ring **pring,
739                              u32 size, u16 stride);
740 int mlx4_en_activate_rx_rings(struct mlx4_en_priv *priv);
741 void mlx4_en_deactivate_rx_ring(struct mlx4_en_priv *priv,
742                                 struct mlx4_en_rx_ring *ring);
743 int mlx4_en_process_rx_cq(struct net_device *dev,
744                           struct mlx4_en_cq *cq,
745                           int budget);
746 int mlx4_en_poll_rx_cq(struct napi_struct *napi, int budget);
747 void mlx4_en_fill_qp_context(struct mlx4_en_priv *priv, int size, int stride,
748                 int is_tx, int rss, int qpn, int cqn, int user_prio,
749                 struct mlx4_qp_context *context);
750 void mlx4_en_sqp_event(struct mlx4_qp *qp, enum mlx4_event event);
751 int mlx4_en_map_buffer(struct mlx4_buf *buf);
752 void mlx4_en_unmap_buffer(struct mlx4_buf *buf);
753
754 void mlx4_en_calc_rx_buf(struct net_device *dev);
755 int mlx4_en_config_rss_steer(struct mlx4_en_priv *priv);
756 void mlx4_en_release_rss_steer(struct mlx4_en_priv *priv);
757 int mlx4_en_create_drop_qp(struct mlx4_en_priv *priv);
758 void mlx4_en_destroy_drop_qp(struct mlx4_en_priv *priv);
759 int mlx4_en_free_tx_buf(struct net_device *dev, struct mlx4_en_tx_ring *ring);
760 void mlx4_en_rx_irq(struct mlx4_cq *mcq);
761
762 int mlx4_SET_MCAST_FLTR(struct mlx4_dev *dev, u8 port, u64 mac, u64 clear, u8 mode);
763 int mlx4_SET_VLAN_FLTR(struct mlx4_dev *dev, struct mlx4_en_priv *priv);
764
765 int mlx4_en_DUMP_ETH_STATS(struct mlx4_en_dev *mdev, u8 port, u8 reset);
766 int mlx4_en_QUERY_PORT(struct mlx4_en_dev *mdev, u8 port);
767
768 #ifdef CONFIG_MLX4_EN_DCB
769 extern const struct dcbnl_rtnl_ops mlx4_en_dcbnl_ops;
770 extern const struct dcbnl_rtnl_ops mlx4_en_dcbnl_pfc_ops;
771 #endif
772
773 int mlx4_en_setup_tc(struct net_device *dev, u8 up);
774
775 #ifdef CONFIG_RFS_ACCEL
776 void mlx4_en_cleanup_filters(struct mlx4_en_priv *priv);
777 #endif
778
779 #define MLX4_EN_NUM_SELF_TEST   5
780 void mlx4_en_ex_selftest(struct net_device *dev, u32 *flags, u64 *buf);
781 u64 mlx4_en_mac_to_u64(u8 *addr);
782 void mlx4_en_ptp_overflow_check(struct mlx4_en_dev *mdev);
783
784 /*
785  * Functions for time stamping
786  */
787 u64 mlx4_en_get_cqe_ts(struct mlx4_cqe *cqe);
788 void mlx4_en_fill_hwtstamps(struct mlx4_en_dev *mdev,
789                             struct skb_shared_hwtstamps *hwts,
790                             u64 timestamp);
791 void mlx4_en_init_timestamp(struct mlx4_en_dev *mdev);
792 int mlx4_en_timestamp_config(struct net_device *dev,
793                              int tx_type,
794                              int rx_filter);
795
796 /* Globals
797  */
798 extern const struct ethtool_ops mlx4_en_ethtool_ops;
799
800
801
802 /*
803  * printk / logging functions
804  */
805
806 __printf(3, 4)
807 int en_print(const char *level, const struct mlx4_en_priv *priv,
808              const char *format, ...);
809
810 #define en_dbg(mlevel, priv, format, arg...)                    \
811 do {                                                            \
812         if (NETIF_MSG_##mlevel & priv->msg_enable)              \
813                 en_print(KERN_DEBUG, priv, format, ##arg);      \
814 } while (0)
815 #define en_warn(priv, format, arg...)                   \
816         en_print(KERN_WARNING, priv, format, ##arg)
817 #define en_err(priv, format, arg...)                    \
818         en_print(KERN_ERR, priv, format, ##arg)
819 #define en_info(priv, format, arg...)                   \
820         en_print(KERN_INFO, priv, format, ## arg)
821
822 #define mlx4_err(mdev, format, arg...)                  \
823         pr_err("%s %s: " format, DRV_NAME,              \
824                dev_name(&mdev->pdev->dev), ##arg)
825 #define mlx4_info(mdev, format, arg...)                 \
826         pr_info("%s %s: " format, DRV_NAME,             \
827                 dev_name(&mdev->pdev->dev), ##arg)
828 #define mlx4_warn(mdev, format, arg...)                 \
829         pr_warning("%s %s: " format, DRV_NAME,          \
830                    dev_name(&mdev->pdev->dev), ##arg)
831
832 #endif