ath10k: retrieve calibration data from file
[cascardo/linux.git] / drivers / net / wireless / ath / ath10k / core.h
1 /*
2  * Copyright (c) 2005-2011 Atheros Communications Inc.
3  * Copyright (c) 2011-2013 Qualcomm Atheros, Inc.
4  *
5  * Permission to use, copy, modify, and/or distribute this software for any
6  * purpose with or without fee is hereby granted, provided that the above
7  * copyright notice and this permission notice appear in all copies.
8  *
9  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
10  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
11  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
12  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
13  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
14  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
15  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
16  */
17
18 #ifndef _CORE_H_
19 #define _CORE_H_
20
21 #include <linux/completion.h>
22 #include <linux/if_ether.h>
23 #include <linux/types.h>
24 #include <linux/pci.h>
25 #include <linux/uuid.h>
26 #include <linux/time.h>
27
28 #include "htt.h"
29 #include "htc.h"
30 #include "hw.h"
31 #include "targaddrs.h"
32 #include "wmi.h"
33 #include "../ath.h"
34 #include "../regd.h"
35 #include "../dfs_pattern_detector.h"
36 #include "spectral.h"
37
38 #define MS(_v, _f) (((_v) & _f##_MASK) >> _f##_LSB)
39 #define SM(_v, _f) (((_v) << _f##_LSB) & _f##_MASK)
40 #define WO(_f)      ((_f##_OFFSET) >> 2)
41
42 #define ATH10K_SCAN_ID 0
43 #define WMI_READY_TIMEOUT (5 * HZ)
44 #define ATH10K_FLUSH_TIMEOUT_HZ (5*HZ)
45 #define ATH10K_NUM_CHANS 38
46
47 /* Antenna noise floor */
48 #define ATH10K_DEFAULT_NOISE_FLOOR -95
49
50 #define ATH10K_MAX_NUM_MGMT_PENDING 128
51
52 /* number of failed packets */
53 #define ATH10K_KICKOUT_THRESHOLD 50
54
55 /*
56  * Use insanely high numbers to make sure that the firmware implementation
57  * won't start, we have the same functionality already in hostapd. Unit
58  * is seconds.
59  */
60 #define ATH10K_KEEPALIVE_MIN_IDLE 3747
61 #define ATH10K_KEEPALIVE_MAX_IDLE 3895
62 #define ATH10K_KEEPALIVE_MAX_UNRESPONSIVE 3900
63
64 struct ath10k;
65
66 enum ath10k_bus {
67         ATH10K_BUS_PCI,
68 };
69
70 static inline const char *ath10k_bus_str(enum ath10k_bus bus)
71 {
72         switch (bus) {
73         case ATH10K_BUS_PCI:
74                 return "pci";
75         }
76
77         return "unknown";
78 }
79
80 struct ath10k_skb_cb {
81         dma_addr_t paddr;
82         u8 vdev_id;
83
84         struct {
85                 u8 tid;
86                 bool is_offchan;
87                 struct ath10k_htt_txbuf *txbuf;
88                 u32 txbuf_paddr;
89         } __packed htt;
90
91         struct {
92                 bool dtim_zero;
93                 bool deliver_cab;
94         } bcn;
95 } __packed;
96
97 static inline struct ath10k_skb_cb *ATH10K_SKB_CB(struct sk_buff *skb)
98 {
99         BUILD_BUG_ON(sizeof(struct ath10k_skb_cb) >
100                      IEEE80211_TX_INFO_DRIVER_DATA_SIZE);
101         return (struct ath10k_skb_cb *)&IEEE80211_SKB_CB(skb)->driver_data;
102 }
103
104 static inline u32 host_interest_item_address(u32 item_offset)
105 {
106         return QCA988X_HOST_INTEREST_ADDRESS + item_offset;
107 }
108
109 struct ath10k_bmi {
110         bool done_sent;
111 };
112
113 struct ath10k_mem_chunk {
114         void *vaddr;
115         dma_addr_t paddr;
116         u32 len;
117         u32 req_id;
118 };
119
120 struct ath10k_wmi {
121         enum ath10k_htc_ep_id eid;
122         struct completion service_ready;
123         struct completion unified_ready;
124         wait_queue_head_t tx_credits_wq;
125         struct wmi_cmd_map *cmd;
126         struct wmi_vdev_param_map *vdev_param;
127         struct wmi_pdev_param_map *pdev_param;
128
129         u32 num_mem_chunks;
130         struct ath10k_mem_chunk mem_chunks[WMI_MAX_MEM_REQS];
131 };
132
133 struct ath10k_fw_stats_peer {
134         struct list_head list;
135
136         u8 peer_macaddr[ETH_ALEN];
137         u32 peer_rssi;
138         u32 peer_tx_rate;
139         u32 peer_rx_rate; /* 10x only */
140 };
141
142 struct ath10k_fw_stats_pdev {
143         struct list_head list;
144
145         /* PDEV stats */
146         s32 ch_noise_floor;
147         u32 tx_frame_count;
148         u32 rx_frame_count;
149         u32 rx_clear_count;
150         u32 cycle_count;
151         u32 phy_err_count;
152         u32 chan_tx_power;
153         u32 ack_rx_bad;
154         u32 rts_bad;
155         u32 rts_good;
156         u32 fcs_bad;
157         u32 no_beacons;
158         u32 mib_int_count;
159
160         /* PDEV TX stats */
161         s32 comp_queued;
162         s32 comp_delivered;
163         s32 msdu_enqued;
164         s32 mpdu_enqued;
165         s32 wmm_drop;
166         s32 local_enqued;
167         s32 local_freed;
168         s32 hw_queued;
169         s32 hw_reaped;
170         s32 underrun;
171         s32 tx_abort;
172         s32 mpdus_requed;
173         u32 tx_ko;
174         u32 data_rc;
175         u32 self_triggers;
176         u32 sw_retry_failure;
177         u32 illgl_rate_phy_err;
178         u32 pdev_cont_xretry;
179         u32 pdev_tx_timeout;
180         u32 pdev_resets;
181         u32 phy_underrun;
182         u32 txop_ovf;
183
184         /* PDEV RX stats */
185         s32 mid_ppdu_route_change;
186         s32 status_rcvd;
187         s32 r0_frags;
188         s32 r1_frags;
189         s32 r2_frags;
190         s32 r3_frags;
191         s32 htt_msdus;
192         s32 htt_mpdus;
193         s32 loc_msdus;
194         s32 loc_mpdus;
195         s32 oversize_amsdu;
196         s32 phy_errs;
197         s32 phy_err_drop;
198         s32 mpdu_errs;
199 };
200
201 struct ath10k_fw_stats {
202         struct list_head pdevs;
203         struct list_head peers;
204 };
205
206 struct ath10k_dfs_stats {
207         u32 phy_errors;
208         u32 pulses_total;
209         u32 pulses_detected;
210         u32 pulses_discarded;
211         u32 radar_detected;
212 };
213
214 #define ATH10K_MAX_NUM_PEER_IDS (1 << 11) /* htt rx_desc limit */
215
216 struct ath10k_peer {
217         struct list_head list;
218         int vdev_id;
219         u8 addr[ETH_ALEN];
220         DECLARE_BITMAP(peer_ids, ATH10K_MAX_NUM_PEER_IDS);
221         struct ieee80211_key_conf *keys[WMI_MAX_KEY_INDEX + 1];
222 };
223
224 struct ath10k_sta {
225         struct ath10k_vif *arvif;
226
227         /* the following are protected by ar->data_lock */
228         u32 changed; /* IEEE80211_RC_* */
229         u32 bw;
230         u32 nss;
231         u32 smps;
232
233         struct work_struct update_wk;
234 };
235
236 #define ATH10K_VDEV_SETUP_TIMEOUT_HZ (5*HZ)
237
238 struct ath10k_vif {
239         struct list_head list;
240
241         u32 vdev_id;
242         enum wmi_vdev_type vdev_type;
243         enum wmi_vdev_subtype vdev_subtype;
244         u32 beacon_interval;
245         u32 dtim_period;
246         struct sk_buff *beacon;
247         /* protected by data_lock */
248         bool beacon_sent;
249         void *beacon_buf;
250         dma_addr_t beacon_paddr;
251
252         struct ath10k *ar;
253         struct ieee80211_vif *vif;
254
255         bool is_started;
256         bool is_up;
257         bool spectral_enabled;
258         u32 aid;
259         u8 bssid[ETH_ALEN];
260
261         struct work_struct wep_key_work;
262         struct ieee80211_key_conf *wep_keys[WMI_MAX_KEY_INDEX + 1];
263         u8 def_wep_key_idx;
264         u8 def_wep_key_newidx;
265
266         u16 tx_seq_no;
267
268         union {
269                 struct {
270                         u32 uapsd;
271                 } sta;
272                 struct {
273                         /* 127 stations; wmi limit */
274                         u8 tim_bitmap[16];
275                         u8 tim_len;
276                         u32 ssid_len;
277                         u8 ssid[IEEE80211_MAX_SSID_LEN];
278                         bool hidden_ssid;
279                         /* P2P_IE with NoA attribute for P2P_GO case */
280                         u32 noa_len;
281                         u8 *noa_data;
282                 } ap;
283         } u;
284
285         u8 fixed_rate;
286         u8 fixed_nss;
287         u8 force_sgi;
288         bool use_cts_prot;
289         int num_legacy_stations;
290 };
291
292 struct ath10k_vif_iter {
293         u32 vdev_id;
294         struct ath10k_vif *arvif;
295 };
296
297 /* used for crash-dump storage, protected by data-lock */
298 struct ath10k_fw_crash_data {
299         bool crashed_since_read;
300
301         uuid_le uuid;
302         struct timespec timestamp;
303         __le32 registers[REG_DUMP_COUNT_QCA988X];
304 };
305
306 struct ath10k_debug {
307         struct dentry *debugfs_phy;
308
309         struct ath10k_fw_stats fw_stats;
310         struct completion fw_stats_complete;
311         bool fw_stats_done;
312         DECLARE_BITMAP(wmi_service_bitmap, WMI_SERVICE_MAX);
313
314         unsigned long htt_stats_mask;
315         struct delayed_work htt_stats_dwork;
316         struct ath10k_dfs_stats dfs_stats;
317         struct ath_dfs_pool_stats dfs_pool_stats;
318
319         /* protected by conf_mutex */
320         u32 fw_dbglog_mask;
321         u32 pktlog_filter;
322
323         u8 htt_max_amsdu;
324         u8 htt_max_ampdu;
325
326         struct ath10k_fw_crash_data *fw_crash_data;
327 };
328
329 enum ath10k_state {
330         ATH10K_STATE_OFF = 0,
331         ATH10K_STATE_ON,
332
333         /* When doing firmware recovery the device is first powered down.
334          * mac80211 is supposed to call in to start() hook later on. It is
335          * however possible that driver unloading and firmware crash overlap.
336          * mac80211 can wait on conf_mutex in stop() while the device is
337          * stopped in ath10k_core_restart() work holding conf_mutex. The state
338          * RESTARTED means that the device is up and mac80211 has started hw
339          * reconfiguration. Once mac80211 is done with the reconfiguration we
340          * set the state to STATE_ON in restart_complete(). */
341         ATH10K_STATE_RESTARTING,
342         ATH10K_STATE_RESTARTED,
343
344         /* The device has crashed while restarting hw. This state is like ON
345          * but commands are blocked in HTC and -ECOMM response is given. This
346          * prevents completion timeouts and makes the driver more responsive to
347          * userspace commands. This is also prevents recursive recovery. */
348         ATH10K_STATE_WEDGED,
349
350         /* factory tests */
351         ATH10K_STATE_UTF,
352 };
353
354 enum ath10k_firmware_mode {
355         /* the default mode, standard 802.11 functionality */
356         ATH10K_FIRMWARE_MODE_NORMAL,
357
358         /* factory tests etc */
359         ATH10K_FIRMWARE_MODE_UTF,
360 };
361
362 enum ath10k_fw_features {
363         /* wmi_mgmt_rx_hdr contains extra RSSI information */
364         ATH10K_FW_FEATURE_EXT_WMI_MGMT_RX = 0,
365
366         /* firmware from 10X branch */
367         ATH10K_FW_FEATURE_WMI_10X = 1,
368
369         /* firmware support tx frame management over WMI, otherwise it's HTT */
370         ATH10K_FW_FEATURE_HAS_WMI_MGMT_TX = 2,
371
372         /* Firmware does not support P2P */
373         ATH10K_FW_FEATURE_NO_P2P = 3,
374
375         /* Firmware 10.2 feature bit. The ATH10K_FW_FEATURE_WMI_10X feature bit
376          * is required to be set as well.
377          */
378         ATH10K_FW_FEATURE_WMI_10_2 = 4,
379
380         /* keep last */
381         ATH10K_FW_FEATURE_COUNT,
382 };
383
384 enum ath10k_dev_flags {
385         /* Indicates that ath10k device is during CAC phase of DFS */
386         ATH10K_CAC_RUNNING,
387         ATH10K_FLAG_CORE_REGISTERED,
388 };
389
390 enum ath10k_cal_mode {
391         ATH10K_CAL_MODE_FILE,
392         ATH10K_CAL_MODE_OTP,
393 };
394
395 static inline const char *ath10k_cal_mode_str(enum ath10k_cal_mode mode)
396 {
397         switch (mode) {
398         case ATH10K_CAL_MODE_FILE:
399                 return "file";
400         case ATH10K_CAL_MODE_OTP:
401                 return "otp";
402         }
403
404         return "unknown";
405 }
406
407 enum ath10k_scan_state {
408         ATH10K_SCAN_IDLE,
409         ATH10K_SCAN_STARTING,
410         ATH10K_SCAN_RUNNING,
411         ATH10K_SCAN_ABORTING,
412 };
413
414 static inline const char *ath10k_scan_state_str(enum ath10k_scan_state state)
415 {
416         switch (state) {
417         case ATH10K_SCAN_IDLE:
418                 return "idle";
419         case ATH10K_SCAN_STARTING:
420                 return "starting";
421         case ATH10K_SCAN_RUNNING:
422                 return "running";
423         case ATH10K_SCAN_ABORTING:
424                 return "aborting";
425         }
426
427         return "unknown";
428 }
429
430 struct ath10k {
431         struct ath_common ath_common;
432         struct ieee80211_hw *hw;
433         struct device *dev;
434         u8 mac_addr[ETH_ALEN];
435
436         u32 chip_id;
437         u32 target_version;
438         u8 fw_version_major;
439         u32 fw_version_minor;
440         u16 fw_version_release;
441         u16 fw_version_build;
442         u32 phy_capability;
443         u32 hw_min_tx_power;
444         u32 hw_max_tx_power;
445         u32 ht_cap_info;
446         u32 vht_cap_info;
447         u32 num_rf_chains;
448
449         DECLARE_BITMAP(fw_features, ATH10K_FW_FEATURE_COUNT);
450
451         struct targetdef *targetdef;
452         struct hostdef *hostdef;
453
454         bool p2p;
455
456         struct {
457                 enum ath10k_bus bus;
458                 const struct ath10k_hif_ops *ops;
459         } hif;
460
461         struct completion target_suspend;
462
463         struct ath10k_bmi bmi;
464         struct ath10k_wmi wmi;
465         struct ath10k_htc htc;
466         struct ath10k_htt htt;
467
468         struct ath10k_hw_params {
469                 u32 id;
470                 const char *name;
471                 u32 patch_load_addr;
472
473                 struct ath10k_hw_params_fw {
474                         const char *dir;
475                         const char *fw;
476                         const char *otp;
477                         const char *board;
478                 } fw;
479         } hw_params;
480
481         const struct firmware *board;
482         const void *board_data;
483         size_t board_len;
484
485         const struct firmware *otp;
486         const void *otp_data;
487         size_t otp_len;
488
489         const struct firmware *firmware;
490         const void *firmware_data;
491         size_t firmware_len;
492
493         const struct firmware *cal_file;
494
495         int fw_api;
496         enum ath10k_cal_mode cal_mode;
497
498         struct {
499                 struct completion started;
500                 struct completion completed;
501                 struct completion on_channel;
502                 struct delayed_work timeout;
503                 enum ath10k_scan_state state;
504                 bool is_roc;
505                 int vdev_id;
506                 int roc_freq;
507         } scan;
508
509         struct {
510                 struct ieee80211_supported_band sbands[IEEE80211_NUM_BANDS];
511         } mac;
512
513         /* should never be NULL; needed for regular htt rx */
514         struct ieee80211_channel *rx_channel;
515
516         /* valid during scan; needed for mgmt rx during scan */
517         struct ieee80211_channel *scan_channel;
518
519         /* current operating channel definition */
520         struct cfg80211_chan_def chandef;
521
522         unsigned long long free_vdev_map;
523         bool monitor;
524         int monitor_vdev_id;
525         bool monitor_started;
526         unsigned int filter_flags;
527         unsigned long dev_flags;
528         u32 dfs_block_radar_events;
529
530         /* protected by conf_mutex */
531         bool radar_enabled;
532         int num_started_vdevs;
533
534         /* Protected by conf-mutex */
535         u8 supp_tx_chainmask;
536         u8 supp_rx_chainmask;
537         u8 cfg_tx_chainmask;
538         u8 cfg_rx_chainmask;
539
540         struct wmi_pdev_set_wmm_params_arg wmm_params;
541         struct completion install_key_done;
542
543         struct completion vdev_setup_done;
544
545         struct workqueue_struct *workqueue;
546
547         /* prevents concurrent FW reconfiguration */
548         struct mutex conf_mutex;
549
550         /* protects shared structure data */
551         spinlock_t data_lock;
552
553         struct list_head arvifs;
554         struct list_head peers;
555         wait_queue_head_t peer_mapping_wq;
556
557         /* number of created peers; protected by data_lock */
558         int num_peers;
559
560         struct work_struct offchan_tx_work;
561         struct sk_buff_head offchan_tx_queue;
562         struct completion offchan_tx_completed;
563         struct sk_buff *offchan_tx_skb;
564
565         struct work_struct wmi_mgmt_tx_work;
566         struct sk_buff_head wmi_mgmt_tx_queue;
567
568         enum ath10k_state state;
569
570         struct work_struct register_work;
571         struct work_struct restart_work;
572
573         /* cycle count is reported twice for each visited channel during scan.
574          * access protected by data_lock */
575         u32 survey_last_rx_clear_count;
576         u32 survey_last_cycle_count;
577         struct survey_info survey[ATH10K_NUM_CHANS];
578
579         struct dfs_pattern_detector *dfs_detector;
580
581 #ifdef CONFIG_ATH10K_DEBUGFS
582         struct ath10k_debug debug;
583 #endif
584
585         struct {
586                 /* relay(fs) channel for spectral scan */
587                 struct rchan *rfs_chan_spec_scan;
588
589                 /* spectral_mode and spec_config are protected by conf_mutex */
590                 enum ath10k_spectral_mode mode;
591                 struct ath10k_spec_scan config;
592         } spectral;
593
594         struct {
595                 /* protected by conf_mutex */
596                 const struct firmware *utf;
597                 DECLARE_BITMAP(orig_fw_features, ATH10K_FW_FEATURE_COUNT);
598
599                 /* protected by data_lock */
600                 bool utf_monitor;
601         } testmode;
602
603         struct {
604                 /* protected by data_lock */
605                 u32 fw_crash_counter;
606                 u32 fw_warm_reset_counter;
607                 u32 fw_cold_reset_counter;
608         } stats;
609
610         /* must be last */
611         u8 drv_priv[0] __aligned(sizeof(void *));
612 };
613
614 struct ath10k *ath10k_core_create(size_t priv_size, struct device *dev,
615                                   enum ath10k_bus bus,
616                                   const struct ath10k_hif_ops *hif_ops);
617 void ath10k_core_destroy(struct ath10k *ar);
618
619 int ath10k_core_start(struct ath10k *ar, enum ath10k_firmware_mode mode);
620 int ath10k_wait_for_suspend(struct ath10k *ar, u32 suspend_opt);
621 void ath10k_core_stop(struct ath10k *ar);
622 int ath10k_core_register(struct ath10k *ar, u32 chip_id);
623 void ath10k_core_unregister(struct ath10k *ar);
624
625 #endif /* _CORE_H_ */