orinoco: fix TKIP countermeasure behaviour
[cascardo/linux.git] / drivers / net / wireless / ath / ath9k / ath9k.h
1 /*
2  * Copyright (c) 2008-2009 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef ATH9K_H
18 #define ATH9K_H
19
20 #include <linux/etherdevice.h>
21 #include <linux/device.h>
22 #include <linux/leds.h>
23 #include <linux/completion.h>
24 #include <linux/pm_qos_params.h>
25
26 #include "debug.h"
27 #include "common.h"
28
29 /*
30  * Header for the ath9k.ko driver core *only* -- hw code nor any other driver
31  * should rely on this file or its contents.
32  */
33
34 struct ath_node;
35
36 /* Macro to expand scalars to 64-bit objects */
37
38 #define ito64(x) (sizeof(x) == 1) ?                     \
39         (((unsigned long long int)(x)) & (0xff)) :      \
40         (sizeof(x) == 2) ?                              \
41         (((unsigned long long int)(x)) & 0xffff) :      \
42         ((sizeof(x) == 4) ?                             \
43          (((unsigned long long int)(x)) & 0xffffffff) : \
44          (unsigned long long int)(x))
45
46 /* increment with wrap-around */
47 #define INCR(_l, _sz)   do {                    \
48                 (_l)++;                         \
49                 (_l) &= ((_sz) - 1);            \
50         } while (0)
51
52 /* decrement with wrap-around */
53 #define DECR(_l,  _sz)  do {                    \
54                 (_l)--;                         \
55                 (_l) &= ((_sz) - 1);            \
56         } while (0)
57
58 #define A_MAX(a, b) ((a) > (b) ? (a) : (b))
59
60 #define TSF_TO_TU(_h,_l) \
61         ((((u32)(_h)) << 22) | (((u32)(_l)) >> 10))
62
63 #define ATH_TXQ_SETUP(sc, i)        ((sc)->tx.txqsetup & (1<<i))
64
65 struct ath_config {
66         u32 ath_aggr_prot;
67         u16 txpowlimit;
68         u8 cabqReadytime;
69 };
70
71 /*************************/
72 /* Descriptor Management */
73 /*************************/
74
75 #define ATH_TXBUF_RESET(_bf) do {                               \
76                 (_bf)->bf_stale = false;                        \
77                 (_bf)->bf_lastbf = NULL;                        \
78                 (_bf)->bf_next = NULL;                          \
79                 memset(&((_bf)->bf_state), 0,                   \
80                        sizeof(struct ath_buf_state));           \
81         } while (0)
82
83 #define ATH_RXBUF_RESET(_bf) do {               \
84                 (_bf)->bf_stale = false;        \
85         } while (0)
86
87 /**
88  * enum buffer_type - Buffer type flags
89  *
90  * @BUF_HT: Send this buffer using HT capabilities
91  * @BUF_AMPDU: This buffer is an ampdu, as part of an aggregate (during TX)
92  * @BUF_AGGR: Indicates whether the buffer can be aggregated
93  *      (used in aggregation scheduling)
94  * @BUF_RETRY: Indicates whether the buffer is retried
95  * @BUF_XRETRY: To denote excessive retries of the buffer
96  */
97 enum buffer_type {
98         BUF_HT                  = BIT(1),
99         BUF_AMPDU               = BIT(2),
100         BUF_AGGR                = BIT(3),
101         BUF_RETRY               = BIT(4),
102         BUF_XRETRY              = BIT(5),
103 };
104
105 #define bf_nframes              bf_state.bfs_nframes
106 #define bf_al                   bf_state.bfs_al
107 #define bf_frmlen               bf_state.bfs_frmlen
108 #define bf_retries              bf_state.bfs_retries
109 #define bf_seqno                bf_state.bfs_seqno
110 #define bf_tidno                bf_state.bfs_tidno
111 #define bf_keyix                bf_state.bfs_keyix
112 #define bf_keytype              bf_state.bfs_keytype
113 #define bf_isht(bf)             (bf->bf_state.bf_type & BUF_HT)
114 #define bf_isampdu(bf)          (bf->bf_state.bf_type & BUF_AMPDU)
115 #define bf_isaggr(bf)           (bf->bf_state.bf_type & BUF_AGGR)
116 #define bf_isretried(bf)        (bf->bf_state.bf_type & BUF_RETRY)
117 #define bf_isxretried(bf)       (bf->bf_state.bf_type & BUF_XRETRY)
118
119 #define ATH_TXSTATUS_RING_SIZE 64
120
121 struct ath_descdma {
122         void *dd_desc;
123         dma_addr_t dd_desc_paddr;
124         u32 dd_desc_len;
125         struct ath_buf *dd_bufptr;
126 };
127
128 int ath_descdma_setup(struct ath_softc *sc, struct ath_descdma *dd,
129                       struct list_head *head, const char *name,
130                       int nbuf, int ndesc, bool is_tx);
131 void ath_descdma_cleanup(struct ath_softc *sc, struct ath_descdma *dd,
132                          struct list_head *head);
133
134 /***********/
135 /* RX / TX */
136 /***********/
137
138 #define ATH_MAX_ANTENNA         3
139 #define ATH_RXBUF               512
140 #define ATH_TXBUF               512
141 #define ATH_TXBUF_RESERVE       5
142 #define ATH_MAX_QDEPTH          (ATH_TXBUF / 4 - ATH_TXBUF_RESERVE)
143 #define ATH_TXMAXTRY            13
144 #define ATH_MGT_TXMAXTRY        4
145
146 #define TID_TO_WME_AC(_tid)                             \
147         ((((_tid) == 0) || ((_tid) == 3)) ? WME_AC_BE : \
148          (((_tid) == 1) || ((_tid) == 2)) ? WME_AC_BK : \
149          (((_tid) == 4) || ((_tid) == 5)) ? WME_AC_VI : \
150          WME_AC_VO)
151
152 #define ADDBA_EXCHANGE_ATTEMPTS    10
153 #define ATH_AGGR_DELIM_SZ          4
154 #define ATH_AGGR_MINPLEN           256 /* in bytes, minimum packet length */
155 /* number of delimiters for encryption padding */
156 #define ATH_AGGR_ENCRYPTDELIM      10
157 /* minimum h/w qdepth to be sustained to maximize aggregation */
158 #define ATH_AGGR_MIN_QDEPTH        2
159 #define ATH_AMPDU_SUBFRAME_DEFAULT 32
160
161 #define IEEE80211_SEQ_SEQ_SHIFT    4
162 #define IEEE80211_SEQ_MAX          4096
163 #define IEEE80211_WEP_IVLEN        3
164 #define IEEE80211_WEP_KIDLEN       1
165 #define IEEE80211_WEP_CRCLEN       4
166 #define IEEE80211_MAX_MPDU_LEN     (3840 + FCS_LEN +            \
167                                     (IEEE80211_WEP_IVLEN +      \
168                                      IEEE80211_WEP_KIDLEN +     \
169                                      IEEE80211_WEP_CRCLEN))
170
171 /* return whether a bit at index _n in bitmap _bm is set
172  * _sz is the size of the bitmap  */
173 #define ATH_BA_ISSET(_bm, _n)  (((_n) < (WME_BA_BMP_SIZE)) &&           \
174                                 ((_bm)[(_n) >> 5] & (1 << ((_n) & 31))))
175
176 /* return block-ack bitmap index given sequence and starting sequence */
177 #define ATH_BA_INDEX(_st, _seq) (((_seq) - (_st)) & (IEEE80211_SEQ_MAX - 1))
178
179 /* returns delimiter padding required given the packet length */
180 #define ATH_AGGR_GET_NDELIM(_len)                                       \
181         (((((_len) + ATH_AGGR_DELIM_SZ) < ATH_AGGR_MINPLEN) ?           \
182           (ATH_AGGR_MINPLEN - (_len) - ATH_AGGR_DELIM_SZ) : 0) >> 2)
183
184 #define BAW_WITHIN(_start, _bawsz, _seqno) \
185         ((((_seqno) - (_start)) & 4095) < (_bawsz))
186
187 #define ATH_AN_2_TID(_an, _tidno)  (&(_an)->tid[(_tidno)])
188
189 #define ATH_TX_COMPLETE_POLL_INT        1000
190
191 enum ATH_AGGR_STATUS {
192         ATH_AGGR_DONE,
193         ATH_AGGR_BAW_CLOSED,
194         ATH_AGGR_LIMITED,
195 };
196
197 #define ATH_TXFIFO_DEPTH 8
198 struct ath_txq {
199         int axq_class;
200         u32 axq_qnum;
201         u32 *axq_link;
202         struct list_head axq_q;
203         spinlock_t axq_lock;
204         u32 axq_depth;
205         bool stopped;
206         bool axq_tx_inprogress;
207         struct list_head axq_acq;
208         struct list_head txq_fifo[ATH_TXFIFO_DEPTH];
209         struct list_head txq_fifo_pending;
210         u8 txq_headidx;
211         u8 txq_tailidx;
212 };
213
214 struct ath_atx_ac {
215         int sched;
216         int qnum;
217         struct list_head list;
218         struct list_head tid_q;
219 };
220
221 struct ath_buf_state {
222         int bfs_nframes;
223         u16 bfs_al;
224         u16 bfs_frmlen;
225         int bfs_seqno;
226         int bfs_tidno;
227         int bfs_retries;
228         u8 bf_type;
229         u8 bfs_paprd;
230         unsigned long bfs_paprd_timestamp;
231         u32 bfs_keyix;
232         enum ath9k_key_type bfs_keytype;
233 };
234
235 struct ath_buf {
236         struct list_head list;
237         struct ath_buf *bf_lastbf;      /* last buf of this unit (a frame or
238                                            an aggregate) */
239         struct ath_buf *bf_next;        /* next subframe in the aggregate */
240         struct sk_buff *bf_mpdu;        /* enclosing frame structure */
241         void *bf_desc;                  /* virtual addr of desc */
242         dma_addr_t bf_daddr;            /* physical addr of desc */
243         dma_addr_t bf_buf_addr; /* physical addr of data buffer, for DMA */
244         bool bf_stale;
245         bool bf_tx_aborted;
246         u16 bf_flags;
247         struct ath_buf_state bf_state;
248         struct ath_wiphy *aphy;
249 };
250
251 struct ath_atx_tid {
252         struct list_head list;
253         struct list_head buf_q;
254         struct ath_node *an;
255         struct ath_atx_ac *ac;
256         unsigned long tx_buf[BITS_TO_LONGS(ATH_TID_MAX_BUFS)];
257         u16 seq_start;
258         u16 seq_next;
259         u16 baw_size;
260         int tidno;
261         int baw_head;   /* first un-acked tx buffer */
262         int baw_tail;   /* next unused tx buffer slot */
263         int sched;
264         int paused;
265         u8 state;
266 };
267
268 struct ath_node {
269         struct ath_common *common;
270         struct ath_atx_tid tid[WME_NUM_TID];
271         struct ath_atx_ac ac[WME_NUM_AC];
272         u16 maxampdu;
273         u8 mpdudensity;
274         int last_rssi;
275 };
276
277 #define AGGR_CLEANUP         BIT(1)
278 #define AGGR_ADDBA_COMPLETE  BIT(2)
279 #define AGGR_ADDBA_PROGRESS  BIT(3)
280
281 struct ath_tx_control {
282         struct ath_txq *txq;
283         int if_id;
284         enum ath9k_internal_frame_type frame_type;
285         u8 paprd;
286 };
287
288 #define ATH_TX_ERROR        0x01
289 #define ATH_TX_XRETRY       0x02
290 #define ATH_TX_BAR          0x04
291
292 struct ath_tx {
293         u16 seq_no;
294         u32 txqsetup;
295         int hwq_map[WME_NUM_AC];
296         spinlock_t txbuflock;
297         struct list_head txbuf;
298         struct ath_txq txq[ATH9K_NUM_TX_QUEUES];
299         struct ath_descdma txdma;
300         int pending_frames[WME_NUM_AC];
301 };
302
303 struct ath_rx_edma {
304         struct sk_buff_head rx_fifo;
305         struct sk_buff_head rx_buffers;
306         u32 rx_fifo_hwsize;
307 };
308
309 struct ath_rx {
310         u8 defant;
311         u8 rxotherant;
312         u32 *rxlink;
313         unsigned int rxfilter;
314         spinlock_t pcu_lock;
315         spinlock_t rxbuflock;
316         struct list_head rxbuf;
317         struct ath_descdma rxdma;
318         struct ath_buf *rx_bufptr;
319         struct ath_rx_edma rx_edma[ATH9K_RX_QUEUE_MAX];
320 };
321
322 int ath_startrecv(struct ath_softc *sc);
323 bool ath_stoprecv(struct ath_softc *sc);
324 void ath_flushrecv(struct ath_softc *sc);
325 u32 ath_calcrxfilter(struct ath_softc *sc);
326 int ath_rx_init(struct ath_softc *sc, int nbufs);
327 void ath_rx_cleanup(struct ath_softc *sc);
328 int ath_rx_tasklet(struct ath_softc *sc, int flush, bool hp);
329 struct ath_txq *ath_txq_setup(struct ath_softc *sc, int qtype, int subtype);
330 void ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq);
331 int ath_tx_setup(struct ath_softc *sc, int haltype);
332 bool ath_drain_all_txq(struct ath_softc *sc, bool retry_tx);
333 void ath_draintxq(struct ath_softc *sc,
334                      struct ath_txq *txq, bool retry_tx);
335 void ath_tx_node_init(struct ath_softc *sc, struct ath_node *an);
336 void ath_tx_node_cleanup(struct ath_softc *sc, struct ath_node *an);
337 void ath_txq_schedule(struct ath_softc *sc, struct ath_txq *txq);
338 int ath_tx_init(struct ath_softc *sc, int nbufs);
339 void ath_tx_cleanup(struct ath_softc *sc);
340 int ath_txq_update(struct ath_softc *sc, int qnum,
341                    struct ath9k_tx_queue_info *q);
342 int ath_tx_start(struct ieee80211_hw *hw, struct sk_buff *skb,
343                  struct ath_tx_control *txctl);
344 void ath_tx_tasklet(struct ath_softc *sc);
345 void ath_tx_edma_tasklet(struct ath_softc *sc);
346 void ath_tx_cabq(struct ieee80211_hw *hw, struct sk_buff *skb);
347 int ath_tx_aggr_start(struct ath_softc *sc, struct ieee80211_sta *sta,
348                       u16 tid, u16 *ssn);
349 void ath_tx_aggr_stop(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid);
350 void ath_tx_aggr_resume(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid);
351
352 /********/
353 /* VIFs */
354 /********/
355
356 struct ath_vif {
357         int av_bslot;
358         __le64 tsf_adjust; /* TSF adjustment for staggered beacons */
359         enum nl80211_iftype av_opmode;
360         struct ath_buf *av_bcbuf;
361         struct ath_tx_control av_btxctl;
362         u8 bssid[ETH_ALEN]; /* current BSSID from config_interface */
363 };
364
365 /*******************/
366 /* Beacon Handling */
367 /*******************/
368
369 /*
370  * Regardless of the number of beacons we stagger, (i.e. regardless of the
371  * number of BSSIDs) if a given beacon does not go out even after waiting this
372  * number of beacon intervals, the game's up.
373  */
374 #define BSTUCK_THRESH                   (9 * ATH_BCBUF)
375 #define ATH_BCBUF                       4
376 #define ATH_DEFAULT_BINTVAL             100 /* TU */
377 #define ATH_DEFAULT_BMISS_LIMIT         10
378 #define IEEE80211_MS_TO_TU(x)           (((x) * 1000) / 1024)
379
380 struct ath_beacon_config {
381         u16 beacon_interval;
382         u16 listen_interval;
383         u16 dtim_period;
384         u16 bmiss_timeout;
385         u8 dtim_count;
386 };
387
388 struct ath_beacon {
389         enum {
390                 OK,             /* no change needed */
391                 UPDATE,         /* update pending */
392                 COMMIT          /* beacon sent, commit change */
393         } updateslot;           /* slot time update fsm */
394
395         u32 beaconq;
396         u32 bmisscnt;
397         u32 ast_be_xmit;
398         u64 bc_tstamp;
399         struct ieee80211_vif *bslot[ATH_BCBUF];
400         struct ath_wiphy *bslot_aphy[ATH_BCBUF];
401         int slottime;
402         int slotupdate;
403         struct ath9k_tx_queue_info beacon_qi;
404         struct ath_descdma bdma;
405         struct ath_txq *cabq;
406         struct list_head bbuf;
407 };
408
409 void ath_beacon_tasklet(unsigned long data);
410 void ath_beacon_config(struct ath_softc *sc, struct ieee80211_vif *vif);
411 int ath_beacon_alloc(struct ath_wiphy *aphy, struct ieee80211_vif *vif);
412 void ath_beacon_return(struct ath_softc *sc, struct ath_vif *avp);
413 int ath_beaconq_config(struct ath_softc *sc);
414
415 /*******/
416 /* ANI */
417 /*******/
418
419 #define ATH_STA_SHORT_CALINTERVAL 1000    /* 1 second */
420 #define ATH_AP_SHORT_CALINTERVAL  100     /* 100 ms */
421 #define ATH_ANI_POLLINTERVAL_OLD  100     /* 100 ms */
422 #define ATH_ANI_POLLINTERVAL_NEW  1000    /* 1000 ms */
423 #define ATH_LONG_CALINTERVAL_INT  1000    /* 1000 ms */
424 #define ATH_LONG_CALINTERVAL      30000   /* 30 seconds */
425 #define ATH_RESTART_CALINTERVAL   1200000 /* 20 minutes */
426
427 #define ATH_PAPRD_TIMEOUT       100 /* msecs */
428
429 void ath_hw_check(struct work_struct *work);
430 void ath_paprd_calibrate(struct work_struct *work);
431 void ath_ani_calibrate(unsigned long data);
432
433 /**********/
434 /* BTCOEX */
435 /**********/
436
437 struct ath_btcoex {
438         bool hw_timer_enabled;
439         spinlock_t btcoex_lock;
440         struct timer_list period_timer; /* Timer for BT period */
441         u32 bt_priority_cnt;
442         unsigned long bt_priority_time;
443         int bt_stomp_type; /* Types of BT stomping */
444         u32 btcoex_no_stomp; /* in usec */
445         u32 btcoex_period; /* in usec */
446         u32 btscan_no_stomp; /* in usec */
447         struct ath_gen_timer *no_stomp_timer; /* Timer for no BT stomping */
448 };
449
450 int ath_init_btcoex_timer(struct ath_softc *sc);
451 void ath9k_btcoex_timer_resume(struct ath_softc *sc);
452 void ath9k_btcoex_timer_pause(struct ath_softc *sc);
453
454 /********************/
455 /*   LED Control    */
456 /********************/
457
458 #define ATH_LED_PIN_DEF                 1
459 #define ATH_LED_PIN_9287                8
460 #define ATH_LED_ON_DURATION_IDLE        350     /* in msecs */
461 #define ATH_LED_OFF_DURATION_IDLE       250     /* in msecs */
462
463 enum ath_led_type {
464         ATH_LED_RADIO,
465         ATH_LED_ASSOC,
466         ATH_LED_TX,
467         ATH_LED_RX
468 };
469
470 struct ath_led {
471         struct ath_softc *sc;
472         struct led_classdev led_cdev;
473         enum ath_led_type led_type;
474         char name[32];
475         bool registered;
476 };
477
478 void ath_init_leds(struct ath_softc *sc);
479 void ath_deinit_leds(struct ath_softc *sc);
480
481 /* Antenna diversity/combining */
482 #define ATH_ANT_RX_CURRENT_SHIFT 4
483 #define ATH_ANT_RX_MAIN_SHIFT 2
484 #define ATH_ANT_RX_MASK 0x3
485
486 #define ATH_ANT_DIV_COMB_SHORT_SCAN_INTR 50
487 #define ATH_ANT_DIV_COMB_SHORT_SCAN_PKTCOUNT 0x100
488 #define ATH_ANT_DIV_COMB_MAX_PKTCOUNT 0x200
489 #define ATH_ANT_DIV_COMB_INIT_COUNT 95
490 #define ATH_ANT_DIV_COMB_MAX_COUNT 100
491 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO 30
492 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO2 20
493
494 #define ATH_ANT_DIV_COMB_LNA1_LNA2_DELTA -3
495 #define ATH_ANT_DIV_COMB_LNA1_LNA2_SWITCH_DELTA -1
496 #define ATH_ANT_DIV_COMB_LNA1_DELTA_HI -4
497 #define ATH_ANT_DIV_COMB_LNA1_DELTA_MID -2
498 #define ATH_ANT_DIV_COMB_LNA1_DELTA_LOW 2
499
500 enum ath9k_ant_div_comb_lna_conf {
501         ATH_ANT_DIV_COMB_LNA1_MINUS_LNA2,
502         ATH_ANT_DIV_COMB_LNA2,
503         ATH_ANT_DIV_COMB_LNA1,
504         ATH_ANT_DIV_COMB_LNA1_PLUS_LNA2,
505 };
506
507 struct ath_ant_comb {
508         u16 count;
509         u16 total_pkt_count;
510         bool scan;
511         bool scan_not_start;
512         int main_total_rssi;
513         int alt_total_rssi;
514         int alt_recv_cnt;
515         int main_recv_cnt;
516         int rssi_lna1;
517         int rssi_lna2;
518         int rssi_add;
519         int rssi_sub;
520         int rssi_first;
521         int rssi_second;
522         int rssi_third;
523         bool alt_good;
524         int quick_scan_cnt;
525         int main_conf;
526         enum ath9k_ant_div_comb_lna_conf first_quick_scan_conf;
527         enum ath9k_ant_div_comb_lna_conf second_quick_scan_conf;
528         int first_bias;
529         int second_bias;
530         bool first_ratio;
531         bool second_ratio;
532         unsigned long scan_start_time;
533 };
534
535 /********************/
536 /* Main driver core */
537 /********************/
538
539 /*
540  * Default cache line size, in bytes.
541  * Used when PCI device not fully initialized by bootrom/BIOS
542 */
543 #define DEFAULT_CACHELINE       32
544 #define ATH_REGCLASSIDS_MAX     10
545 #define ATH_CABQ_READY_TIME     80      /* % of beacon interval */
546 #define ATH_MAX_SW_RETRIES      10
547 #define ATH_CHAN_MAX            255
548 #define IEEE80211_WEP_NKID      4       /* number of key ids */
549
550 #define ATH_TXPOWER_MAX         100     /* .5 dBm units */
551 #define ATH_RATE_DUMMY_MARKER   0
552
553 #define SC_OP_INVALID                BIT(0)
554 #define SC_OP_BEACONS                BIT(1)
555 #define SC_OP_RXAGGR                 BIT(2)
556 #define SC_OP_TXAGGR                 BIT(3)
557 #define SC_OP_OFFCHANNEL             BIT(4)
558 #define SC_OP_PREAMBLE_SHORT         BIT(5)
559 #define SC_OP_PROTECT_ENABLE         BIT(6)
560 #define SC_OP_RXFLUSH                BIT(7)
561 #define SC_OP_LED_ASSOCIATED         BIT(8)
562 #define SC_OP_LED_ON                 BIT(9)
563 #define SC_OP_TSF_RESET              BIT(11)
564 #define SC_OP_BT_PRIORITY_DETECTED   BIT(12)
565 #define SC_OP_BT_SCAN                BIT(13)
566 #define SC_OP_ANI_RUN                BIT(14)
567
568 /* Powersave flags */
569 #define PS_WAIT_FOR_BEACON        BIT(0)
570 #define PS_WAIT_FOR_CAB           BIT(1)
571 #define PS_WAIT_FOR_PSPOLL_DATA   BIT(2)
572 #define PS_WAIT_FOR_TX_ACK        BIT(3)
573 #define PS_BEACON_SYNC            BIT(4)
574
575 struct ath_wiphy;
576 struct ath_rate_table;
577
578 struct ath_softc {
579         struct ieee80211_hw *hw;
580         struct device *dev;
581
582         spinlock_t wiphy_lock; /* spinlock to protect ath_wiphy data */
583         struct ath_wiphy *pri_wiphy;
584         struct ath_wiphy **sec_wiphy; /* secondary wiphys (virtual radios); may
585                                        * have NULL entries */
586         int num_sec_wiphy; /* number of sec_wiphy pointers in the array */
587         int chan_idx;
588         int chan_is_ht;
589         struct ath_wiphy *next_wiphy;
590         struct work_struct chan_work;
591         int wiphy_select_failures;
592         unsigned long wiphy_select_first_fail;
593         struct delayed_work wiphy_work;
594         unsigned long wiphy_scheduler_int;
595         int wiphy_scheduler_index;
596         struct survey_info *cur_survey;
597         struct survey_info survey[ATH9K_NUM_CHANNELS];
598
599         struct tasklet_struct intr_tq;
600         struct tasklet_struct bcon_tasklet;
601         struct ath_hw *sc_ah;
602         void __iomem *mem;
603         int irq;
604         spinlock_t sc_resetlock;
605         spinlock_t sc_serial_rw;
606         spinlock_t sc_pm_lock;
607         struct mutex mutex;
608         struct work_struct paprd_work;
609         struct work_struct hw_check_work;
610         struct completion paprd_complete;
611
612         u32 intrstatus;
613         u32 sc_flags; /* SC_OP_* */
614         u16 ps_flags; /* PS_* */
615         u16 curtxpow;
616         u8 nbcnvifs;
617         u16 nvifs;
618         bool ps_enabled;
619         bool ps_idle;
620         unsigned long ps_usecount;
621
622         struct ath_config config;
623         struct ath_rx rx;
624         struct ath_tx tx;
625         struct ath_beacon beacon;
626         struct ieee80211_supported_band sbands[IEEE80211_NUM_BANDS];
627
628         struct ath_led radio_led;
629         struct ath_led assoc_led;
630         struct ath_led tx_led;
631         struct ath_led rx_led;
632         struct delayed_work ath_led_blink_work;
633         int led_on_duration;
634         int led_off_duration;
635         int led_on_cnt;
636         int led_off_cnt;
637
638         int beacon_interval;
639
640 #ifdef CONFIG_ATH9K_DEBUGFS
641         struct ath9k_debug debug;
642 #endif
643         struct ath_beacon_config cur_beacon_conf;
644         struct delayed_work tx_complete_work;
645         struct ath_btcoex btcoex;
646
647         struct ath_descdma txsdma;
648
649         struct ath_ant_comb ant_comb;
650
651         struct pm_qos_request_list pm_qos_req;
652 };
653
654 struct ath_wiphy {
655         struct ath_softc *sc; /* shared for all virtual wiphys */
656         struct ieee80211_hw *hw;
657         struct ath9k_hw_cal_data caldata;
658         enum ath_wiphy_state {
659                 ATH_WIPHY_INACTIVE,
660                 ATH_WIPHY_ACTIVE,
661                 ATH_WIPHY_PAUSING,
662                 ATH_WIPHY_PAUSED,
663                 ATH_WIPHY_SCAN,
664         } state;
665         bool idle;
666         int chan_idx;
667         int chan_is_ht;
668 };
669
670 void ath9k_tasklet(unsigned long data);
671 int ath_reset(struct ath_softc *sc, bool retry_tx);
672 int ath_get_mac80211_qnum(u32 queue, struct ath_softc *sc);
673 int ath_cabq_update(struct ath_softc *);
674
675 static inline void ath_read_cachesize(struct ath_common *common, int *csz)
676 {
677         common->bus_ops->read_cachesize(common, csz);
678 }
679
680 extern struct ieee80211_ops ath9k_ops;
681 extern int modparam_nohwcrypt;
682 extern int led_blink;
683
684 irqreturn_t ath_isr(int irq, void *dev);
685 int ath9k_init_device(u16 devid, struct ath_softc *sc, u16 subsysid,
686                     const struct ath_bus_ops *bus_ops);
687 void ath9k_deinit_device(struct ath_softc *sc);
688 void ath9k_set_hw_capab(struct ath_softc *sc, struct ieee80211_hw *hw);
689 void ath9k_update_ichannel(struct ath_softc *sc, struct ieee80211_hw *hw,
690                            struct ath9k_channel *ichan);
691 void ath_update_chainmask(struct ath_softc *sc, int is_ht);
692 int ath_set_channel(struct ath_softc *sc, struct ieee80211_hw *hw,
693                     struct ath9k_channel *hchan);
694
695 void ath_radio_enable(struct ath_softc *sc, struct ieee80211_hw *hw);
696 void ath_radio_disable(struct ath_softc *sc, struct ieee80211_hw *hw);
697 bool ath9k_setpower(struct ath_softc *sc, enum ath9k_power_mode mode);
698
699 #ifdef CONFIG_PCI
700 int ath_pci_init(void);
701 void ath_pci_exit(void);
702 #else
703 static inline int ath_pci_init(void) { return 0; };
704 static inline void ath_pci_exit(void) {};
705 #endif
706
707 #ifdef CONFIG_ATHEROS_AR71XX
708 int ath_ahb_init(void);
709 void ath_ahb_exit(void);
710 #else
711 static inline int ath_ahb_init(void) { return 0; };
712 static inline void ath_ahb_exit(void) {};
713 #endif
714
715 void ath9k_ps_wakeup(struct ath_softc *sc);
716 void ath9k_ps_restore(struct ath_softc *sc);
717
718 void ath9k_set_bssid_mask(struct ieee80211_hw *hw, struct ieee80211_vif *vif);
719 int ath9k_wiphy_add(struct ath_softc *sc);
720 int ath9k_wiphy_del(struct ath_wiphy *aphy);
721 void ath9k_tx_status(struct ieee80211_hw *hw, struct sk_buff *skb);
722 int ath9k_wiphy_pause(struct ath_wiphy *aphy);
723 int ath9k_wiphy_unpause(struct ath_wiphy *aphy);
724 int ath9k_wiphy_select(struct ath_wiphy *aphy);
725 void ath9k_wiphy_set_scheduler(struct ath_softc *sc, unsigned int msec_int);
726 void ath9k_wiphy_chan_work(struct work_struct *work);
727 bool ath9k_wiphy_started(struct ath_softc *sc);
728 void ath9k_wiphy_pause_all_forced(struct ath_softc *sc,
729                                   struct ath_wiphy *selected);
730 bool ath9k_wiphy_scanning(struct ath_softc *sc);
731 void ath9k_wiphy_work(struct work_struct *work);
732 bool ath9k_all_wiphys_idle(struct ath_softc *sc);
733 void ath9k_set_wiphy_idle(struct ath_wiphy *aphy, bool idle);
734
735 void ath_mac80211_stop_queue(struct ath_softc *sc, u16 skb_queue);
736 bool ath_mac80211_start_queue(struct ath_softc *sc, u16 skb_queue);
737
738 void ath_start_rfkill_poll(struct ath_softc *sc);
739 extern void ath9k_rfkill_poll_state(struct ieee80211_hw *hw);
740
741 #endif /* ATH9K_H */