a94d67db59af1dd5bf1e670ea951c98b4b7cb484
[cascardo/linux.git] / drivers / net / wireless / ath / wil6210 / wil6210.h
1 /*
2  * Copyright (c) 2012-2014 Qualcomm Atheros, Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef __WIL6210_H__
18 #define __WIL6210_H__
19
20 #include <linux/netdevice.h>
21 #include <linux/wireless.h>
22 #include <net/cfg80211.h>
23 #include <linux/timex.h>
24 #include "wil_platform.h"
25
26 extern bool no_fw_recovery;
27 extern unsigned int mtu_max;
28 extern int agg_wsize;
29
30 #define WIL_NAME "wil6210"
31 #define WIL_FW_NAME "wil6210.fw"
32
33 #define WIL_MAX_BUS_REQUEST_KBPS 800000 /* ~6.1Gbps */
34
35 struct wil_board {
36         int board;
37 #define WIL_BOARD_MARLON        (1)
38 #define WIL_BOARD_SPARROW       (2)
39         const char * const name;
40 };
41
42 /**
43  * extract bits [@b0:@b1] (inclusive) from the value @x
44  * it should be @b0 <= @b1, or result is incorrect
45  */
46 static inline u32 WIL_GET_BITS(u32 x, int b0, int b1)
47 {
48         return (x >> b0) & ((1 << (b1 - b0 + 1)) - 1);
49 }
50
51 #define WIL6210_MEM_SIZE (2*1024*1024UL)
52
53 #define WIL_RX_RING_SIZE_ORDER_DEFAULT  (9)
54 #define WIL_TX_RING_SIZE_ORDER_DEFAULT  (9)
55 /* limit ring size in range [32..32k] */
56 #define WIL_RING_SIZE_ORDER_MIN (5)
57 #define WIL_RING_SIZE_ORDER_MAX (15)
58 #define WIL6210_MAX_TX_RINGS    (24) /* HW limit */
59 #define WIL6210_MAX_CID         (8) /* HW limit */
60 #define WIL6210_NAPI_BUDGET     (16) /* arbitrary */
61 #define WIL_MAX_AMPDU_SIZE      (64 * 1024) /* FW/HW limit */
62 #define WIL_MAX_AGG_WSIZE       (32) /* FW/HW limit */
63 /* Hardware offload block adds the following:
64  * 26 bytes - 3-address QoS data header
65  *  8 bytes - SNAP
66  *  4 bytes - CRC
67  * 24 bytes - security related (if connection is secure)
68  */
69 #define WIL_MAX_MPDU_OVERHEAD   (62)
70 /* Max supported by wil6210 value for interrupt threshold is 5sec. */
71 #define WIL6210_ITR_TRSH_MAX (5000000)
72 #define WIL6210_ITR_TRSH_DEFAULT        (300) /* usec */
73 #define WIL6210_FW_RECOVERY_RETRIES     (5) /* try to recover this many times */
74 #define WIL6210_FW_RECOVERY_TO  msecs_to_jiffies(5000)
75 #define WIL6210_SCAN_TO         msecs_to_jiffies(10000)
76
77 /* Hardware definitions begin */
78
79 /*
80  * Mapping
81  * RGF File      | Host addr    |  FW addr
82  *               |              |
83  * user_rgf      | 0x000000     | 0x880000
84  *  dma_rgf      | 0x001000     | 0x881000
85  * pcie_rgf      | 0x002000     | 0x882000
86  *               |              |
87  */
88
89 /* Where various structures placed in host address space */
90 #define WIL6210_FW_HOST_OFF      (0x880000UL)
91
92 #define HOSTADDR(fwaddr)        (fwaddr - WIL6210_FW_HOST_OFF)
93
94 /*
95  * Interrupt control registers block
96  *
97  * each interrupt controlled by the same bit in all registers
98  */
99 struct RGF_ICR {
100         u32 ICC; /* Cause Control, RW: 0 - W1C, 1 - COR */
101         u32 ICR; /* Cause, W1C/COR depending on ICC */
102         u32 ICM; /* Cause masked (ICR & ~IMV), W1C/COR depending on ICC */
103         u32 ICS; /* Cause Set, WO */
104         u32 IMV; /* Mask, RW+S/C */
105         u32 IMS; /* Mask Set, write 1 to set */
106         u32 IMC; /* Mask Clear, write 1 to clear */
107 } __packed;
108
109 /* registers - FW addresses */
110 #define RGF_USER_USAGE_1                (0x880004)
111 #define RGF_USER_USAGE_6                (0x880018)
112 #define RGF_USER_HW_MACHINE_STATE       (0x8801dc)
113         #define HW_MACHINE_BOOT_DONE    (0x3fffffd)
114 #define RGF_USER_USER_CPU_0             (0x8801e0)
115         #define BIT_USER_USER_CPU_MAN_RST       BIT(1) /* user_cpu_man_rst */
116 #define RGF_USER_MAC_CPU_0              (0x8801fc)
117         #define BIT_USER_MAC_CPU_MAN_RST        BIT(1) /* mac_cpu_man_rst */
118 #define RGF_USER_USER_SCRATCH_PAD       (0x8802bc)
119 #define RGF_USER_FW_REV_ID              (0x880a8c) /* chip revision */
120 #define RGF_USER_CLKS_CTL_0             (0x880abc)
121         #define BIT_USER_CLKS_CAR_AHB_SW_SEL    BIT(1) /* ref clk/PLL */
122         #define BIT_USER_CLKS_RST_PWGD  BIT(11) /* reset on "power good" */
123 #define RGF_USER_CLKS_CTL_SW_RST_VEC_0  (0x880b04)
124 #define RGF_USER_CLKS_CTL_SW_RST_VEC_1  (0x880b08)
125 #define RGF_USER_CLKS_CTL_SW_RST_VEC_2  (0x880b0c)
126 #define RGF_USER_CLKS_CTL_SW_RST_VEC_3  (0x880b10)
127 #define RGF_USER_CLKS_CTL_SW_RST_MASK_0 (0x880b14)
128         #define BIT_HPAL_PERST_FROM_PAD BIT(6)
129         #define BIT_CAR_PERST_RST       BIT(7)
130 #define RGF_USER_USER_ICR               (0x880b4c) /* struct RGF_ICR */
131         #define BIT_USER_USER_ICR_SW_INT_2      BIT(18)
132 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_0      (0x880c18)
133 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_1      (0x880c2c)
134 #define RGF_USER_SPARROW_M_4                    (0x880c50) /* Sparrow */
135         #define BIT_SPARROW_M_4_SEL_SLEEP_OR_REF        BIT(2)
136
137 #define RGF_DMA_EP_TX_ICR               (0x881bb4) /* struct RGF_ICR */
138         #define BIT_DMA_EP_TX_ICR_TX_DONE       BIT(0)
139         #define BIT_DMA_EP_TX_ICR_TX_DONE_N(n)  BIT(n+1) /* n = [0..23] */
140 #define RGF_DMA_EP_RX_ICR               (0x881bd0) /* struct RGF_ICR */
141         #define BIT_DMA_EP_RX_ICR_RX_DONE       BIT(0)
142         #define BIT_DMA_EP_RX_ICR_RX_HTRSH      BIT(1)
143 #define RGF_DMA_EP_MISC_ICR             (0x881bec) /* struct RGF_ICR */
144         #define BIT_DMA_EP_MISC_ICR_RX_HTRSH    BIT(0)
145         #define BIT_DMA_EP_MISC_ICR_TX_NO_ACT   BIT(1)
146         #define BIT_DMA_EP_MISC_ICR_FW_INT(n)   BIT(28+n) /* n = [0..3] */
147
148 /* Interrupt moderation control */
149 #define RGF_DMA_ITR_CNT_TRSH            (0x881c5c)
150 #define RGF_DMA_ITR_CNT_DATA            (0x881c60)
151 #define RGF_DMA_ITR_CNT_CRL             (0x881c64)
152         #define BIT_DMA_ITR_CNT_CRL_EN          BIT(0)
153         #define BIT_DMA_ITR_CNT_CRL_EXT_TICK    BIT(1)
154         #define BIT_DMA_ITR_CNT_CRL_FOREVER     BIT(2)
155         #define BIT_DMA_ITR_CNT_CRL_CLR         BIT(3)
156         #define BIT_DMA_ITR_CNT_CRL_REACH_TRSH  BIT(4)
157
158 #define RGF_DMA_PSEUDO_CAUSE            (0x881c68)
159 #define RGF_DMA_PSEUDO_CAUSE_MASK_SW    (0x881c6c)
160 #define RGF_DMA_PSEUDO_CAUSE_MASK_FW    (0x881c70)
161         #define BIT_DMA_PSEUDO_CAUSE_RX         BIT(0)
162         #define BIT_DMA_PSEUDO_CAUSE_TX         BIT(1)
163         #define BIT_DMA_PSEUDO_CAUSE_MISC       BIT(2)
164
165 #define RGF_HP_CTRL                     (0x88265c)
166 #define RGF_PCIE_LOS_COUNTER_CTL        (0x882dc4)
167
168 /* MAC timer, usec, for packet lifetime */
169 #define RGF_MAC_MTRL_COUNTER_0          (0x886aa8)
170
171 #define RGF_CAF_ICR                     (0x88946c) /* struct RGF_ICR */
172 #define RGF_CAF_OSC_CONTROL             (0x88afa4)
173         #define BIT_CAF_OSC_XTAL_EN             BIT(0)
174 #define RGF_CAF_PLL_LOCK_STATUS         (0x88afec)
175         #define BIT_CAF_OSC_DIG_XTAL_STABLE     BIT(0)
176
177 /* popular locations */
178 #define HOST_MBOX   HOSTADDR(RGF_USER_USER_SCRATCH_PAD)
179 #define HOST_SW_INT (HOSTADDR(RGF_USER_USER_ICR) + \
180         offsetof(struct RGF_ICR, ICS))
181 #define SW_INT_MBOX BIT_USER_USER_ICR_SW_INT_2
182
183 /* ISR register bits */
184 #define ISR_MISC_FW_READY       BIT_DMA_EP_MISC_ICR_FW_INT(0)
185 #define ISR_MISC_MBOX_EVT       BIT_DMA_EP_MISC_ICR_FW_INT(1)
186 #define ISR_MISC_FW_ERROR       BIT_DMA_EP_MISC_ICR_FW_INT(3)
187
188 /* Hardware definitions end */
189 struct fw_map {
190         u32 from; /* linker address - from, inclusive */
191         u32 to;   /* linker address - to, exclusive */
192         u32 host; /* PCI/Host address - BAR0 + 0x880000 */
193         const char *name; /* for debugfs */
194 };
195
196 /* array size should be in sync with actual definition in the wmi.c */
197 extern const struct fw_map fw_mapping[7];
198
199 /**
200  * mk_cidxtid - construct @cidxtid field
201  * @cid: CID value
202  * @tid: TID value
203  *
204  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
205  */
206 static inline u8 mk_cidxtid(u8 cid, u8 tid)
207 {
208         return ((tid & 0xf) << 4) | (cid & 0xf);
209 }
210
211 /**
212  * parse_cidxtid - parse @cidxtid field
213  * @cid: store CID value here
214  * @tid: store TID value here
215  *
216  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
217  */
218 static inline void parse_cidxtid(u8 cidxtid, u8 *cid, u8 *tid)
219 {
220         *cid = cidxtid & 0xf;
221         *tid = (cidxtid >> 4) & 0xf;
222 }
223
224 struct wil6210_mbox_ring {
225         u32 base;
226         u16 entry_size; /* max. size of mbox entry, incl. all headers */
227         u16 size;
228         u32 tail;
229         u32 head;
230 } __packed;
231
232 struct wil6210_mbox_ring_desc {
233         __le32 sync;
234         __le32 addr;
235 } __packed;
236
237 /* at HOST_OFF_WIL6210_MBOX_CTL */
238 struct wil6210_mbox_ctl {
239         struct wil6210_mbox_ring tx;
240         struct wil6210_mbox_ring rx;
241 } __packed;
242
243 struct wil6210_mbox_hdr {
244         __le16 seq;
245         __le16 len; /* payload, bytes after this header */
246         __le16 type;
247         u8 flags;
248         u8 reserved;
249 } __packed;
250
251 #define WIL_MBOX_HDR_TYPE_WMI (0)
252
253 /* max. value for wil6210_mbox_hdr.len */
254 #define MAX_MBOXITEM_SIZE   (240)
255
256 /**
257  * struct wil6210_mbox_hdr_wmi - WMI header
258  *
259  * @mid: MAC ID
260  *      00 - default, created by FW
261  *      01..0f - WiFi ports, driver to create
262  *      10..fe - debug
263  *      ff - broadcast
264  * @id: command/event ID
265  * @timestamp: FW fills for events, free-running msec timer
266  */
267 struct wil6210_mbox_hdr_wmi {
268         u8 mid;
269         u8 reserved;
270         __le16 id;
271         __le32 timestamp;
272 } __packed;
273
274 struct pending_wmi_event {
275         struct list_head list;
276         struct {
277                 struct wil6210_mbox_hdr hdr;
278                 struct wil6210_mbox_hdr_wmi wmi;
279                 u8 data[0];
280         } __packed event;
281 };
282
283 enum { /* for wil_ctx.mapped_as */
284         wil_mapped_as_none = 0,
285         wil_mapped_as_single = 1,
286         wil_mapped_as_page = 2,
287 };
288
289 /**
290  * struct wil_ctx - software context for Vring descriptor
291  */
292 struct wil_ctx {
293         struct sk_buff *skb;
294         u8 nr_frags;
295         u8 mapped_as;
296 };
297
298 union vring_desc;
299
300 struct vring {
301         dma_addr_t pa;
302         volatile union vring_desc *va; /* vring_desc[size], WriteBack by DMA */
303         u16 size; /* number of vring_desc elements */
304         u32 swtail;
305         u32 swhead;
306         u32 hwtail; /* write here to inform hw */
307         struct wil_ctx *ctx; /* ctx[size] - software context */
308 };
309
310 /**
311  * Additional data for Tx Vring
312  */
313 struct vring_tx_data {
314         int enabled;
315         cycles_t idle, last_idle, begin;
316         u8 agg_wsize; /* agreed aggregation window, 0 - no agg */
317         u16 agg_timeout;
318         bool addba_in_progress; /* if set, agg_xxx is for request in progress */
319 };
320
321 enum { /* for wil6210_priv.status */
322         wil_status_fwready = 0,
323         wil_status_fwconnecting,
324         wil_status_fwconnected,
325         wil_status_dontscan,
326         wil_status_reset_done,
327         wil_status_irqen, /* FIXME: interrupts enabled - for debug */
328         wil_status_napi_en, /* NAPI enabled protected by wil->mutex */
329 };
330
331 struct pci_dev;
332
333 /**
334  * struct tid_ampdu_rx - TID aggregation information (Rx).
335  *
336  * @reorder_buf: buffer to reorder incoming aggregated MPDUs
337  * @reorder_time: jiffies when skb was added
338  * @session_timer: check if peer keeps Tx-ing on the TID (by timeout value)
339  * @reorder_timer: releases expired frames from the reorder buffer.
340  * @last_rx: jiffies of last rx activity
341  * @head_seq_num: head sequence number in reordering buffer.
342  * @stored_mpdu_num: number of MPDUs in reordering buffer
343  * @ssn: Starting Sequence Number expected to be aggregated.
344  * @buf_size: buffer size for incoming A-MPDUs
345  * @timeout: reset timer value (in TUs).
346  * @dialog_token: dialog token for aggregation session
347  * @rcu_head: RCU head used for freeing this struct
348  *
349  * This structure's lifetime is managed by RCU, assignments to
350  * the array holding it must hold the aggregation mutex.
351  *
352  */
353 struct wil_tid_ampdu_rx {
354         struct sk_buff **reorder_buf;
355         unsigned long *reorder_time;
356         struct timer_list session_timer;
357         struct timer_list reorder_timer;
358         unsigned long last_rx;
359         u16 head_seq_num;
360         u16 stored_mpdu_num;
361         u16 ssn;
362         u16 buf_size;
363         u16 timeout;
364         u16 ssn_last_drop;
365         u8 dialog_token;
366         bool first_time; /* is it 1-st time this buffer used? */
367 };
368
369 enum wil_sta_status {
370         wil_sta_unused = 0,
371         wil_sta_conn_pending = 1,
372         wil_sta_connected = 2,
373 };
374
375 #define WIL_STA_TID_NUM (16)
376
377 struct wil_net_stats {
378         unsigned long   rx_packets;
379         unsigned long   tx_packets;
380         unsigned long   rx_bytes;
381         unsigned long   tx_bytes;
382         unsigned long   tx_errors;
383         unsigned long   rx_dropped;
384         u16 last_mcs_rx;
385 };
386
387 /**
388  * struct wil_sta_info - data for peer
389  *
390  * Peer identified by its CID (connection ID)
391  * NIC performs beam forming for each peer;
392  * if no beam forming done, frame exchange is not
393  * possible.
394  */
395 struct wil_sta_info {
396         u8 addr[ETH_ALEN];
397         enum wil_sta_status status;
398         struct wil_net_stats stats;
399         bool data_port_open; /* can send any data, not only EAPOL */
400         /* Rx BACK */
401         struct wil_tid_ampdu_rx *tid_rx[WIL_STA_TID_NUM];
402         spinlock_t tid_rx_lock; /* guarding tid_rx array */
403         unsigned long tid_rx_timer_expired[BITS_TO_LONGS(WIL_STA_TID_NUM)];
404         unsigned long tid_rx_stop_requested[BITS_TO_LONGS(WIL_STA_TID_NUM)];
405 };
406
407 enum {
408         fw_recovery_idle = 0,
409         fw_recovery_pending = 1,
410         fw_recovery_running = 2,
411 };
412
413 struct wil_back_rx {
414         struct list_head list;
415         /* request params, converted to CPU byte order - what we asked for */
416         u8 cidxtid;
417         u8 dialog_token;
418         u16 ba_param_set;
419         u16 ba_timeout;
420         u16 ba_seq_ctrl;
421 };
422
423 struct wil_back_tx {
424         struct list_head list;
425         /* request params, converted to CPU byte order - what we asked for */
426         u8 ringid;
427         u8 agg_wsize;
428         u16 agg_timeout;
429 };
430
431 struct wil6210_priv {
432         struct pci_dev *pdev;
433         int n_msi;
434         struct wireless_dev *wdev;
435         void __iomem *csr;
436         ulong status;
437         u32 fw_version;
438         u32 hw_version;
439         struct wil_board *board;
440         u8 n_mids; /* number of additional MIDs as reported by FW */
441         u32 recovery_count; /* num of FW recovery attempts in a short time */
442         u32 recovery_state; /* FW recovery state machine */
443         unsigned long last_fw_recovery; /* jiffies of last fw recovery */
444         wait_queue_head_t wq; /* for all wait_event() use */
445         /* profile */
446         u32 monitor_flags;
447         u32 secure_pcp; /* create secure PCP? */
448         int sinfo_gen;
449         u32 itr_trsh;
450         /* cached ISR registers */
451         u32 isr_misc;
452         /* mailbox related */
453         struct mutex wmi_mutex;
454         struct wil6210_mbox_ctl mbox_ctl;
455         struct completion wmi_ready;
456         struct completion wmi_call;
457         u16 wmi_seq;
458         u16 reply_id; /**< wait for this WMI event */
459         void *reply_buf;
460         u16 reply_size;
461         struct workqueue_struct *wmi_wq; /* for deferred calls */
462         struct work_struct wmi_event_worker;
463         struct workqueue_struct *wq_service;
464         struct work_struct connect_worker;
465         struct work_struct disconnect_worker;
466         struct work_struct fw_error_worker;     /* for FW error recovery */
467         struct timer_list connect_timer;
468         struct timer_list scan_timer; /* detect scan timeout */
469         int pending_connect_cid;
470         struct list_head pending_wmi_ev;
471         /*
472          * protect pending_wmi_ev
473          * - fill in IRQ from wil6210_irq_misc,
474          * - consumed in thread by wmi_event_worker
475          */
476         spinlock_t wmi_ev_lock;
477         struct napi_struct napi_rx;
478         struct napi_struct napi_tx;
479         /* BACK */
480         struct list_head back_rx_pending;
481         struct mutex back_rx_mutex; /* protect @back_rx_pending */
482         struct work_struct back_rx_worker;
483         struct list_head back_tx_pending;
484         struct mutex back_tx_mutex; /* protect @back_tx_pending */
485         struct work_struct back_tx_worker;
486         /* DMA related */
487         struct vring vring_rx;
488         struct vring vring_tx[WIL6210_MAX_TX_RINGS];
489         struct vring_tx_data vring_tx_data[WIL6210_MAX_TX_RINGS];
490         u8 vring2cid_tid[WIL6210_MAX_TX_RINGS][2]; /* [0] - CID, [1] - TID */
491         struct wil_sta_info sta[WIL6210_MAX_CID];
492         /* scan */
493         struct cfg80211_scan_request *scan_request;
494
495         struct mutex mutex; /* for wil6210_priv access in wil_{up|down} */
496         /* statistics */
497         atomic_t isr_count_rx, isr_count_tx;
498         /* debugfs */
499         struct dentry *debug;
500         struct debugfs_blob_wrapper blobs[ARRAY_SIZE(fw_mapping)];
501
502         void *platform_handle;
503         struct wil_platform_ops platform_ops;
504 };
505
506 #define wil_to_wiphy(i) (i->wdev->wiphy)
507 #define wil_to_dev(i) (wiphy_dev(wil_to_wiphy(i)))
508 #define wiphy_to_wil(w) (struct wil6210_priv *)(wiphy_priv(w))
509 #define wil_to_wdev(i) (i->wdev)
510 #define wdev_to_wil(w) (struct wil6210_priv *)(wdev_priv(w))
511 #define wil_to_ndev(i) (wil_to_wdev(i)->netdev)
512 #define ndev_to_wil(n) (wdev_to_wil(n->ieee80211_ptr))
513
514 __printf(2, 3)
515 void wil_dbg_trace(struct wil6210_priv *wil, const char *fmt, ...);
516 __printf(2, 3)
517 void wil_err(struct wil6210_priv *wil, const char *fmt, ...);
518 __printf(2, 3)
519 void wil_err_ratelimited(struct wil6210_priv *wil, const char *fmt, ...);
520 __printf(2, 3)
521 void wil_info(struct wil6210_priv *wil, const char *fmt, ...);
522 #define wil_dbg(wil, fmt, arg...) do { \
523         netdev_dbg(wil_to_ndev(wil), fmt, ##arg); \
524         wil_dbg_trace(wil, fmt, ##arg); \
525 } while (0)
526
527 #define wil_dbg_irq(wil, fmt, arg...) wil_dbg(wil, "DBG[ IRQ]" fmt, ##arg)
528 #define wil_dbg_txrx(wil, fmt, arg...) wil_dbg(wil, "DBG[TXRX]" fmt, ##arg)
529 #define wil_dbg_wmi(wil, fmt, arg...) wil_dbg(wil, "DBG[ WMI]" fmt, ##arg)
530 #define wil_dbg_misc(wil, fmt, arg...) wil_dbg(wil, "DBG[MISC]" fmt, ##arg)
531
532 #if defined(CONFIG_DYNAMIC_DEBUG)
533 #define wil_hex_dump_txrx(prefix_str, prefix_type, rowsize,     \
534                           groupsize, buf, len, ascii)           \
535                           print_hex_dump_debug("DBG[TXRX]" prefix_str,\
536                                          prefix_type, rowsize,  \
537                                          groupsize, buf, len, ascii)
538
539 #define wil_hex_dump_wmi(prefix_str, prefix_type, rowsize,      \
540                          groupsize, buf, len, ascii)            \
541                          print_hex_dump_debug("DBG[ WMI]" prefix_str,\
542                                         prefix_type, rowsize,   \
543                                         groupsize, buf, len, ascii)
544 #else /* defined(CONFIG_DYNAMIC_DEBUG) */
545 static inline
546 void wil_hex_dump_txrx(const char *prefix_str, int prefix_type, int rowsize,
547                        int groupsize, const void *buf, size_t len, bool ascii)
548 {
549 }
550
551 static inline
552 void wil_hex_dump_wmi(const char *prefix_str, int prefix_type, int rowsize,
553                       int groupsize, const void *buf, size_t len, bool ascii)
554 {
555 }
556 #endif /* defined(CONFIG_DYNAMIC_DEBUG) */
557
558 void wil_memcpy_fromio_32(void *dst, const volatile void __iomem *src,
559                           size_t count);
560 void wil_memcpy_toio_32(volatile void __iomem *dst, const void *src,
561                         size_t count);
562
563 void *wil_if_alloc(struct device *dev, void __iomem *csr);
564 void wil_if_free(struct wil6210_priv *wil);
565 int wil_if_add(struct wil6210_priv *wil);
566 void wil_if_remove(struct wil6210_priv *wil);
567 int wil_priv_init(struct wil6210_priv *wil);
568 void wil_priv_deinit(struct wil6210_priv *wil);
569 int wil_reset(struct wil6210_priv *wil);
570 void wil_set_itr_trsh(struct wil6210_priv *wil);
571 void wil_fw_error_recovery(struct wil6210_priv *wil);
572 void wil_set_recovery_state(struct wil6210_priv *wil, int state);
573 void wil_link_on(struct wil6210_priv *wil);
574 void wil_link_off(struct wil6210_priv *wil);
575 int wil_up(struct wil6210_priv *wil);
576 int __wil_up(struct wil6210_priv *wil);
577 int wil_down(struct wil6210_priv *wil);
578 int __wil_down(struct wil6210_priv *wil);
579 void wil_mbox_ring_le2cpus(struct wil6210_mbox_ring *r);
580 int wil_find_cid(struct wil6210_priv *wil, const u8 *mac);
581 void wil_set_ethtoolops(struct net_device *ndev);
582
583 void __iomem *wmi_buffer(struct wil6210_priv *wil, __le32 ptr);
584 void __iomem *wmi_addr(struct wil6210_priv *wil, u32 ptr);
585 int wmi_read_hdr(struct wil6210_priv *wil, __le32 ptr,
586                  struct wil6210_mbox_hdr *hdr);
587 int wmi_send(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len);
588 void wmi_recv_cmd(struct wil6210_priv *wil);
589 int wmi_call(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len,
590              u16 reply_id, void *reply, u8 reply_size, int to_msec);
591 void wmi_event_worker(struct work_struct *work);
592 void wmi_event_flush(struct wil6210_priv *wil);
593 int wmi_set_ssid(struct wil6210_priv *wil, u8 ssid_len, const void *ssid);
594 int wmi_get_ssid(struct wil6210_priv *wil, u8 *ssid_len, void *ssid);
595 int wmi_set_channel(struct wil6210_priv *wil, int channel);
596 int wmi_get_channel(struct wil6210_priv *wil, int *channel);
597 int wmi_del_cipher_key(struct wil6210_priv *wil, u8 key_index,
598                        const void *mac_addr);
599 int wmi_add_cipher_key(struct wil6210_priv *wil, u8 key_index,
600                        const void *mac_addr, int key_len, const void *key);
601 int wmi_echo(struct wil6210_priv *wil);
602 int wmi_set_ie(struct wil6210_priv *wil, u8 type, u16 ie_len, const void *ie);
603 int wmi_rx_chain_add(struct wil6210_priv *wil, struct vring *vring);
604 int wmi_p2p_cfg(struct wil6210_priv *wil, int channel);
605 int wmi_rxon(struct wil6210_priv *wil, bool on);
606 int wmi_get_temperature(struct wil6210_priv *wil, u32 *t_m, u32 *t_r);
607 int wmi_disconnect_sta(struct wil6210_priv *wil, const u8 *mac, u16 reason);
608 int wmi_addba(struct wil6210_priv *wil, u8 ringid, u8 size, u16 timeout);
609 int wmi_delba(struct wil6210_priv *wil, u8 ringid, u16 reason);
610 int wmi_addba_rx_resp(struct wil6210_priv *wil, u8 cid, u8 tid, u8 token,
611                       u16 status, bool amsdu, u16 agg_wsize, u16 timeout);
612 int wil_addba_rx_request(struct wil6210_priv *wil, u8 cidxtid,
613                          u8 dialog_token, __le16 ba_param_set,
614                          __le16 ba_timeout, __le16 ba_seq_ctrl);
615 void wil_back_rx_worker(struct work_struct *work);
616 void wil_back_rx_flush(struct wil6210_priv *wil);
617 int wil_addba_tx_request(struct wil6210_priv *wil, u8 ringid, u16 wsize);
618 void wil_back_tx_worker(struct work_struct *work);
619 void wil_back_tx_flush(struct wil6210_priv *wil);
620
621 void wil6210_clear_irq(struct wil6210_priv *wil);
622 int wil6210_init_irq(struct wil6210_priv *wil, int irq);
623 void wil6210_fini_irq(struct wil6210_priv *wil, int irq);
624 void wil_mask_irq(struct wil6210_priv *wil);
625 void wil_unmask_irq(struct wil6210_priv *wil);
626 void wil_disable_irq(struct wil6210_priv *wil);
627 void wil_enable_irq(struct wil6210_priv *wil);
628 int wil_cfg80211_mgmt_tx(struct wiphy *wiphy, struct wireless_dev *wdev,
629                          struct cfg80211_mgmt_tx_params *params,
630                          u64 *cookie);
631
632 int wil6210_debugfs_init(struct wil6210_priv *wil);
633 void wil6210_debugfs_remove(struct wil6210_priv *wil);
634 int wil_cid_fill_sinfo(struct wil6210_priv *wil, int cid,
635                        struct station_info *sinfo);
636
637 struct wireless_dev *wil_cfg80211_init(struct device *dev);
638 void wil_wdev_free(struct wil6210_priv *wil);
639
640 int wmi_set_mac_address(struct wil6210_priv *wil, void *addr);
641 int wmi_pcp_start(struct wil6210_priv *wil, int bi, u8 wmi_nettype, u8 chan);
642 int wmi_pcp_stop(struct wil6210_priv *wil);
643 void wil6210_disconnect(struct wil6210_priv *wil, const u8 *bssid,
644                         u16 reason_code, bool from_event);
645
646 int wil_rx_init(struct wil6210_priv *wil, u16 size);
647 void wil_rx_fini(struct wil6210_priv *wil);
648
649 /* TX API */
650 int wil_vring_init_tx(struct wil6210_priv *wil, int id, int size,
651                       int cid, int tid);
652 void wil_vring_fini_tx(struct wil6210_priv *wil, int id);
653
654 netdev_tx_t wil_start_xmit(struct sk_buff *skb, struct net_device *ndev);
655 int wil_tx_complete(struct wil6210_priv *wil, int ringid);
656 void wil6210_unmask_irq_tx(struct wil6210_priv *wil);
657
658 /* RX API */
659 void wil_rx_handle(struct wil6210_priv *wil, int *quota);
660 void wil6210_unmask_irq_rx(struct wil6210_priv *wil);
661
662 int wil_iftype_nl2wmi(enum nl80211_iftype type);
663
664 int wil_ioctl(struct wil6210_priv *wil, void __user *data, int cmd);
665 int wil_request_firmware(struct wil6210_priv *wil, const char *name);
666
667 #endif /* __WIL6210_H__ */