Merge branch 'x86-mm-for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git...
[cascardo/linux.git] / drivers / pinctrl / sirf / pinctrl-sirf.c
1 /*
2  * pinmux driver for CSR SiRFprimaII
3  *
4  * Copyright (c) 2011 Cambridge Silicon Radio Limited, a CSR plc group company.
5  *
6  * Licensed under GPLv2 or later.
7  */
8
9 #include <linux/init.h>
10 #include <linux/module.h>
11 #include <linux/irq.h>
12 #include <linux/platform_device.h>
13 #include <linux/io.h>
14 #include <linux/slab.h>
15 #include <linux/err.h>
16 #include <linux/irqdomain.h>
17 #include <linux/irqchip/chained_irq.h>
18 #include <linux/pinctrl/pinctrl.h>
19 #include <linux/pinctrl/pinmux.h>
20 #include <linux/pinctrl/consumer.h>
21 #include <linux/pinctrl/machine.h>
22 #include <linux/of.h>
23 #include <linux/of_address.h>
24 #include <linux/of_device.h>
25 #include <linux/of_platform.h>
26 #include <linux/bitops.h>
27 #include <linux/gpio.h>
28 #include <linux/of_gpio.h>
29 #include <asm/mach/irq.h>
30
31 #include "pinctrl-sirf.h"
32
33 #define DRIVER_NAME "pinmux-sirf"
34
35 struct sirfsoc_gpio_bank {
36         struct of_mm_gpio_chip chip;
37         struct irq_domain *domain;
38         int id;
39         int parent_irq;
40         spinlock_t lock;
41         bool is_marco; /* for marco, some registers are different with prima2 */
42 };
43
44 static struct sirfsoc_gpio_bank sgpio_bank[SIRFSOC_GPIO_NO_OF_BANKS];
45 static DEFINE_SPINLOCK(sgpio_lock);
46
47 static struct sirfsoc_pin_group *sirfsoc_pin_groups;
48 static int sirfsoc_pingrp_cnt;
49
50 static int sirfsoc_get_groups_count(struct pinctrl_dev *pctldev)
51 {
52         return sirfsoc_pingrp_cnt;
53 }
54
55 static const char *sirfsoc_get_group_name(struct pinctrl_dev *pctldev,
56                                        unsigned selector)
57 {
58         return sirfsoc_pin_groups[selector].name;
59 }
60
61 static int sirfsoc_get_group_pins(struct pinctrl_dev *pctldev, unsigned selector,
62                                const unsigned **pins,
63                                unsigned *num_pins)
64 {
65         *pins = sirfsoc_pin_groups[selector].pins;
66         *num_pins = sirfsoc_pin_groups[selector].num_pins;
67         return 0;
68 }
69
70 static void sirfsoc_pin_dbg_show(struct pinctrl_dev *pctldev, struct seq_file *s,
71                    unsigned offset)
72 {
73         seq_printf(s, " " DRIVER_NAME);
74 }
75
76 static int sirfsoc_dt_node_to_map(struct pinctrl_dev *pctldev,
77                                  struct device_node *np_config,
78                                  struct pinctrl_map **map, unsigned *num_maps)
79 {
80         struct sirfsoc_pmx *spmx = pinctrl_dev_get_drvdata(pctldev);
81         struct device_node *np;
82         struct property *prop;
83         const char *function, *group;
84         int ret, index = 0, count = 0;
85
86         /* calculate number of maps required */
87         for_each_child_of_node(np_config, np) {
88                 ret = of_property_read_string(np, "sirf,function", &function);
89                 if (ret < 0)
90                         return ret;
91
92                 ret = of_property_count_strings(np, "sirf,pins");
93                 if (ret < 0)
94                         return ret;
95
96                 count += ret;
97         }
98
99         if (!count) {
100                 dev_err(spmx->dev, "No child nodes passed via DT\n");
101                 return -ENODEV;
102         }
103
104         *map = kzalloc(sizeof(**map) * count, GFP_KERNEL);
105         if (!*map)
106                 return -ENOMEM;
107
108         for_each_child_of_node(np_config, np) {
109                 of_property_read_string(np, "sirf,function", &function);
110                 of_property_for_each_string(np, "sirf,pins", prop, group) {
111                         (*map)[index].type = PIN_MAP_TYPE_MUX_GROUP;
112                         (*map)[index].data.mux.group = group;
113                         (*map)[index].data.mux.function = function;
114                         index++;
115                 }
116         }
117
118         *num_maps = count;
119
120         return 0;
121 }
122
123 static void sirfsoc_dt_free_map(struct pinctrl_dev *pctldev,
124                 struct pinctrl_map *map, unsigned num_maps)
125 {
126         kfree(map);
127 }
128
129 static struct pinctrl_ops sirfsoc_pctrl_ops = {
130         .get_groups_count = sirfsoc_get_groups_count,
131         .get_group_name = sirfsoc_get_group_name,
132         .get_group_pins = sirfsoc_get_group_pins,
133         .pin_dbg_show = sirfsoc_pin_dbg_show,
134         .dt_node_to_map = sirfsoc_dt_node_to_map,
135         .dt_free_map = sirfsoc_dt_free_map,
136 };
137
138 static struct sirfsoc_pmx_func *sirfsoc_pmx_functions;
139 static int sirfsoc_pmxfunc_cnt;
140
141 static void sirfsoc_pinmux_endisable(struct sirfsoc_pmx *spmx, unsigned selector,
142         bool enable)
143 {
144         int i;
145         const struct sirfsoc_padmux *mux = sirfsoc_pmx_functions[selector].padmux;
146         const struct sirfsoc_muxmask *mask = mux->muxmask;
147
148         for (i = 0; i < mux->muxmask_counts; i++) {
149                 u32 muxval;
150                 if (!spmx->is_marco) {
151                         muxval = readl(spmx->gpio_virtbase + SIRFSOC_GPIO_PAD_EN(mask[i].group));
152                         if (enable)
153                                 muxval = muxval & ~mask[i].mask;
154                         else
155                                 muxval = muxval | mask[i].mask;
156                         writel(muxval, spmx->gpio_virtbase + SIRFSOC_GPIO_PAD_EN(mask[i].group));
157                 } else {
158                         if (enable)
159                                 writel(mask[i].mask, spmx->gpio_virtbase +
160                                         SIRFSOC_GPIO_PAD_EN_CLR(mask[i].group));
161                         else
162                                 writel(mask[i].mask, spmx->gpio_virtbase +
163                                         SIRFSOC_GPIO_PAD_EN(mask[i].group));
164                 }
165         }
166
167         if (mux->funcmask && enable) {
168                 u32 func_en_val;
169
170                 func_en_val =
171                         readl(spmx->rsc_virtbase + mux->ctrlreg);
172                 func_en_val =
173                         (func_en_val & ~mux->funcmask) | (mux->funcval);
174                 writel(func_en_val, spmx->rsc_virtbase + mux->ctrlreg);
175         }
176 }
177
178 static int sirfsoc_pinmux_enable(struct pinctrl_dev *pmxdev, unsigned selector,
179         unsigned group)
180 {
181         struct sirfsoc_pmx *spmx;
182
183         spmx = pinctrl_dev_get_drvdata(pmxdev);
184         sirfsoc_pinmux_endisable(spmx, selector, true);
185
186         return 0;
187 }
188
189 static void sirfsoc_pinmux_disable(struct pinctrl_dev *pmxdev, unsigned selector,
190         unsigned group)
191 {
192         struct sirfsoc_pmx *spmx;
193
194         spmx = pinctrl_dev_get_drvdata(pmxdev);
195         sirfsoc_pinmux_endisable(spmx, selector, false);
196 }
197
198 static int sirfsoc_pinmux_get_funcs_count(struct pinctrl_dev *pmxdev)
199 {
200         return sirfsoc_pmxfunc_cnt;
201 }
202
203 static const char *sirfsoc_pinmux_get_func_name(struct pinctrl_dev *pctldev,
204                                           unsigned selector)
205 {
206         return sirfsoc_pmx_functions[selector].name;
207 }
208
209 static int sirfsoc_pinmux_get_groups(struct pinctrl_dev *pctldev, unsigned selector,
210                                const char * const **groups,
211                                unsigned * const num_groups)
212 {
213         *groups = sirfsoc_pmx_functions[selector].groups;
214         *num_groups = sirfsoc_pmx_functions[selector].num_groups;
215         return 0;
216 }
217
218 static int sirfsoc_pinmux_request_gpio(struct pinctrl_dev *pmxdev,
219         struct pinctrl_gpio_range *range, unsigned offset)
220 {
221         struct sirfsoc_pmx *spmx;
222
223         int group = range->id;
224
225         u32 muxval;
226
227         spmx = pinctrl_dev_get_drvdata(pmxdev);
228
229         if (!spmx->is_marco) {
230                 muxval = readl(spmx->gpio_virtbase + SIRFSOC_GPIO_PAD_EN(group));
231                 muxval = muxval | (1 << (offset - range->pin_base));
232                 writel(muxval, spmx->gpio_virtbase + SIRFSOC_GPIO_PAD_EN(group));
233         } else {
234                 writel(1 << (offset - range->pin_base), spmx->gpio_virtbase +
235                         SIRFSOC_GPIO_PAD_EN(group));
236         }
237
238         return 0;
239 }
240
241 static struct pinmux_ops sirfsoc_pinmux_ops = {
242         .enable = sirfsoc_pinmux_enable,
243         .disable = sirfsoc_pinmux_disable,
244         .get_functions_count = sirfsoc_pinmux_get_funcs_count,
245         .get_function_name = sirfsoc_pinmux_get_func_name,
246         .get_function_groups = sirfsoc_pinmux_get_groups,
247         .gpio_request_enable = sirfsoc_pinmux_request_gpio,
248 };
249
250 static struct pinctrl_desc sirfsoc_pinmux_desc = {
251         .name = DRIVER_NAME,
252         .pctlops = &sirfsoc_pctrl_ops,
253         .pmxops = &sirfsoc_pinmux_ops,
254         .owner = THIS_MODULE,
255 };
256
257 /*
258  * Todo: bind irq_chip to every pinctrl_gpio_range
259  */
260 static struct pinctrl_gpio_range sirfsoc_gpio_ranges[] = {
261         {
262                 .name = "sirfsoc-gpio*",
263                 .id = 0,
264                 .base = 0,
265                 .pin_base = 0,
266                 .npins = 32,
267         }, {
268                 .name = "sirfsoc-gpio*",
269                 .id = 1,
270                 .base = 32,
271                 .pin_base = 32,
272                 .npins = 32,
273         }, {
274                 .name = "sirfsoc-gpio*",
275                 .id = 2,
276                 .base = 64,
277                 .pin_base = 64,
278                 .npins = 32,
279         }, {
280                 .name = "sirfsoc-gpio*",
281                 .id = 3,
282                 .base = 96,
283                 .pin_base = 96,
284                 .npins = 19,
285         },
286 };
287
288 static void __iomem *sirfsoc_rsc_of_iomap(void)
289 {
290         const struct of_device_id rsc_ids[]  = {
291                 { .compatible = "sirf,prima2-rsc" },
292                 { .compatible = "sirf,marco-rsc" },
293                 {}
294         };
295         struct device_node *np;
296
297         np = of_find_matching_node(NULL, rsc_ids);
298         if (!np)
299                 panic("unable to find compatible rsc node in dtb\n");
300
301         return of_iomap(np, 0);
302 }
303
304 static int sirfsoc_gpio_of_xlate(struct gpio_chip *gc,
305        const struct of_phandle_args *gpiospec,
306        u32 *flags)
307 {
308        if (gpiospec->args[0] > SIRFSOC_GPIO_NO_OF_BANKS * SIRFSOC_GPIO_BANK_SIZE)
309                 return -EINVAL;
310
311        if (gc != &sgpio_bank[gpiospec->args[0] / SIRFSOC_GPIO_BANK_SIZE].chip.gc)
312                 return -EINVAL;
313
314        if (flags)
315                 *flags = gpiospec->args[1];
316
317        return gpiospec->args[0] % SIRFSOC_GPIO_BANK_SIZE;
318 }
319
320 static const struct of_device_id pinmux_ids[] = {
321         { .compatible = "sirf,prima2-pinctrl", .data = &prima2_pinctrl_data, },
322         { .compatible = "sirf,atlas6-pinctrl", .data = &atlas6_pinctrl_data, },
323         { .compatible = "sirf,marco-pinctrl", .data = &prima2_pinctrl_data, },
324         {}
325 };
326
327 static int sirfsoc_pinmux_probe(struct platform_device *pdev)
328 {
329         int ret;
330         struct sirfsoc_pmx *spmx;
331         struct device_node *np = pdev->dev.of_node;
332         const struct sirfsoc_pinctrl_data *pdata;
333         int i;
334
335         /* Create state holders etc for this driver */
336         spmx = devm_kzalloc(&pdev->dev, sizeof(*spmx), GFP_KERNEL);
337         if (!spmx)
338                 return -ENOMEM;
339
340         spmx->dev = &pdev->dev;
341
342         platform_set_drvdata(pdev, spmx);
343
344         spmx->gpio_virtbase = of_iomap(np, 0);
345         if (!spmx->gpio_virtbase) {
346                 dev_err(&pdev->dev, "can't map gpio registers\n");
347                 return -ENOMEM;
348         }
349
350         spmx->rsc_virtbase = sirfsoc_rsc_of_iomap();
351         if (!spmx->rsc_virtbase) {
352                 ret = -ENOMEM;
353                 dev_err(&pdev->dev, "can't map rsc registers\n");
354                 goto out_no_rsc_remap;
355         }
356
357         if (of_device_is_compatible(np, "sirf,marco-pinctrl"))
358                 spmx->is_marco = 1;
359
360         pdata = of_match_node(pinmux_ids, np)->data;
361         sirfsoc_pin_groups = pdata->grps;
362         sirfsoc_pingrp_cnt = pdata->grps_cnt;
363         sirfsoc_pmx_functions = pdata->funcs;
364         sirfsoc_pmxfunc_cnt = pdata->funcs_cnt;
365         sirfsoc_pinmux_desc.pins = pdata->pads;
366         sirfsoc_pinmux_desc.npins = pdata->pads_cnt;
367
368
369         /* Now register the pin controller and all pins it handles */
370         spmx->pmx = pinctrl_register(&sirfsoc_pinmux_desc, &pdev->dev, spmx);
371         if (!spmx->pmx) {
372                 dev_err(&pdev->dev, "could not register SIRFSOC pinmux driver\n");
373                 ret = -EINVAL;
374                 goto out_no_pmx;
375         }
376
377         for (i = 0; i < ARRAY_SIZE(sirfsoc_gpio_ranges); i++) {
378                 sirfsoc_gpio_ranges[i].gc = &sgpio_bank[i].chip.gc;
379                 pinctrl_add_gpio_range(spmx->pmx, &sirfsoc_gpio_ranges[i]);
380         }
381
382         dev_info(&pdev->dev, "initialized SIRFSOC pinmux driver\n");
383
384         return 0;
385
386 out_no_pmx:
387         iounmap(spmx->rsc_virtbase);
388 out_no_rsc_remap:
389         iounmap(spmx->gpio_virtbase);
390         return ret;
391 }
392
393 #ifdef CONFIG_PM_SLEEP
394 static int sirfsoc_pinmux_suspend_noirq(struct device *dev)
395 {
396         int i, j;
397         struct sirfsoc_pmx *spmx = dev_get_drvdata(dev);
398
399         for (i = 0; i < SIRFSOC_GPIO_NO_OF_BANKS; i++) {
400                 for (j = 0; j < SIRFSOC_GPIO_BANK_SIZE; j++) {
401                         spmx->gpio_regs[i][j] = readl(spmx->gpio_virtbase +
402                                 SIRFSOC_GPIO_CTRL(i, j));
403                 }
404                 spmx->ints_regs[i] = readl(spmx->gpio_virtbase +
405                         SIRFSOC_GPIO_INT_STATUS(i));
406                 spmx->paden_regs[i] = readl(spmx->gpio_virtbase +
407                         SIRFSOC_GPIO_PAD_EN(i));
408         }
409         spmx->dspen_regs = readl(spmx->gpio_virtbase + SIRFSOC_GPIO_DSP_EN0);
410
411         for (i = 0; i < 3; i++)
412                 spmx->rsc_regs[i] = readl(spmx->rsc_virtbase + 4 * i);
413
414         return 0;
415 }
416
417 static int sirfsoc_pinmux_resume_noirq(struct device *dev)
418 {
419         int i, j;
420         struct sirfsoc_pmx *spmx = dev_get_drvdata(dev);
421
422         for (i = 0; i < SIRFSOC_GPIO_NO_OF_BANKS; i++) {
423                 for (j = 0; j < SIRFSOC_GPIO_BANK_SIZE; j++) {
424                         writel(spmx->gpio_regs[i][j], spmx->gpio_virtbase +
425                                 SIRFSOC_GPIO_CTRL(i, j));
426                 }
427                 writel(spmx->ints_regs[i], spmx->gpio_virtbase +
428                         SIRFSOC_GPIO_INT_STATUS(i));
429                 writel(spmx->paden_regs[i], spmx->gpio_virtbase +
430                         SIRFSOC_GPIO_PAD_EN(i));
431         }
432         writel(spmx->dspen_regs, spmx->gpio_virtbase + SIRFSOC_GPIO_DSP_EN0);
433
434         for (i = 0; i < 3; i++)
435                 writel(spmx->rsc_regs[i], spmx->rsc_virtbase + 4 * i);
436
437         return 0;
438 }
439
440 static const struct dev_pm_ops sirfsoc_pinmux_pm_ops = {
441         .suspend_noirq = sirfsoc_pinmux_suspend_noirq,
442         .resume_noirq = sirfsoc_pinmux_resume_noirq,
443         .freeze_noirq = sirfsoc_pinmux_suspend_noirq,
444         .restore_noirq = sirfsoc_pinmux_resume_noirq,
445 };
446 #endif
447
448 static struct platform_driver sirfsoc_pinmux_driver = {
449         .driver = {
450                 .name = DRIVER_NAME,
451                 .owner = THIS_MODULE,
452                 .of_match_table = pinmux_ids,
453 #ifdef CONFIG_PM_SLEEP
454                 .pm = &sirfsoc_pinmux_pm_ops,
455 #endif
456         },
457         .probe = sirfsoc_pinmux_probe,
458 };
459
460 static int __init sirfsoc_pinmux_init(void)
461 {
462         return platform_driver_register(&sirfsoc_pinmux_driver);
463 }
464 arch_initcall(sirfsoc_pinmux_init);
465
466 static inline int sirfsoc_gpio_to_irq(struct gpio_chip *chip, unsigned offset)
467 {
468         struct sirfsoc_gpio_bank *bank = container_of(to_of_mm_gpio_chip(chip),
469                 struct sirfsoc_gpio_bank, chip);
470
471         return irq_create_mapping(bank->domain, offset + bank->id *
472                 SIRFSOC_GPIO_BANK_SIZE);
473 }
474
475 static inline int sirfsoc_gpio_to_offset(unsigned int gpio)
476 {
477         return gpio % SIRFSOC_GPIO_BANK_SIZE;
478 }
479
480 static inline struct sirfsoc_gpio_bank *sirfsoc_gpio_to_bank(unsigned int gpio)
481 {
482         return &sgpio_bank[gpio / SIRFSOC_GPIO_BANK_SIZE];
483 }
484
485 static inline struct sirfsoc_gpio_bank *sirfsoc_irqchip_to_bank(struct gpio_chip *chip)
486 {
487         return container_of(to_of_mm_gpio_chip(chip), struct sirfsoc_gpio_bank, chip);
488 }
489
490 static void sirfsoc_gpio_irq_ack(struct irq_data *d)
491 {
492         struct sirfsoc_gpio_bank *bank = irq_data_get_irq_chip_data(d);
493         int idx = d->hwirq % SIRFSOC_GPIO_BANK_SIZE;
494         u32 val, offset;
495         unsigned long flags;
496
497         offset = SIRFSOC_GPIO_CTRL(bank->id, idx);
498
499         spin_lock_irqsave(&sgpio_lock, flags);
500
501         val = readl(bank->chip.regs + offset);
502
503         writel(val, bank->chip.regs + offset);
504
505         spin_unlock_irqrestore(&sgpio_lock, flags);
506 }
507
508 static void __sirfsoc_gpio_irq_mask(struct sirfsoc_gpio_bank *bank, int idx)
509 {
510         u32 val, offset;
511         unsigned long flags;
512
513         offset = SIRFSOC_GPIO_CTRL(bank->id, idx);
514
515         spin_lock_irqsave(&sgpio_lock, flags);
516
517         val = readl(bank->chip.regs + offset);
518         val &= ~SIRFSOC_GPIO_CTL_INTR_EN_MASK;
519         val &= ~SIRFSOC_GPIO_CTL_INTR_STS_MASK;
520         writel(val, bank->chip.regs + offset);
521
522         spin_unlock_irqrestore(&sgpio_lock, flags);
523 }
524
525 static void sirfsoc_gpio_irq_mask(struct irq_data *d)
526 {
527         struct sirfsoc_gpio_bank *bank = irq_data_get_irq_chip_data(d);
528
529         __sirfsoc_gpio_irq_mask(bank, d->hwirq % SIRFSOC_GPIO_BANK_SIZE);
530 }
531
532 static void sirfsoc_gpio_irq_unmask(struct irq_data *d)
533 {
534         struct sirfsoc_gpio_bank *bank = irq_data_get_irq_chip_data(d);
535         int idx = d->hwirq % SIRFSOC_GPIO_BANK_SIZE;
536         u32 val, offset;
537         unsigned long flags;
538
539         offset = SIRFSOC_GPIO_CTRL(bank->id, idx);
540
541         spin_lock_irqsave(&sgpio_lock, flags);
542
543         val = readl(bank->chip.regs + offset);
544         val &= ~SIRFSOC_GPIO_CTL_INTR_STS_MASK;
545         val |= SIRFSOC_GPIO_CTL_INTR_EN_MASK;
546         writel(val, bank->chip.regs + offset);
547
548         spin_unlock_irqrestore(&sgpio_lock, flags);
549 }
550
551 static int sirfsoc_gpio_irq_type(struct irq_data *d, unsigned type)
552 {
553         struct sirfsoc_gpio_bank *bank = irq_data_get_irq_chip_data(d);
554         int idx = d->hwirq % SIRFSOC_GPIO_BANK_SIZE;
555         u32 val, offset;
556         unsigned long flags;
557
558         offset = SIRFSOC_GPIO_CTRL(bank->id, idx);
559
560         spin_lock_irqsave(&sgpio_lock, flags);
561
562         val = readl(bank->chip.regs + offset);
563         val &= ~(SIRFSOC_GPIO_CTL_INTR_STS_MASK | SIRFSOC_GPIO_CTL_OUT_EN_MASK);
564
565         switch (type) {
566         case IRQ_TYPE_NONE:
567                 break;
568         case IRQ_TYPE_EDGE_RISING:
569                 val |= SIRFSOC_GPIO_CTL_INTR_HIGH_MASK | SIRFSOC_GPIO_CTL_INTR_TYPE_MASK;
570                 val &= ~SIRFSOC_GPIO_CTL_INTR_LOW_MASK;
571                 break;
572         case IRQ_TYPE_EDGE_FALLING:
573                 val &= ~SIRFSOC_GPIO_CTL_INTR_HIGH_MASK;
574                 val |= SIRFSOC_GPIO_CTL_INTR_LOW_MASK | SIRFSOC_GPIO_CTL_INTR_TYPE_MASK;
575                 break;
576         case IRQ_TYPE_EDGE_BOTH:
577                 val |= SIRFSOC_GPIO_CTL_INTR_HIGH_MASK | SIRFSOC_GPIO_CTL_INTR_LOW_MASK |
578                          SIRFSOC_GPIO_CTL_INTR_TYPE_MASK;
579                 break;
580         case IRQ_TYPE_LEVEL_LOW:
581                 val &= ~(SIRFSOC_GPIO_CTL_INTR_HIGH_MASK | SIRFSOC_GPIO_CTL_INTR_TYPE_MASK);
582                 val |= SIRFSOC_GPIO_CTL_INTR_LOW_MASK;
583                 break;
584         case IRQ_TYPE_LEVEL_HIGH:
585                 val |= SIRFSOC_GPIO_CTL_INTR_HIGH_MASK;
586                 val &= ~(SIRFSOC_GPIO_CTL_INTR_LOW_MASK | SIRFSOC_GPIO_CTL_INTR_TYPE_MASK);
587                 break;
588         }
589
590         writel(val, bank->chip.regs + offset);
591
592         spin_unlock_irqrestore(&sgpio_lock, flags);
593
594         return 0;
595 }
596
597 static unsigned int sirfsoc_gpio_irq_startup(struct irq_data *d)
598 {
599         struct sirfsoc_gpio_bank *bank = irq_data_get_irq_chip_data(d);
600
601         if (gpio_lock_as_irq(&bank->chip.gc, d->hwirq % SIRFSOC_GPIO_BANK_SIZE))
602                 dev_err(bank->chip.gc.dev,
603                         "unable to lock HW IRQ %lu for IRQ\n",
604                         d->hwirq);
605         sirfsoc_gpio_irq_unmask(d);
606         return 0;
607 }
608
609 static void sirfsoc_gpio_irq_shutdown(struct irq_data *d)
610 {
611         struct sirfsoc_gpio_bank *bank = irq_data_get_irq_chip_data(d);
612
613         sirfsoc_gpio_irq_mask(d);
614         gpio_unlock_as_irq(&bank->chip.gc, d->hwirq % SIRFSOC_GPIO_BANK_SIZE);
615 }
616
617 static struct irq_chip sirfsoc_irq_chip = {
618         .name = "sirf-gpio-irq",
619         .irq_ack = sirfsoc_gpio_irq_ack,
620         .irq_mask = sirfsoc_gpio_irq_mask,
621         .irq_unmask = sirfsoc_gpio_irq_unmask,
622         .irq_set_type = sirfsoc_gpio_irq_type,
623         .irq_startup = sirfsoc_gpio_irq_startup,
624         .irq_shutdown = sirfsoc_gpio_irq_shutdown,
625 };
626
627 static void sirfsoc_gpio_handle_irq(unsigned int irq, struct irq_desc *desc)
628 {
629         struct sirfsoc_gpio_bank *bank = irq_get_handler_data(irq);
630         u32 status, ctrl;
631         int idx = 0;
632         struct irq_chip *chip = irq_get_chip(irq);
633
634         chained_irq_enter(chip, desc);
635
636         status = readl(bank->chip.regs + SIRFSOC_GPIO_INT_STATUS(bank->id));
637         if (!status) {
638                 printk(KERN_WARNING
639                         "%s: gpio id %d status %#x no interrupt is flaged\n",
640                         __func__, bank->id, status);
641                 handle_bad_irq(irq, desc);
642                 return;
643         }
644
645         while (status) {
646                 ctrl = readl(bank->chip.regs + SIRFSOC_GPIO_CTRL(bank->id, idx));
647
648                 /*
649                  * Here we must check whether the corresponding GPIO's interrupt
650                  * has been enabled, otherwise just skip it
651                  */
652                 if ((status & 0x1) && (ctrl & SIRFSOC_GPIO_CTL_INTR_EN_MASK)) {
653                         pr_debug("%s: gpio id %d idx %d happens\n",
654                                 __func__, bank->id, idx);
655                         generic_handle_irq(irq_find_mapping(bank->domain, idx +
656                                         bank->id * SIRFSOC_GPIO_BANK_SIZE));
657                 }
658
659                 idx++;
660                 status = status >> 1;
661         }
662
663         chained_irq_exit(chip, desc);
664 }
665
666 static inline void sirfsoc_gpio_set_input(struct sirfsoc_gpio_bank *bank, unsigned ctrl_offset)
667 {
668         u32 val;
669
670         val = readl(bank->chip.regs + ctrl_offset);
671         val &= ~SIRFSOC_GPIO_CTL_OUT_EN_MASK;
672         writel(val, bank->chip.regs + ctrl_offset);
673 }
674
675 static int sirfsoc_gpio_request(struct gpio_chip *chip, unsigned offset)
676 {
677         struct sirfsoc_gpio_bank *bank = sirfsoc_irqchip_to_bank(chip);
678         unsigned long flags;
679
680         if (pinctrl_request_gpio(chip->base + offset))
681                 return -ENODEV;
682
683         spin_lock_irqsave(&bank->lock, flags);
684
685         /*
686          * default status:
687          * set direction as input and mask irq
688          */
689         sirfsoc_gpio_set_input(bank, SIRFSOC_GPIO_CTRL(bank->id, offset));
690         __sirfsoc_gpio_irq_mask(bank, offset);
691
692         spin_unlock_irqrestore(&bank->lock, flags);
693
694         return 0;
695 }
696
697 static void sirfsoc_gpio_free(struct gpio_chip *chip, unsigned offset)
698 {
699         struct sirfsoc_gpio_bank *bank = sirfsoc_irqchip_to_bank(chip);
700         unsigned long flags;
701
702         spin_lock_irqsave(&bank->lock, flags);
703
704         __sirfsoc_gpio_irq_mask(bank, offset);
705         sirfsoc_gpio_set_input(bank, SIRFSOC_GPIO_CTRL(bank->id, offset));
706
707         spin_unlock_irqrestore(&bank->lock, flags);
708
709         pinctrl_free_gpio(chip->base + offset);
710 }
711
712 static int sirfsoc_gpio_direction_input(struct gpio_chip *chip, unsigned gpio)
713 {
714         struct sirfsoc_gpio_bank *bank = sirfsoc_irqchip_to_bank(chip);
715         int idx = sirfsoc_gpio_to_offset(gpio);
716         unsigned long flags;
717         unsigned offset;
718
719         offset = SIRFSOC_GPIO_CTRL(bank->id, idx);
720
721         spin_lock_irqsave(&bank->lock, flags);
722
723         sirfsoc_gpio_set_input(bank, offset);
724
725         spin_unlock_irqrestore(&bank->lock, flags);
726
727         return 0;
728 }
729
730 static inline void sirfsoc_gpio_set_output(struct sirfsoc_gpio_bank *bank, unsigned offset,
731         int value)
732 {
733         u32 out_ctrl;
734         unsigned long flags;
735
736         spin_lock_irqsave(&bank->lock, flags);
737
738         out_ctrl = readl(bank->chip.regs + offset);
739         if (value)
740                 out_ctrl |= SIRFSOC_GPIO_CTL_DATAOUT_MASK;
741         else
742                 out_ctrl &= ~SIRFSOC_GPIO_CTL_DATAOUT_MASK;
743
744         out_ctrl &= ~SIRFSOC_GPIO_CTL_INTR_EN_MASK;
745         out_ctrl |= SIRFSOC_GPIO_CTL_OUT_EN_MASK;
746         writel(out_ctrl, bank->chip.regs + offset);
747
748         spin_unlock_irqrestore(&bank->lock, flags);
749 }
750
751 static int sirfsoc_gpio_direction_output(struct gpio_chip *chip, unsigned gpio, int value)
752 {
753         struct sirfsoc_gpio_bank *bank = sirfsoc_irqchip_to_bank(chip);
754         int idx = sirfsoc_gpio_to_offset(gpio);
755         u32 offset;
756         unsigned long flags;
757
758         offset = SIRFSOC_GPIO_CTRL(bank->id, idx);
759
760         spin_lock_irqsave(&sgpio_lock, flags);
761
762         sirfsoc_gpio_set_output(bank, offset, value);
763
764         spin_unlock_irqrestore(&sgpio_lock, flags);
765
766         return 0;
767 }
768
769 static int sirfsoc_gpio_get_value(struct gpio_chip *chip, unsigned offset)
770 {
771         struct sirfsoc_gpio_bank *bank = sirfsoc_irqchip_to_bank(chip);
772         u32 val;
773         unsigned long flags;
774
775         spin_lock_irqsave(&bank->lock, flags);
776
777         val = readl(bank->chip.regs + SIRFSOC_GPIO_CTRL(bank->id, offset));
778
779         spin_unlock_irqrestore(&bank->lock, flags);
780
781         return !!(val & SIRFSOC_GPIO_CTL_DATAIN_MASK);
782 }
783
784 static void sirfsoc_gpio_set_value(struct gpio_chip *chip, unsigned offset,
785         int value)
786 {
787         struct sirfsoc_gpio_bank *bank = sirfsoc_irqchip_to_bank(chip);
788         u32 ctrl;
789         unsigned long flags;
790
791         spin_lock_irqsave(&bank->lock, flags);
792
793         ctrl = readl(bank->chip.regs + SIRFSOC_GPIO_CTRL(bank->id, offset));
794         if (value)
795                 ctrl |= SIRFSOC_GPIO_CTL_DATAOUT_MASK;
796         else
797                 ctrl &= ~SIRFSOC_GPIO_CTL_DATAOUT_MASK;
798         writel(ctrl, bank->chip.regs + SIRFSOC_GPIO_CTRL(bank->id, offset));
799
800         spin_unlock_irqrestore(&bank->lock, flags);
801 }
802
803 static int sirfsoc_gpio_irq_map(struct irq_domain *d, unsigned int irq,
804                                 irq_hw_number_t hwirq)
805 {
806         struct sirfsoc_gpio_bank *bank = d->host_data;
807
808         if (!bank)
809                 return -EINVAL;
810
811         irq_set_chip(irq, &sirfsoc_irq_chip);
812         irq_set_handler(irq, handle_level_irq);
813         irq_set_chip_data(irq, bank + hwirq / SIRFSOC_GPIO_BANK_SIZE);
814         set_irq_flags(irq, IRQF_VALID);
815
816         return 0;
817 }
818
819 static const struct irq_domain_ops sirfsoc_gpio_irq_simple_ops = {
820         .map = sirfsoc_gpio_irq_map,
821         .xlate = irq_domain_xlate_twocell,
822 };
823
824 static void sirfsoc_gpio_set_pullup(const u32 *pullups)
825 {
826         int i, n;
827         const unsigned long *p = (const unsigned long *)pullups;
828
829         for (i = 0; i < SIRFSOC_GPIO_NO_OF_BANKS; i++) {
830                 for_each_set_bit(n, p + i, BITS_PER_LONG) {
831                         u32 offset = SIRFSOC_GPIO_CTRL(i, n);
832                         u32 val = readl(sgpio_bank[i].chip.regs + offset);
833                         val |= SIRFSOC_GPIO_CTL_PULL_MASK;
834                         val |= SIRFSOC_GPIO_CTL_PULL_HIGH;
835                         writel(val, sgpio_bank[i].chip.regs + offset);
836                 }
837         }
838 }
839
840 static void sirfsoc_gpio_set_pulldown(const u32 *pulldowns)
841 {
842         int i, n;
843         const unsigned long *p = (const unsigned long *)pulldowns;
844
845         for (i = 0; i < SIRFSOC_GPIO_NO_OF_BANKS; i++) {
846                 for_each_set_bit(n, p + i, BITS_PER_LONG) {
847                         u32 offset = SIRFSOC_GPIO_CTRL(i, n);
848                         u32 val = readl(sgpio_bank[i].chip.regs + offset);
849                         val |= SIRFSOC_GPIO_CTL_PULL_MASK;
850                         val &= ~SIRFSOC_GPIO_CTL_PULL_HIGH;
851                         writel(val, sgpio_bank[i].chip.regs + offset);
852                 }
853         }
854 }
855
856 static int sirfsoc_gpio_probe(struct device_node *np)
857 {
858         int i, err = 0;
859         struct sirfsoc_gpio_bank *bank;
860         void __iomem *regs;
861         struct platform_device *pdev;
862         struct irq_domain *domain;
863         bool is_marco = false;
864
865         u32 pullups[SIRFSOC_GPIO_NO_OF_BANKS], pulldowns[SIRFSOC_GPIO_NO_OF_BANKS];
866
867         pdev = of_find_device_by_node(np);
868         if (!pdev)
869                 return -ENODEV;
870
871         regs = of_iomap(np, 0);
872         if (!regs)
873                 return -ENOMEM;
874
875         if (of_device_is_compatible(np, "sirf,marco-pinctrl"))
876                 is_marco = 1;
877
878         domain = irq_domain_add_linear(np, SIRFSOC_GPIO_BANK_SIZE * SIRFSOC_GPIO_NO_OF_BANKS,
879                 &sirfsoc_gpio_irq_simple_ops, sgpio_bank);
880         if (!domain) {
881                 pr_err("%s: Failed to create irqdomain\n", np->full_name);
882                         err = -ENOSYS;
883                 goto out;
884         }
885
886         for (i = 0; i < SIRFSOC_GPIO_NO_OF_BANKS; i++) {
887                 bank = &sgpio_bank[i];
888                 spin_lock_init(&bank->lock);
889                 bank->chip.gc.request = sirfsoc_gpio_request;
890                 bank->chip.gc.free = sirfsoc_gpio_free;
891                 bank->chip.gc.direction_input = sirfsoc_gpio_direction_input;
892                 bank->chip.gc.get = sirfsoc_gpio_get_value;
893                 bank->chip.gc.direction_output = sirfsoc_gpio_direction_output;
894                 bank->chip.gc.set = sirfsoc_gpio_set_value;
895                 bank->chip.gc.to_irq = sirfsoc_gpio_to_irq;
896                 bank->chip.gc.base = i * SIRFSOC_GPIO_BANK_SIZE;
897                 bank->chip.gc.ngpio = SIRFSOC_GPIO_BANK_SIZE;
898                 bank->chip.gc.label = kstrdup(np->full_name, GFP_KERNEL);
899                 bank->chip.gc.of_node = np;
900                 bank->chip.gc.of_xlate = sirfsoc_gpio_of_xlate;
901                 bank->chip.gc.of_gpio_n_cells = 2;
902                 bank->chip.gc.dev = &pdev->dev;
903                 bank->chip.regs = regs;
904                 bank->id = i;
905                 bank->is_marco = is_marco;
906                 bank->parent_irq = platform_get_irq(pdev, i);
907                 if (bank->parent_irq < 0) {
908                         err = bank->parent_irq;
909                         goto out;
910                 }
911
912                 err = gpiochip_add(&bank->chip.gc);
913                 if (err) {
914                         pr_err("%s: error in probe function with status %d\n",
915                                 np->full_name, err);
916                         goto out;
917                 }
918
919                 bank->domain = domain;
920
921                 irq_set_chained_handler(bank->parent_irq, sirfsoc_gpio_handle_irq);
922                 irq_set_handler_data(bank->parent_irq, bank);
923         }
924
925         if (!of_property_read_u32_array(np, "sirf,pullups", pullups,
926                 SIRFSOC_GPIO_NO_OF_BANKS))
927                 sirfsoc_gpio_set_pullup(pullups);
928
929         if (!of_property_read_u32_array(np, "sirf,pulldowns", pulldowns,
930                 SIRFSOC_GPIO_NO_OF_BANKS))
931                 sirfsoc_gpio_set_pulldown(pulldowns);
932
933         return 0;
934
935 out:
936         iounmap(regs);
937         return err;
938 }
939
940 static int __init sirfsoc_gpio_init(void)
941 {
942
943         struct device_node *np;
944
945         np = of_find_matching_node(NULL, pinmux_ids);
946
947         if (!np)
948                 return -ENODEV;
949
950         return sirfsoc_gpio_probe(np);
951 }
952 subsys_initcall(sirfsoc_gpio_init);
953
954 MODULE_AUTHOR("Rongjun Ying <rongjun.ying@csr.com>, "
955         "Yuping Luo <yuping.luo@csr.com>, "
956         "Barry Song <baohua.song@csr.com>");
957 MODULE_DESCRIPTION("SIRFSOC pin control driver");
958 MODULE_LICENSE("GPL");