Merge remote-tracking branches 'spi/topic/bcm', 'spi/topic/dw' and 'spi/topic/fsl...
[cascardo/linux.git] / include / linux / spi / spi.h
1 /*
2  * Copyright (C) 2005 David Brownell
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License as published by
6  * the Free Software Foundation; either version 2 of the License, or
7  * (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  */
14
15 #ifndef __LINUX_SPI_H
16 #define __LINUX_SPI_H
17
18 #include <linux/device.h>
19 #include <linux/mod_devicetable.h>
20 #include <linux/slab.h>
21 #include <linux/kthread.h>
22 #include <linux/completion.h>
23 #include <linux/scatterlist.h>
24
25 struct dma_chan;
26 struct spi_master;
27 struct spi_transfer;
28 struct spi_flash_read_message;
29
30 /*
31  * INTERFACES between SPI master-side drivers and SPI infrastructure.
32  * (There's no SPI slave support for Linux yet...)
33  */
34 extern struct bus_type spi_bus_type;
35
36 /**
37  * struct spi_statistics - statistics for spi transfers
38  * @lock:          lock protecting this structure
39  *
40  * @messages:      number of spi-messages handled
41  * @transfers:     number of spi_transfers handled
42  * @errors:        number of errors during spi_transfer
43  * @timedout:      number of timeouts during spi_transfer
44  *
45  * @spi_sync:      number of times spi_sync is used
46  * @spi_sync_immediate:
47  *                 number of times spi_sync is executed immediately
48  *                 in calling context without queuing and scheduling
49  * @spi_async:     number of times spi_async is used
50  *
51  * @bytes:         number of bytes transferred to/from device
52  * @bytes_tx:      number of bytes sent to device
53  * @bytes_rx:      number of bytes received from device
54  *
55  * @transfer_bytes_histo:
56  *                 transfer bytes histogramm
57  *
58  * @transfers_split_maxsize:
59  *                 number of transfers that have been split because of
60  *                 maxsize limit
61  */
62 struct spi_statistics {
63         spinlock_t              lock; /* lock for the whole structure */
64
65         unsigned long           messages;
66         unsigned long           transfers;
67         unsigned long           errors;
68         unsigned long           timedout;
69
70         unsigned long           spi_sync;
71         unsigned long           spi_sync_immediate;
72         unsigned long           spi_async;
73
74         unsigned long long      bytes;
75         unsigned long long      bytes_rx;
76         unsigned long long      bytes_tx;
77
78 #define SPI_STATISTICS_HISTO_SIZE 17
79         unsigned long transfer_bytes_histo[SPI_STATISTICS_HISTO_SIZE];
80
81         unsigned long transfers_split_maxsize;
82 };
83
84 void spi_statistics_add_transfer_stats(struct spi_statistics *stats,
85                                        struct spi_transfer *xfer,
86                                        struct spi_master *master);
87
88 #define SPI_STATISTICS_ADD_TO_FIELD(stats, field, count)        \
89         do {                                                    \
90                 unsigned long flags;                            \
91                 spin_lock_irqsave(&(stats)->lock, flags);       \
92                 (stats)->field += count;                        \
93                 spin_unlock_irqrestore(&(stats)->lock, flags);  \
94         } while (0)
95
96 #define SPI_STATISTICS_INCREMENT_FIELD(stats, field)    \
97         SPI_STATISTICS_ADD_TO_FIELD(stats, field, 1)
98
99 /**
100  * struct spi_device - Master side proxy for an SPI slave device
101  * @dev: Driver model representation of the device.
102  * @master: SPI controller used with the device.
103  * @max_speed_hz: Maximum clock rate to be used with this chip
104  *      (on this board); may be changed by the device's driver.
105  *      The spi_transfer.speed_hz can override this for each transfer.
106  * @chip_select: Chipselect, distinguishing chips handled by @master.
107  * @mode: The spi mode defines how data is clocked out and in.
108  *      This may be changed by the device's driver.
109  *      The "active low" default for chipselect mode can be overridden
110  *      (by specifying SPI_CS_HIGH) as can the "MSB first" default for
111  *      each word in a transfer (by specifying SPI_LSB_FIRST).
112  * @bits_per_word: Data transfers involve one or more words; word sizes
113  *      like eight or 12 bits are common.  In-memory wordsizes are
114  *      powers of two bytes (e.g. 20 bit samples use 32 bits).
115  *      This may be changed by the device's driver, or left at the
116  *      default (0) indicating protocol words are eight bit bytes.
117  *      The spi_transfer.bits_per_word can override this for each transfer.
118  * @irq: Negative, or the number passed to request_irq() to receive
119  *      interrupts from this device.
120  * @controller_state: Controller's runtime state
121  * @controller_data: Board-specific definitions for controller, such as
122  *      FIFO initialization parameters; from board_info.controller_data
123  * @modalias: Name of the driver to use with this device, or an alias
124  *      for that name.  This appears in the sysfs "modalias" attribute
125  *      for driver coldplugging, and in uevents used for hotplugging
126  * @cs_gpio: gpio number of the chipselect line (optional, -ENOENT when
127  *      when not using a GPIO line)
128  *
129  * @statistics: statistics for the spi_device
130  *
131  * A @spi_device is used to interchange data between an SPI slave
132  * (usually a discrete chip) and CPU memory.
133  *
134  * In @dev, the platform_data is used to hold information about this
135  * device that's meaningful to the device's protocol driver, but not
136  * to its controller.  One example might be an identifier for a chip
137  * variant with slightly different functionality; another might be
138  * information about how this particular board wires the chip's pins.
139  */
140 struct spi_device {
141         struct device           dev;
142         struct spi_master       *master;
143         u32                     max_speed_hz;
144         u8                      chip_select;
145         u8                      bits_per_word;
146         u16                     mode;
147 #define SPI_CPHA        0x01                    /* clock phase */
148 #define SPI_CPOL        0x02                    /* clock polarity */
149 #define SPI_MODE_0      (0|0)                   /* (original MicroWire) */
150 #define SPI_MODE_1      (0|SPI_CPHA)
151 #define SPI_MODE_2      (SPI_CPOL|0)
152 #define SPI_MODE_3      (SPI_CPOL|SPI_CPHA)
153 #define SPI_CS_HIGH     0x04                    /* chipselect active high? */
154 #define SPI_LSB_FIRST   0x08                    /* per-word bits-on-wire */
155 #define SPI_3WIRE       0x10                    /* SI/SO signals shared */
156 #define SPI_LOOP        0x20                    /* loopback mode */
157 #define SPI_NO_CS       0x40                    /* 1 dev/bus, no chipselect */
158 #define SPI_READY       0x80                    /* slave pulls low to pause */
159 #define SPI_TX_DUAL     0x100                   /* transmit with 2 wires */
160 #define SPI_TX_QUAD     0x200                   /* transmit with 4 wires */
161 #define SPI_RX_DUAL     0x400                   /* receive with 2 wires */
162 #define SPI_RX_QUAD     0x800                   /* receive with 4 wires */
163         int                     irq;
164         void                    *controller_state;
165         void                    *controller_data;
166         char                    modalias[SPI_NAME_SIZE];
167         int                     cs_gpio;        /* chip select gpio */
168
169         /* the statistics */
170         struct spi_statistics   statistics;
171
172         /*
173          * likely need more hooks for more protocol options affecting how
174          * the controller talks to each chip, like:
175          *  - memory packing (12 bit samples into low bits, others zeroed)
176          *  - priority
177          *  - drop chipselect after each word
178          *  - chipselect delays
179          *  - ...
180          */
181 };
182
183 static inline struct spi_device *to_spi_device(struct device *dev)
184 {
185         return dev ? container_of(dev, struct spi_device, dev) : NULL;
186 }
187
188 /* most drivers won't need to care about device refcounting */
189 static inline struct spi_device *spi_dev_get(struct spi_device *spi)
190 {
191         return (spi && get_device(&spi->dev)) ? spi : NULL;
192 }
193
194 static inline void spi_dev_put(struct spi_device *spi)
195 {
196         if (spi)
197                 put_device(&spi->dev);
198 }
199
200 /* ctldata is for the bus_master driver's runtime state */
201 static inline void *spi_get_ctldata(struct spi_device *spi)
202 {
203         return spi->controller_state;
204 }
205
206 static inline void spi_set_ctldata(struct spi_device *spi, void *state)
207 {
208         spi->controller_state = state;
209 }
210
211 /* device driver data */
212
213 static inline void spi_set_drvdata(struct spi_device *spi, void *data)
214 {
215         dev_set_drvdata(&spi->dev, data);
216 }
217
218 static inline void *spi_get_drvdata(struct spi_device *spi)
219 {
220         return dev_get_drvdata(&spi->dev);
221 }
222
223 struct spi_message;
224 struct spi_transfer;
225
226 /**
227  * struct spi_driver - Host side "protocol" driver
228  * @id_table: List of SPI devices supported by this driver
229  * @probe: Binds this driver to the spi device.  Drivers can verify
230  *      that the device is actually present, and may need to configure
231  *      characteristics (such as bits_per_word) which weren't needed for
232  *      the initial configuration done during system setup.
233  * @remove: Unbinds this driver from the spi device
234  * @shutdown: Standard shutdown callback used during system state
235  *      transitions such as powerdown/halt and kexec
236  * @driver: SPI device drivers should initialize the name and owner
237  *      field of this structure.
238  *
239  * This represents the kind of device driver that uses SPI messages to
240  * interact with the hardware at the other end of a SPI link.  It's called
241  * a "protocol" driver because it works through messages rather than talking
242  * directly to SPI hardware (which is what the underlying SPI controller
243  * driver does to pass those messages).  These protocols are defined in the
244  * specification for the device(s) supported by the driver.
245  *
246  * As a rule, those device protocols represent the lowest level interface
247  * supported by a driver, and it will support upper level interfaces too.
248  * Examples of such upper levels include frameworks like MTD, networking,
249  * MMC, RTC, filesystem character device nodes, and hardware monitoring.
250  */
251 struct spi_driver {
252         const struct spi_device_id *id_table;
253         int                     (*probe)(struct spi_device *spi);
254         int                     (*remove)(struct spi_device *spi);
255         void                    (*shutdown)(struct spi_device *spi);
256         struct device_driver    driver;
257 };
258
259 static inline struct spi_driver *to_spi_driver(struct device_driver *drv)
260 {
261         return drv ? container_of(drv, struct spi_driver, driver) : NULL;
262 }
263
264 extern int __spi_register_driver(struct module *owner, struct spi_driver *sdrv);
265
266 /**
267  * spi_unregister_driver - reverse effect of spi_register_driver
268  * @sdrv: the driver to unregister
269  * Context: can sleep
270  */
271 static inline void spi_unregister_driver(struct spi_driver *sdrv)
272 {
273         if (sdrv)
274                 driver_unregister(&sdrv->driver);
275 }
276
277 /* use a define to avoid include chaining to get THIS_MODULE */
278 #define spi_register_driver(driver) \
279         __spi_register_driver(THIS_MODULE, driver)
280
281 /**
282  * module_spi_driver() - Helper macro for registering a SPI driver
283  * @__spi_driver: spi_driver struct
284  *
285  * Helper macro for SPI drivers which do not do anything special in module
286  * init/exit. This eliminates a lot of boilerplate. Each module may only
287  * use this macro once, and calling it replaces module_init() and module_exit()
288  */
289 #define module_spi_driver(__spi_driver) \
290         module_driver(__spi_driver, spi_register_driver, \
291                         spi_unregister_driver)
292
293 /**
294  * struct spi_master - interface to SPI master controller
295  * @dev: device interface to this driver
296  * @list: link with the global spi_master list
297  * @bus_num: board-specific (and often SOC-specific) identifier for a
298  *      given SPI controller.
299  * @num_chipselect: chipselects are used to distinguish individual
300  *      SPI slaves, and are numbered from zero to num_chipselects.
301  *      each slave has a chipselect signal, but it's common that not
302  *      every chipselect is connected to a slave.
303  * @dma_alignment: SPI controller constraint on DMA buffers alignment.
304  * @mode_bits: flags understood by this controller driver
305  * @bits_per_word_mask: A mask indicating which values of bits_per_word are
306  *      supported by the driver. Bit n indicates that a bits_per_word n+1 is
307  *      supported. If set, the SPI core will reject any transfer with an
308  *      unsupported bits_per_word. If not set, this value is simply ignored,
309  *      and it's up to the individual driver to perform any validation.
310  * @min_speed_hz: Lowest supported transfer speed
311  * @max_speed_hz: Highest supported transfer speed
312  * @flags: other constraints relevant to this driver
313  * @max_transfer_size: function that returns the max transfer size for
314  *      a &spi_device; may be %NULL, so the default %SIZE_MAX will be used.
315  * @io_mutex: mutex for physical bus access
316  * @bus_lock_spinlock: spinlock for SPI bus locking
317  * @bus_lock_mutex: mutex for exclusion of multiple callers
318  * @bus_lock_flag: indicates that the SPI bus is locked for exclusive use
319  * @setup: updates the device mode and clocking records used by a
320  *      device's SPI controller; protocol code may call this.  This
321  *      must fail if an unrecognized or unsupported mode is requested.
322  *      It's always safe to call this unless transfers are pending on
323  *      the device whose settings are being modified.
324  * @transfer: adds a message to the controller's transfer queue.
325  * @cleanup: frees controller-specific state
326  * @can_dma: determine whether this master supports DMA
327  * @queued: whether this master is providing an internal message queue
328  * @kworker: thread struct for message pump
329  * @kworker_task: pointer to task for message pump kworker thread
330  * @pump_messages: work struct for scheduling work to the message pump
331  * @queue_lock: spinlock to syncronise access to message queue
332  * @queue: message queue
333  * @idling: the device is entering idle state
334  * @cur_msg: the currently in-flight message
335  * @cur_msg_prepared: spi_prepare_message was called for the currently
336  *                    in-flight message
337  * @cur_msg_mapped: message has been mapped for DMA
338  * @xfer_completion: used by core transfer_one_message()
339  * @busy: message pump is busy
340  * @running: message pump is running
341  * @rt: whether this queue is set to run as a realtime task
342  * @auto_runtime_pm: the core should ensure a runtime PM reference is held
343  *                   while the hardware is prepared, using the parent
344  *                   device for the spidev
345  * @max_dma_len: Maximum length of a DMA transfer for the device.
346  * @prepare_transfer_hardware: a message will soon arrive from the queue
347  *      so the subsystem requests the driver to prepare the transfer hardware
348  *      by issuing this call
349  * @transfer_one_message: the subsystem calls the driver to transfer a single
350  *      message while queuing transfers that arrive in the meantime. When the
351  *      driver is finished with this message, it must call
352  *      spi_finalize_current_message() so the subsystem can issue the next
353  *      message
354  * @unprepare_transfer_hardware: there are currently no more messages on the
355  *      queue so the subsystem notifies the driver that it may relax the
356  *      hardware by issuing this call
357  * @set_cs: set the logic level of the chip select line.  May be called
358  *          from interrupt context.
359  * @prepare_message: set up the controller to transfer a single message,
360  *                   for example doing DMA mapping.  Called from threaded
361  *                   context.
362  * @transfer_one: transfer a single spi_transfer.
363  *                  - return 0 if the transfer is finished,
364  *                  - return 1 if the transfer is still in progress. When
365  *                    the driver is finished with this transfer it must
366  *                    call spi_finalize_current_transfer() so the subsystem
367  *                    can issue the next transfer. Note: transfer_one and
368  *                    transfer_one_message are mutually exclusive; when both
369  *                    are set, the generic subsystem does not call your
370  *                    transfer_one callback.
371  * @handle_err: the subsystem calls the driver to handle an error that occurs
372  *              in the generic implementation of transfer_one_message().
373  * @unprepare_message: undo any work done by prepare_message().
374  * @spi_flash_read: to support spi-controller hardwares that provide
375  *                  accelerated interface to read from flash devices.
376  * @flash_read_supported: spi device supports flash read
377  * @cs_gpios: Array of GPIOs to use as chip select lines; one per CS
378  *      number. Any individual value may be -ENOENT for CS lines that
379  *      are not GPIOs (driven by the SPI controller itself).
380  * @statistics: statistics for the spi_master
381  * @dma_tx: DMA transmit channel
382  * @dma_rx: DMA receive channel
383  * @dummy_rx: dummy receive buffer for full-duplex devices
384  * @dummy_tx: dummy transmit buffer for full-duplex devices
385  * @fw_translate_cs: If the boot firmware uses different numbering scheme
386  *      what Linux expects, this optional hook can be used to translate
387  *      between the two.
388  *
389  * Each SPI master controller can communicate with one or more @spi_device
390  * children.  These make a small bus, sharing MOSI, MISO and SCK signals
391  * but not chip select signals.  Each device may be configured to use a
392  * different clock rate, since those shared signals are ignored unless
393  * the chip is selected.
394  *
395  * The driver for an SPI controller manages access to those devices through
396  * a queue of spi_message transactions, copying data between CPU memory and
397  * an SPI slave device.  For each such message it queues, it calls the
398  * message's completion function when the transaction completes.
399  */
400 struct spi_master {
401         struct device   dev;
402
403         struct list_head list;
404
405         /* other than negative (== assign one dynamically), bus_num is fully
406          * board-specific.  usually that simplifies to being SOC-specific.
407          * example:  one SOC has three SPI controllers, numbered 0..2,
408          * and one board's schematics might show it using SPI-2.  software
409          * would normally use bus_num=2 for that controller.
410          */
411         s16                     bus_num;
412
413         /* chipselects will be integral to many controllers; some others
414          * might use board-specific GPIOs.
415          */
416         u16                     num_chipselect;
417
418         /* some SPI controllers pose alignment requirements on DMAable
419          * buffers; let protocol drivers know about these requirements.
420          */
421         u16                     dma_alignment;
422
423         /* spi_device.mode flags understood by this controller driver */
424         u16                     mode_bits;
425
426         /* bitmask of supported bits_per_word for transfers */
427         u32                     bits_per_word_mask;
428 #define SPI_BPW_MASK(bits) BIT((bits) - 1)
429 #define SPI_BIT_MASK(bits) (((bits) == 32) ? ~0U : (BIT(bits) - 1))
430 #define SPI_BPW_RANGE_MASK(min, max) (SPI_BIT_MASK(max) - SPI_BIT_MASK(min - 1))
431
432         /* limits on transfer speed */
433         u32                     min_speed_hz;
434         u32                     max_speed_hz;
435
436         /* other constraints relevant to this driver */
437         u16                     flags;
438 #define SPI_MASTER_HALF_DUPLEX  BIT(0)          /* can't do full duplex */
439 #define SPI_MASTER_NO_RX        BIT(1)          /* can't do buffer read */
440 #define SPI_MASTER_NO_TX        BIT(2)          /* can't do buffer write */
441 #define SPI_MASTER_MUST_RX      BIT(3)          /* requires rx */
442 #define SPI_MASTER_MUST_TX      BIT(4)          /* requires tx */
443
444         /*
445          * on some hardware transfer size may be constrained
446          * the limit may depend on device transfer settings
447          */
448         size_t (*max_transfer_size)(struct spi_device *spi);
449
450         /* I/O mutex */
451         struct mutex            io_mutex;
452
453         /* lock and mutex for SPI bus locking */
454         spinlock_t              bus_lock_spinlock;
455         struct mutex            bus_lock_mutex;
456
457         /* flag indicating that the SPI bus is locked for exclusive use */
458         bool                    bus_lock_flag;
459
460         /* Setup mode and clock, etc (spi driver may call many times).
461          *
462          * IMPORTANT:  this may be called when transfers to another
463          * device are active.  DO NOT UPDATE SHARED REGISTERS in ways
464          * which could break those transfers.
465          */
466         int                     (*setup)(struct spi_device *spi);
467
468         /* bidirectional bulk transfers
469          *
470          * + The transfer() method may not sleep; its main role is
471          *   just to add the message to the queue.
472          * + For now there's no remove-from-queue operation, or
473          *   any other request management
474          * + To a given spi_device, message queueing is pure fifo
475          *
476          * + The master's main job is to process its message queue,
477          *   selecting a chip then transferring data
478          * + If there are multiple spi_device children, the i/o queue
479          *   arbitration algorithm is unspecified (round robin, fifo,
480          *   priority, reservations, preemption, etc)
481          *
482          * + Chipselect stays active during the entire message
483          *   (unless modified by spi_transfer.cs_change != 0).
484          * + The message transfers use clock and SPI mode parameters
485          *   previously established by setup() for this device
486          */
487         int                     (*transfer)(struct spi_device *spi,
488                                                 struct spi_message *mesg);
489
490         /* called on release() to free memory provided by spi_master */
491         void                    (*cleanup)(struct spi_device *spi);
492
493         /*
494          * Used to enable core support for DMA handling, if can_dma()
495          * exists and returns true then the transfer will be mapped
496          * prior to transfer_one() being called.  The driver should
497          * not modify or store xfer and dma_tx and dma_rx must be set
498          * while the device is prepared.
499          */
500         bool                    (*can_dma)(struct spi_master *master,
501                                            struct spi_device *spi,
502                                            struct spi_transfer *xfer);
503
504         /*
505          * These hooks are for drivers that want to use the generic
506          * master transfer queueing mechanism. If these are used, the
507          * transfer() function above must NOT be specified by the driver.
508          * Over time we expect SPI drivers to be phased over to this API.
509          */
510         bool                            queued;
511         struct kthread_worker           kworker;
512         struct task_struct              *kworker_task;
513         struct kthread_work             pump_messages;
514         spinlock_t                      queue_lock;
515         struct list_head                queue;
516         struct spi_message              *cur_msg;
517         bool                            idling;
518         bool                            busy;
519         bool                            running;
520         bool                            rt;
521         bool                            auto_runtime_pm;
522         bool                            cur_msg_prepared;
523         bool                            cur_msg_mapped;
524         struct completion               xfer_completion;
525         size_t                          max_dma_len;
526
527         int (*prepare_transfer_hardware)(struct spi_master *master);
528         int (*transfer_one_message)(struct spi_master *master,
529                                     struct spi_message *mesg);
530         int (*unprepare_transfer_hardware)(struct spi_master *master);
531         int (*prepare_message)(struct spi_master *master,
532                                struct spi_message *message);
533         int (*unprepare_message)(struct spi_master *master,
534                                  struct spi_message *message);
535         int (*spi_flash_read)(struct  spi_device *spi,
536                               struct spi_flash_read_message *msg);
537         bool (*flash_read_supported)(struct spi_device *spi);
538
539         /*
540          * These hooks are for drivers that use a generic implementation
541          * of transfer_one_message() provied by the core.
542          */
543         void (*set_cs)(struct spi_device *spi, bool enable);
544         int (*transfer_one)(struct spi_master *master, struct spi_device *spi,
545                             struct spi_transfer *transfer);
546         void (*handle_err)(struct spi_master *master,
547                            struct spi_message *message);
548
549         /* gpio chip select */
550         int                     *cs_gpios;
551
552         /* statistics */
553         struct spi_statistics   statistics;
554
555         /* DMA channels for use with core dmaengine helpers */
556         struct dma_chan         *dma_tx;
557         struct dma_chan         *dma_rx;
558
559         /* dummy data for full duplex devices */
560         void                    *dummy_rx;
561         void                    *dummy_tx;
562
563         int (*fw_translate_cs)(struct spi_master *master, unsigned cs);
564 };
565
566 static inline void *spi_master_get_devdata(struct spi_master *master)
567 {
568         return dev_get_drvdata(&master->dev);
569 }
570
571 static inline void spi_master_set_devdata(struct spi_master *master, void *data)
572 {
573         dev_set_drvdata(&master->dev, data);
574 }
575
576 static inline struct spi_master *spi_master_get(struct spi_master *master)
577 {
578         if (!master || !get_device(&master->dev))
579                 return NULL;
580         return master;
581 }
582
583 static inline void spi_master_put(struct spi_master *master)
584 {
585         if (master)
586                 put_device(&master->dev);
587 }
588
589 /* PM calls that need to be issued by the driver */
590 extern int spi_master_suspend(struct spi_master *master);
591 extern int spi_master_resume(struct spi_master *master);
592
593 /* Calls the driver make to interact with the message queue */
594 extern struct spi_message *spi_get_next_queued_message(struct spi_master *master);
595 extern void spi_finalize_current_message(struct spi_master *master);
596 extern void spi_finalize_current_transfer(struct spi_master *master);
597
598 /* the spi driver core manages memory for the spi_master classdev */
599 extern struct spi_master *
600 spi_alloc_master(struct device *host, unsigned size);
601
602 extern int spi_register_master(struct spi_master *master);
603 extern int devm_spi_register_master(struct device *dev,
604                                     struct spi_master *master);
605 extern void spi_unregister_master(struct spi_master *master);
606
607 extern struct spi_master *spi_busnum_to_master(u16 busnum);
608
609 /*
610  * SPI resource management while processing a SPI message
611  */
612
613 typedef void (*spi_res_release_t)(struct spi_master *master,
614                                   struct spi_message *msg,
615                                   void *res);
616
617 /**
618  * struct spi_res - spi resource management structure
619  * @entry:   list entry
620  * @release: release code called prior to freeing this resource
621  * @data:    extra data allocated for the specific use-case
622  *
623  * this is based on ideas from devres, but focused on life-cycle
624  * management during spi_message processing
625  */
626 struct spi_res {
627         struct list_head        entry;
628         spi_res_release_t       release;
629         unsigned long long      data[]; /* guarantee ull alignment */
630 };
631
632 extern void *spi_res_alloc(struct spi_device *spi,
633                            spi_res_release_t release,
634                            size_t size, gfp_t gfp);
635 extern void spi_res_add(struct spi_message *message, void *res);
636 extern void spi_res_free(void *res);
637
638 extern void spi_res_release(struct spi_master *master,
639                             struct spi_message *message);
640
641 /*---------------------------------------------------------------------------*/
642
643 /*
644  * I/O INTERFACE between SPI controller and protocol drivers
645  *
646  * Protocol drivers use a queue of spi_messages, each transferring data
647  * between the controller and memory buffers.
648  *
649  * The spi_messages themselves consist of a series of read+write transfer
650  * segments.  Those segments always read the same number of bits as they
651  * write; but one or the other is easily ignored by passing a null buffer
652  * pointer.  (This is unlike most types of I/O API, because SPI hardware
653  * is full duplex.)
654  *
655  * NOTE:  Allocation of spi_transfer and spi_message memory is entirely
656  * up to the protocol driver, which guarantees the integrity of both (as
657  * well as the data buffers) for as long as the message is queued.
658  */
659
660 /**
661  * struct spi_transfer - a read/write buffer pair
662  * @tx_buf: data to be written (dma-safe memory), or NULL
663  * @rx_buf: data to be read (dma-safe memory), or NULL
664  * @tx_dma: DMA address of tx_buf, if @spi_message.is_dma_mapped
665  * @rx_dma: DMA address of rx_buf, if @spi_message.is_dma_mapped
666  * @tx_nbits: number of bits used for writing. If 0 the default
667  *      (SPI_NBITS_SINGLE) is used.
668  * @rx_nbits: number of bits used for reading. If 0 the default
669  *      (SPI_NBITS_SINGLE) is used.
670  * @len: size of rx and tx buffers (in bytes)
671  * @speed_hz: Select a speed other than the device default for this
672  *      transfer. If 0 the default (from @spi_device) is used.
673  * @bits_per_word: select a bits_per_word other than the device default
674  *      for this transfer. If 0 the default (from @spi_device) is used.
675  * @cs_change: affects chipselect after this transfer completes
676  * @delay_usecs: microseconds to delay after this transfer before
677  *      (optionally) changing the chipselect status, then starting
678  *      the next transfer or completing this @spi_message.
679  * @transfer_list: transfers are sequenced through @spi_message.transfers
680  * @tx_sg: Scatterlist for transmit, currently not for client use
681  * @rx_sg: Scatterlist for receive, currently not for client use
682  *
683  * SPI transfers always write the same number of bytes as they read.
684  * Protocol drivers should always provide @rx_buf and/or @tx_buf.
685  * In some cases, they may also want to provide DMA addresses for
686  * the data being transferred; that may reduce overhead, when the
687  * underlying driver uses dma.
688  *
689  * If the transmit buffer is null, zeroes will be shifted out
690  * while filling @rx_buf.  If the receive buffer is null, the data
691  * shifted in will be discarded.  Only "len" bytes shift out (or in).
692  * It's an error to try to shift out a partial word.  (For example, by
693  * shifting out three bytes with word size of sixteen or twenty bits;
694  * the former uses two bytes per word, the latter uses four bytes.)
695  *
696  * In-memory data values are always in native CPU byte order, translated
697  * from the wire byte order (big-endian except with SPI_LSB_FIRST).  So
698  * for example when bits_per_word is sixteen, buffers are 2N bytes long
699  * (@len = 2N) and hold N sixteen bit words in CPU byte order.
700  *
701  * When the word size of the SPI transfer is not a power-of-two multiple
702  * of eight bits, those in-memory words include extra bits.  In-memory
703  * words are always seen by protocol drivers as right-justified, so the
704  * undefined (rx) or unused (tx) bits are always the most significant bits.
705  *
706  * All SPI transfers start with the relevant chipselect active.  Normally
707  * it stays selected until after the last transfer in a message.  Drivers
708  * can affect the chipselect signal using cs_change.
709  *
710  * (i) If the transfer isn't the last one in the message, this flag is
711  * used to make the chipselect briefly go inactive in the middle of the
712  * message.  Toggling chipselect in this way may be needed to terminate
713  * a chip command, letting a single spi_message perform all of group of
714  * chip transactions together.
715  *
716  * (ii) When the transfer is the last one in the message, the chip may
717  * stay selected until the next transfer.  On multi-device SPI busses
718  * with nothing blocking messages going to other devices, this is just
719  * a performance hint; starting a message to another device deselects
720  * this one.  But in other cases, this can be used to ensure correctness.
721  * Some devices need protocol transactions to be built from a series of
722  * spi_message submissions, where the content of one message is determined
723  * by the results of previous messages and where the whole transaction
724  * ends when the chipselect goes intactive.
725  *
726  * When SPI can transfer in 1x,2x or 4x. It can get this transfer information
727  * from device through @tx_nbits and @rx_nbits. In Bi-direction, these
728  * two should both be set. User can set transfer mode with SPI_NBITS_SINGLE(1x)
729  * SPI_NBITS_DUAL(2x) and SPI_NBITS_QUAD(4x) to support these three transfer.
730  *
731  * The code that submits an spi_message (and its spi_transfers)
732  * to the lower layers is responsible for managing its memory.
733  * Zero-initialize every field you don't set up explicitly, to
734  * insulate against future API updates.  After you submit a message
735  * and its transfers, ignore them until its completion callback.
736  */
737 struct spi_transfer {
738         /* it's ok if tx_buf == rx_buf (right?)
739          * for MicroWire, one buffer must be null
740          * buffers must work with dma_*map_single() calls, unless
741          *   spi_message.is_dma_mapped reports a pre-existing mapping
742          */
743         const void      *tx_buf;
744         void            *rx_buf;
745         unsigned        len;
746
747         dma_addr_t      tx_dma;
748         dma_addr_t      rx_dma;
749         struct sg_table tx_sg;
750         struct sg_table rx_sg;
751
752         unsigned        cs_change:1;
753         unsigned        tx_nbits:3;
754         unsigned        rx_nbits:3;
755 #define SPI_NBITS_SINGLE        0x01 /* 1bit transfer */
756 #define SPI_NBITS_DUAL          0x02 /* 2bits transfer */
757 #define SPI_NBITS_QUAD          0x04 /* 4bits transfer */
758         u8              bits_per_word;
759         u16             delay_usecs;
760         u32             speed_hz;
761
762         struct list_head transfer_list;
763 };
764
765 /**
766  * struct spi_message - one multi-segment SPI transaction
767  * @transfers: list of transfer segments in this transaction
768  * @spi: SPI device to which the transaction is queued
769  * @is_dma_mapped: if true, the caller provided both dma and cpu virtual
770  *      addresses for each transfer buffer
771  * @complete: called to report transaction completions
772  * @context: the argument to complete() when it's called
773  * @frame_length: the total number of bytes in the message
774  * @actual_length: the total number of bytes that were transferred in all
775  *      successful segments
776  * @status: zero for success, else negative errno
777  * @queue: for use by whichever driver currently owns the message
778  * @state: for use by whichever driver currently owns the message
779  * @resources: for resource management when the spi message is processed
780  *
781  * A @spi_message is used to execute an atomic sequence of data transfers,
782  * each represented by a struct spi_transfer.  The sequence is "atomic"
783  * in the sense that no other spi_message may use that SPI bus until that
784  * sequence completes.  On some systems, many such sequences can execute as
785  * as single programmed DMA transfer.  On all systems, these messages are
786  * queued, and might complete after transactions to other devices.  Messages
787  * sent to a given spi_device are always executed in FIFO order.
788  *
789  * The code that submits an spi_message (and its spi_transfers)
790  * to the lower layers is responsible for managing its memory.
791  * Zero-initialize every field you don't set up explicitly, to
792  * insulate against future API updates.  After you submit a message
793  * and its transfers, ignore them until its completion callback.
794  */
795 struct spi_message {
796         struct list_head        transfers;
797
798         struct spi_device       *spi;
799
800         unsigned                is_dma_mapped:1;
801
802         /* REVISIT:  we might want a flag affecting the behavior of the
803          * last transfer ... allowing things like "read 16 bit length L"
804          * immediately followed by "read L bytes".  Basically imposing
805          * a specific message scheduling algorithm.
806          *
807          * Some controller drivers (message-at-a-time queue processing)
808          * could provide that as their default scheduling algorithm.  But
809          * others (with multi-message pipelines) could need a flag to
810          * tell them about such special cases.
811          */
812
813         /* completion is reported through a callback */
814         void                    (*complete)(void *context);
815         void                    *context;
816         unsigned                frame_length;
817         unsigned                actual_length;
818         int                     status;
819
820         /* for optional use by whatever driver currently owns the
821          * spi_message ...  between calls to spi_async and then later
822          * complete(), that's the spi_master controller driver.
823          */
824         struct list_head        queue;
825         void                    *state;
826
827         /* list of spi_res reources when the spi message is processed */
828         struct list_head        resources;
829 };
830
831 static inline void spi_message_init_no_memset(struct spi_message *m)
832 {
833         INIT_LIST_HEAD(&m->transfers);
834         INIT_LIST_HEAD(&m->resources);
835 }
836
837 static inline void spi_message_init(struct spi_message *m)
838 {
839         memset(m, 0, sizeof *m);
840         spi_message_init_no_memset(m);
841 }
842
843 static inline void
844 spi_message_add_tail(struct spi_transfer *t, struct spi_message *m)
845 {
846         list_add_tail(&t->transfer_list, &m->transfers);
847 }
848
849 static inline void
850 spi_transfer_del(struct spi_transfer *t)
851 {
852         list_del(&t->transfer_list);
853 }
854
855 /**
856  * spi_message_init_with_transfers - Initialize spi_message and append transfers
857  * @m: spi_message to be initialized
858  * @xfers: An array of spi transfers
859  * @num_xfers: Number of items in the xfer array
860  *
861  * This function initializes the given spi_message and adds each spi_transfer in
862  * the given array to the message.
863  */
864 static inline void
865 spi_message_init_with_transfers(struct spi_message *m,
866 struct spi_transfer *xfers, unsigned int num_xfers)
867 {
868         unsigned int i;
869
870         spi_message_init(m);
871         for (i = 0; i < num_xfers; ++i)
872                 spi_message_add_tail(&xfers[i], m);
873 }
874
875 /* It's fine to embed message and transaction structures in other data
876  * structures so long as you don't free them while they're in use.
877  */
878
879 static inline struct spi_message *spi_message_alloc(unsigned ntrans, gfp_t flags)
880 {
881         struct spi_message *m;
882
883         m = kzalloc(sizeof(struct spi_message)
884                         + ntrans * sizeof(struct spi_transfer),
885                         flags);
886         if (m) {
887                 unsigned i;
888                 struct spi_transfer *t = (struct spi_transfer *)(m + 1);
889
890                 INIT_LIST_HEAD(&m->transfers);
891                 for (i = 0; i < ntrans; i++, t++)
892                         spi_message_add_tail(t, m);
893         }
894         return m;
895 }
896
897 static inline void spi_message_free(struct spi_message *m)
898 {
899         kfree(m);
900 }
901
902 extern int spi_setup(struct spi_device *spi);
903 extern int spi_async(struct spi_device *spi, struct spi_message *message);
904 extern int spi_async_locked(struct spi_device *spi,
905                             struct spi_message *message);
906
907 static inline size_t
908 spi_max_transfer_size(struct spi_device *spi)
909 {
910         struct spi_master *master = spi->master;
911         if (!master->max_transfer_size)
912                 return SIZE_MAX;
913         return master->max_transfer_size(spi);
914 }
915
916 /*---------------------------------------------------------------------------*/
917
918 /* SPI transfer replacement methods which make use of spi_res */
919
920 struct spi_replaced_transfers;
921 typedef void (*spi_replaced_release_t)(struct spi_master *master,
922                                        struct spi_message *msg,
923                                        struct spi_replaced_transfers *res);
924 /**
925  * struct spi_replaced_transfers - structure describing the spi_transfer
926  *                                 replacements that have occurred
927  *                                 so that they can get reverted
928  * @release:            some extra release code to get executed prior to
929  *                      relasing this structure
930  * @extradata:          pointer to some extra data if requested or NULL
931  * @replaced_transfers: transfers that have been replaced and which need
932  *                      to get restored
933  * @replaced_after:     the transfer after which the @replaced_transfers
934  *                      are to get re-inserted
935  * @inserted:           number of transfers inserted
936  * @inserted_transfers: array of spi_transfers of array-size @inserted,
937  *                      that have been replacing replaced_transfers
938  *
939  * note: that @extradata will point to @inserted_transfers[@inserted]
940  * if some extra allocation is requested, so alignment will be the same
941  * as for spi_transfers
942  */
943 struct spi_replaced_transfers {
944         spi_replaced_release_t release;
945         void *extradata;
946         struct list_head replaced_transfers;
947         struct list_head *replaced_after;
948         size_t inserted;
949         struct spi_transfer inserted_transfers[];
950 };
951
952 extern struct spi_replaced_transfers *spi_replace_transfers(
953         struct spi_message *msg,
954         struct spi_transfer *xfer_first,
955         size_t remove,
956         size_t insert,
957         spi_replaced_release_t release,
958         size_t extradatasize,
959         gfp_t gfp);
960
961 /*---------------------------------------------------------------------------*/
962
963 /* SPI transfer transformation methods */
964
965 extern int spi_split_transfers_maxsize(struct spi_master *master,
966                                        struct spi_message *msg,
967                                        size_t maxsize,
968                                        gfp_t gfp);
969
970 /*---------------------------------------------------------------------------*/
971
972 /* All these synchronous SPI transfer routines are utilities layered
973  * over the core async transfer primitive.  Here, "synchronous" means
974  * they will sleep uninterruptibly until the async transfer completes.
975  */
976
977 extern int spi_sync(struct spi_device *spi, struct spi_message *message);
978 extern int spi_sync_locked(struct spi_device *spi, struct spi_message *message);
979 extern int spi_bus_lock(struct spi_master *master);
980 extern int spi_bus_unlock(struct spi_master *master);
981
982 /**
983  * spi_sync_transfer - synchronous SPI data transfer
984  * @spi: device with which data will be exchanged
985  * @xfers: An array of spi_transfers
986  * @num_xfers: Number of items in the xfer array
987  * Context: can sleep
988  *
989  * Does a synchronous SPI data transfer of the given spi_transfer array.
990  *
991  * For more specific semantics see spi_sync().
992  *
993  * Return: Return: zero on success, else a negative error code.
994  */
995 static inline int
996 spi_sync_transfer(struct spi_device *spi, struct spi_transfer *xfers,
997         unsigned int num_xfers)
998 {
999         struct spi_message msg;
1000
1001         spi_message_init_with_transfers(&msg, xfers, num_xfers);
1002
1003         return spi_sync(spi, &msg);
1004 }
1005
1006 /**
1007  * spi_write - SPI synchronous write
1008  * @spi: device to which data will be written
1009  * @buf: data buffer
1010  * @len: data buffer size
1011  * Context: can sleep
1012  *
1013  * This function writes the buffer @buf.
1014  * Callable only from contexts that can sleep.
1015  *
1016  * Return: zero on success, else a negative error code.
1017  */
1018 static inline int
1019 spi_write(struct spi_device *spi, const void *buf, size_t len)
1020 {
1021         struct spi_transfer     t = {
1022                         .tx_buf         = buf,
1023                         .len            = len,
1024                 };
1025
1026         return spi_sync_transfer(spi, &t, 1);
1027 }
1028
1029 /**
1030  * spi_read - SPI synchronous read
1031  * @spi: device from which data will be read
1032  * @buf: data buffer
1033  * @len: data buffer size
1034  * Context: can sleep
1035  *
1036  * This function reads the buffer @buf.
1037  * Callable only from contexts that can sleep.
1038  *
1039  * Return: zero on success, else a negative error code.
1040  */
1041 static inline int
1042 spi_read(struct spi_device *spi, void *buf, size_t len)
1043 {
1044         struct spi_transfer     t = {
1045                         .rx_buf         = buf,
1046                         .len            = len,
1047                 };
1048
1049         return spi_sync_transfer(spi, &t, 1);
1050 }
1051
1052 /* this copies txbuf and rxbuf data; for small transfers only! */
1053 extern int spi_write_then_read(struct spi_device *spi,
1054                 const void *txbuf, unsigned n_tx,
1055                 void *rxbuf, unsigned n_rx);
1056
1057 /**
1058  * spi_w8r8 - SPI synchronous 8 bit write followed by 8 bit read
1059  * @spi: device with which data will be exchanged
1060  * @cmd: command to be written before data is read back
1061  * Context: can sleep
1062  *
1063  * Callable only from contexts that can sleep.
1064  *
1065  * Return: the (unsigned) eight bit number returned by the
1066  * device, or else a negative error code.
1067  */
1068 static inline ssize_t spi_w8r8(struct spi_device *spi, u8 cmd)
1069 {
1070         ssize_t                 status;
1071         u8                      result;
1072
1073         status = spi_write_then_read(spi, &cmd, 1, &result, 1);
1074
1075         /* return negative errno or unsigned value */
1076         return (status < 0) ? status : result;
1077 }
1078
1079 /**
1080  * spi_w8r16 - SPI synchronous 8 bit write followed by 16 bit read
1081  * @spi: device with which data will be exchanged
1082  * @cmd: command to be written before data is read back
1083  * Context: can sleep
1084  *
1085  * The number is returned in wire-order, which is at least sometimes
1086  * big-endian.
1087  *
1088  * Callable only from contexts that can sleep.
1089  *
1090  * Return: the (unsigned) sixteen bit number returned by the
1091  * device, or else a negative error code.
1092  */
1093 static inline ssize_t spi_w8r16(struct spi_device *spi, u8 cmd)
1094 {
1095         ssize_t                 status;
1096         u16                     result;
1097
1098         status = spi_write_then_read(spi, &cmd, 1, &result, 2);
1099
1100         /* return negative errno or unsigned value */
1101         return (status < 0) ? status : result;
1102 }
1103
1104 /**
1105  * spi_w8r16be - SPI synchronous 8 bit write followed by 16 bit big-endian read
1106  * @spi: device with which data will be exchanged
1107  * @cmd: command to be written before data is read back
1108  * Context: can sleep
1109  *
1110  * This function is similar to spi_w8r16, with the exception that it will
1111  * convert the read 16 bit data word from big-endian to native endianness.
1112  *
1113  * Callable only from contexts that can sleep.
1114  *
1115  * Return: the (unsigned) sixteen bit number returned by the device in cpu
1116  * endianness, or else a negative error code.
1117  */
1118 static inline ssize_t spi_w8r16be(struct spi_device *spi, u8 cmd)
1119
1120 {
1121         ssize_t status;
1122         __be16 result;
1123
1124         status = spi_write_then_read(spi, &cmd, 1, &result, 2);
1125         if (status < 0)
1126                 return status;
1127
1128         return be16_to_cpu(result);
1129 }
1130
1131 /**
1132  * struct spi_flash_read_message - flash specific information for
1133  * spi-masters that provide accelerated flash read interfaces
1134  * @buf: buffer to read data
1135  * @from: offset within the flash from where data is to be read
1136  * @len: length of data to be read
1137  * @retlen: actual length of data read
1138  * @read_opcode: read_opcode to be used to communicate with flash
1139  * @addr_width: number of address bytes
1140  * @dummy_bytes: number of dummy bytes
1141  * @opcode_nbits: number of lines to send opcode
1142  * @addr_nbits: number of lines to send address
1143  * @data_nbits: number of lines for data
1144  * @rx_sg: Scatterlist for receive data read from flash
1145  * @cur_msg_mapped: message has been mapped for DMA
1146  */
1147 struct spi_flash_read_message {
1148         void *buf;
1149         loff_t from;
1150         size_t len;
1151         size_t retlen;
1152         u8 read_opcode;
1153         u8 addr_width;
1154         u8 dummy_bytes;
1155         u8 opcode_nbits;
1156         u8 addr_nbits;
1157         u8 data_nbits;
1158         struct sg_table rx_sg;
1159         bool cur_msg_mapped;
1160 };
1161
1162 /* SPI core interface for flash read support */
1163 static inline bool spi_flash_read_supported(struct spi_device *spi)
1164 {
1165         return spi->master->spi_flash_read &&
1166                (!spi->master->flash_read_supported ||
1167                spi->master->flash_read_supported(spi));
1168 }
1169
1170 int spi_flash_read(struct spi_device *spi,
1171                    struct spi_flash_read_message *msg);
1172
1173 /*---------------------------------------------------------------------------*/
1174
1175 /*
1176  * INTERFACE between board init code and SPI infrastructure.
1177  *
1178  * No SPI driver ever sees these SPI device table segments, but
1179  * it's how the SPI core (or adapters that get hotplugged) grows
1180  * the driver model tree.
1181  *
1182  * As a rule, SPI devices can't be probed.  Instead, board init code
1183  * provides a table listing the devices which are present, with enough
1184  * information to bind and set up the device's driver.  There's basic
1185  * support for nonstatic configurations too; enough to handle adding
1186  * parport adapters, or microcontrollers acting as USB-to-SPI bridges.
1187  */
1188
1189 /**
1190  * struct spi_board_info - board-specific template for a SPI device
1191  * @modalias: Initializes spi_device.modalias; identifies the driver.
1192  * @platform_data: Initializes spi_device.platform_data; the particular
1193  *      data stored there is driver-specific.
1194  * @controller_data: Initializes spi_device.controller_data; some
1195  *      controllers need hints about hardware setup, e.g. for DMA.
1196  * @irq: Initializes spi_device.irq; depends on how the board is wired.
1197  * @max_speed_hz: Initializes spi_device.max_speed_hz; based on limits
1198  *      from the chip datasheet and board-specific signal quality issues.
1199  * @bus_num: Identifies which spi_master parents the spi_device; unused
1200  *      by spi_new_device(), and otherwise depends on board wiring.
1201  * @chip_select: Initializes spi_device.chip_select; depends on how
1202  *      the board is wired.
1203  * @mode: Initializes spi_device.mode; based on the chip datasheet, board
1204  *      wiring (some devices support both 3WIRE and standard modes), and
1205  *      possibly presence of an inverter in the chipselect path.
1206  *
1207  * When adding new SPI devices to the device tree, these structures serve
1208  * as a partial device template.  They hold information which can't always
1209  * be determined by drivers.  Information that probe() can establish (such
1210  * as the default transfer wordsize) is not included here.
1211  *
1212  * These structures are used in two places.  Their primary role is to
1213  * be stored in tables of board-specific device descriptors, which are
1214  * declared early in board initialization and then used (much later) to
1215  * populate a controller's device tree after the that controller's driver
1216  * initializes.  A secondary (and atypical) role is as a parameter to
1217  * spi_new_device() call, which happens after those controller drivers
1218  * are active in some dynamic board configuration models.
1219  */
1220 struct spi_board_info {
1221         /* the device name and module name are coupled, like platform_bus;
1222          * "modalias" is normally the driver name.
1223          *
1224          * platform_data goes to spi_device.dev.platform_data,
1225          * controller_data goes to spi_device.controller_data,
1226          * irq is copied too
1227          */
1228         char            modalias[SPI_NAME_SIZE];
1229         const void      *platform_data;
1230         void            *controller_data;
1231         int             irq;
1232
1233         /* slower signaling on noisy or low voltage boards */
1234         u32             max_speed_hz;
1235
1236
1237         /* bus_num is board specific and matches the bus_num of some
1238          * spi_master that will probably be registered later.
1239          *
1240          * chip_select reflects how this chip is wired to that master;
1241          * it's less than num_chipselect.
1242          */
1243         u16             bus_num;
1244         u16             chip_select;
1245
1246         /* mode becomes spi_device.mode, and is essential for chips
1247          * where the default of SPI_CS_HIGH = 0 is wrong.
1248          */
1249         u16             mode;
1250
1251         /* ... may need additional spi_device chip config data here.
1252          * avoid stuff protocol drivers can set; but include stuff
1253          * needed to behave without being bound to a driver:
1254          *  - quirks like clock rate mattering when not selected
1255          */
1256 };
1257
1258 #ifdef  CONFIG_SPI
1259 extern int
1260 spi_register_board_info(struct spi_board_info const *info, unsigned n);
1261 #else
1262 /* board init code may ignore whether SPI is configured or not */
1263 static inline int
1264 spi_register_board_info(struct spi_board_info const *info, unsigned n)
1265         { return 0; }
1266 #endif
1267
1268
1269 /* If you're hotplugging an adapter with devices (parport, usb, etc)
1270  * use spi_new_device() to describe each device.  You can also call
1271  * spi_unregister_device() to start making that device vanish, but
1272  * normally that would be handled by spi_unregister_master().
1273  *
1274  * You can also use spi_alloc_device() and spi_add_device() to use a two
1275  * stage registration sequence for each spi_device.  This gives the caller
1276  * some more control over the spi_device structure before it is registered,
1277  * but requires that caller to initialize fields that would otherwise
1278  * be defined using the board info.
1279  */
1280 extern struct spi_device *
1281 spi_alloc_device(struct spi_master *master);
1282
1283 extern int
1284 spi_add_device(struct spi_device *spi);
1285
1286 extern struct spi_device *
1287 spi_new_device(struct spi_master *, struct spi_board_info *);
1288
1289 extern void spi_unregister_device(struct spi_device *spi);
1290
1291 extern const struct spi_device_id *
1292 spi_get_device_id(const struct spi_device *sdev);
1293
1294 static inline bool
1295 spi_transfer_is_last(struct spi_master *master, struct spi_transfer *xfer)
1296 {
1297         return list_is_last(&xfer->transfer_list, &master->cur_msg->transfers);
1298 }
1299
1300 #endif /* __LINUX_SPI_H */